收藏 分销(赏)

基于FPGA的GMSK调制-之高斯滤波器设计.doc

上传人:仙人****88 文档编号:9461390 上传时间:2025-03-27 格式:DOC 页数:3 大小:163KB 下载积分:10 金币
下载 相关 举报
基于FPGA的GMSK调制-之高斯滤波器设计.doc_第1页
第1页 / 共3页
基于FPGA的GMSK调制-之高斯滤波器设计.doc_第2页
第2页 / 共3页


点击查看更多>>
资源描述
基于FPGA的GMSK调制 之高斯滤波器设计 先生成一个50kbps码率的源(带宽为25KHz),码元1编码成7FFFH(+1)发送,码元0编码成80000H(-1)发送。利用SystemView制作一个采样频率为500KHz的低通高斯滤波器,把生成的21阶滤波器系数做成.coe文件(如IIR filter的datasheet要求)加载到IP Core中生成所需低通滤波器。 最后将码元通过高斯滤波器进行滤波。 SystemView生成的高斯滤波器时域波形图: SystemView生成的高斯滤波器频域波形图: 功能仿真波形如下。连续发送的码元为1011101001010101,最后通过高斯滤波后得到的平滑的波形如下,与原始码元型号一一对应。 布局布线后仿真的波形如下。可以看到有明显的毛刺。 Verilog程序: module gmsktop(CLK,clk_50,RST,RDY,dout); input CLK;//主时钟信号,500KHz input clk_50;//50KHz时钟信号 input RST; //input ND; output RDY; output[33:0] dout; wire ND,RFD; wire[15:0] source; sent_source sent_source(clk_50,RST,ND,RFD,source); gsfir gsfir(ND,RDY,CLK,RST,RFD,source,dout); endmodule module sent_source(clk_50,RST,ND,RFD,source); input clk_50;//50KHz时钟信号 input RST;//复位信号,高电平有效 input RFD; output[15:0] source;//1bit基带信号,用16bit表示 output ND; reg[15:0] source; reg[15:0] scode; reg[3:0] num; reg ND; always @(posedge clk_50) begin if(RST) begin ND <= 0; source <= 16'd0; num <= 4'b1111; scode <= 16'b1011101001010101; end else if(RFD) begin if(scode[num]) begin source <= 16'h7fff; end else begin source <= 16'h8000; end ND <= 1; num <= num-1; end else ND <= 0; end endmodule
展开阅读全文

开通  VIP会员、SVIP会员  优惠大
下载10份以上建议开通VIP会员
下载20份以上建议开通SVIP会员


开通VIP      成为共赢上传

当前位置:首页 > 教育专区 > 小学其他

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4009-655-100  投诉/维权电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服