收藏 分销(赏)

微电子概论.ppt

上传人:快乐****生活 文档编号:9778375 上传时间:2025-04-07 格式:PPT 页数:85 大小:9.45MB
下载 相关 举报
微电子概论.ppt_第1页
第1页 / 共85页
微电子概论.ppt_第2页
第2页 / 共85页
微电子概论.ppt_第3页
第3页 / 共85页
微电子概论.ppt_第4页
第4页 / 共85页
微电子概论.ppt_第5页
第5页 / 共85页
点击查看更多>>
资源描述

1、单击以编辑母版标题样式,单击以编辑母版文本样式,第二级,第三级,第四级,第五级,.,*,集成电路制造工艺,北京大学,1,.,集成电路设计与制造的主要流程框架,设计,芯片检测,单晶、外延材料,掩膜版,芯片制造过程,封装,测试,系统需求,2,.,集成电路的设计过程:,设计创意,+,仿真验证,集成电路芯片设计过程框架,From,吉利久教授,是,功能要求,行为设计(VHDL),行为仿真,综合、优化网表,时序仿真,布局布线版图,后仿真,否,是,否,否,是,Sing off,设计业,3,.,制造业,芯片制造过程,由氧化、淀积、离子注入或蒸发形成新的薄膜或膜层,曝 光,刻 蚀,硅片,测试和封装,用掩膜版,重

2、复,20-30次,4,.,集成电路芯片的显微照片,5,.,集成电路的内部单元(俯视图),6,.,沟道长度为0.15微米的晶体管,栅长为90纳米的栅图形照片,7,.,50,m,100,m,头发丝粗细,30,m,1,m,1,m,(晶体管的大小),3050,m,(皮肤细胞的大小),90年代生产的集成电路中晶体管大小与人类头发丝粗细、皮肤细胞大小的比较,8,.,N沟道MOS晶体管,9,.,CMOS集成电路(互补型MOS集成电路):,目前应用最为广泛的一种集成电路,约占集成电路总数的95%以上。,10,.,11,.,集成电路制造工艺,图形转换:,将设计在掩膜版(类似于照相底片)上的图形转移到半导体单晶片

3、上,掺杂:,根据设计的需要,将各种杂质掺杂在需要的位置上,形成晶体管、接触等,制膜:,制作各种材料的薄膜,12,.,图形转换:光刻,光刻三要素:,光刻胶、掩膜版和光刻机,光刻胶又叫光致抗蚀剂,它是由光敏化合物、基体树脂和有机溶剂等混合而成的胶状液体,光刻胶受到特定波长光线的作用后,导致其化学结构发生变化,使光刻胶在某种特定溶液中的溶解特性改变,正胶:,分辨率高,在超大规模集成电路工艺中,一般只采用正胶,负胶:,分辨率差,适于加工线宽3,m的线条,13,.,正胶:曝光后可溶,负胶:曝光后不可溶,14,.,图形转换:光刻,几种常见的光刻方法,接触式光刻:,分辨率较高,但是容易造成掩膜版和光刻胶膜的

4、损伤。,接近式曝光:,在硅片和掩膜版之间有一个很小的间隙(1025,m),可以大大减小掩膜版的损伤,分辨率较低,投影式曝光:,利用透镜或反射镜将掩膜版上的图形投影到衬底上的曝光方法,目前用的最多的曝光方式,15,.,三种光刻方式,16,.,图形转换:光刻,超细线条光刻技术,甚远紫外线(EUV),电子束光刻,X射线,离子束光刻,17,.,图形转换:刻蚀技术,湿法刻蚀:,利用液态化学试剂或溶液通过化学反应进行刻蚀的方法,干法刻蚀:,主要指利用低压放电产生的等离子体中的离子或游离基(处于激发态的分子、原子及各种原子基团等)与材料发生化学反应或通过轰击等物理作用而达到刻蚀的目的,18,.,图形转换:刻

5、蚀技术,湿法腐蚀:,湿法化学刻蚀在半导体工艺中有着广泛应用:磨片、抛光、清洗、腐蚀,优点是选择性好、重复性好、生产效率高、设备简单、成本低,缺点是钻蚀严重、对图形的控制性较差,19,.,干法刻蚀,溅射与离子束铣蚀:,通过高能惰性气体离子的物理轰击作用刻蚀,各向异性性好,但选择性较差,等离子刻蚀(Plasma Etching):,利用放电产生的游离基与材料发生化学反应,形成挥发物,实现刻蚀。选择性好、对衬底损伤较小,但各向异性较差,反应离子刻蚀(Reactive Ion Etching,简称为RIE):,通过活性离子对衬底的物理轰击和化学反应双重作用刻蚀。具有溅射刻蚀和等离子刻蚀两者的优点,同时

6、兼有各向异性和选择性好的优点。目前,RIE已成为VLSI工艺中应用最广泛的主流刻蚀技术,20,.,杂质掺杂,掺杂:,将需要的杂质掺入特定的半导体区域中,以达到改变半导体电学性质,形成PN结、电阻、欧姆接触,磷(P)、砷(As)N型硅,硼(B)P型硅,掺杂工艺:,扩散、离子注入,21,.,扩 散,替位式扩散:杂质离子占据硅原子的位:,、族元素,一般要在很高的温度(9501280)下进行,磷、硼、砷等在二氧化硅层中的扩散系数均远小于在硅中的扩散系数,可以利用氧化层作为杂质扩散的掩蔽层,间隙式扩散:杂质离子位于晶格间隙:,Na、K、Fe、Cu、Au 等元素,扩散系数要比替位式扩散大67个数量级,22

7、杂质横向扩散示意图,23,.,固态源扩散:如B,2,O,3,、P,2,O,5,、BN等,24,.,利用液态源进行扩散的装置示意图,25,.,离子注入,离子注入:将具有很高能量的杂质离子射入半导体衬底中的掺杂技术,掺杂深度由注入杂质离子的能量和质量决定,掺杂浓度由注入杂质离子的数目(剂量)决定,掺杂的均匀性好,温度低:小于600,可以精确控制杂质分布,可以注入各种各样的元素,横向扩展比扩散要小得多。,可以对化合物半导体进行掺杂,26,.,离子注入系统的原理示意图,27,.,离子注入到无定形靶中的高斯分布情况,28,.,退 火,退火:也叫热处理,集成电路工艺中所有的在氮气等不活泼气氛中进行的

8、热处理过程都可以称为退火,激活杂质:使不在晶格位置上的离子运动到晶格位置,以便具有电活性,产生自由载流子,起到杂质的作用,消除损伤,退火方式:,炉退火,快速退火:脉冲激光法、扫描电子束、连续波激光、非相干宽带频光源(如卤光灯、电弧灯、石墨加热器、红外设备等),29,.,氧化工艺,氧化:制备SiO,2,层,SiO,2,的性质及其作用,SiO,2,是一种十分理想的电绝缘材料,它的化学性质非常稳定,室温下它只与氢氟酸发生化学反应,30,.,氧化硅层的主要作用,在MOS电路中作为MOS器件的绝缘栅介质,器件的组成部分,扩散时的掩蔽层,离子注入的(有时与光刻胶、Si,3,N,4,层一起使用)阻挡层,作为

9、集成电路的隔离介质材料,作为电容器的绝缘介质材料,作为多层金属互连层之间的介质材料,作为对器件和电路进行钝化的钝化层材料,31,.,SiO,2,的制备方法,热氧化法,干氧氧化,水蒸汽氧化,湿氧氧化,干氧湿氧干氧(简称干湿干)氧化法,氢氧合成氧化,化学气相淀积法,热分解淀积法,溅射法,32,.,进行干氧和湿氧氧化的氧化炉示意图,33,.,化学汽相淀积(CVD),化学汽相淀积(Chemical Vapor Deposition):,通过气态物质的化学反应在衬底上淀积一层薄膜材料的过程,CVD技术特点:,具有淀积温度低、薄膜成分和厚度易于控制、均匀性和重复性好、台阶覆盖优良、适用范围广、设备简单等一

10、系列优点,CVD方法几乎可以淀积集成电路工艺中所需要的各种薄膜,例如掺杂或不掺杂的SiO,2,、多晶硅、非晶硅、氮化硅、金属(钨、钼)等,34,.,化学汽相淀积(CVD),常压化学汽相淀积(APCVD),低压化学汽相淀积(LPCVD),等离子增强化学汽相淀积(PECVD),35,.,APCVD反应器的结构示意图,36,.,LPCVD反应器的结构示意图,37,.,平行板型PECVD反应器的结构示意图,38,.,化学汽相淀积(CVD),单晶硅的化学汽相淀积(,外延,):,一般地,将在单晶衬底上生长单晶材料的工艺叫做外延,生长有外延层的晶体片叫做外延片,二氧化硅的化学汽相淀积:,可以作为金属化时的介

11、质层,而且还可以作为离子注入或扩散的掩蔽膜,甚至还可以将掺磷、硼或砷的氧化物用作扩散源,低温CVD氧化层:低于500,中等温度淀积:500800,高温淀积:900左右,39,.,化学汽相淀积(CVD),多晶硅的化学汽相淀积:,利用多晶硅替代金属铝作为MOS器件的栅极是MOS集成电路技术的重大突破之一,它比利用金属铝作为栅极的MOS器件性能得到很大提高,而且采用多晶硅栅技术可以实现源漏区自对准离子注入,使MOS集成电路的集成度得到很大提高。,氮化硅的化学汽相淀积:,中等温度(780820)的LPCVD或低温(300)PECVD方法淀积,40,.,物理气相淀积(PVD),蒸发:,在真空系统中,金属

12、原子获得足够的能量后便可以脱离金属表面的束缚成为蒸汽原子,淀积在晶片上。按照能量来源的不同,有灯丝加热蒸发和电子束蒸发两种,溅射:,真空系统中充入惰性气体,在高压电场作用下,气体放电形成的离子被强电场加速,轰击靶材料,使靶原子逸出并被溅射到晶片上,41,.,蒸发原理图,42,.,集成电路工艺,图形转换:,光刻:接触光刻、接近光刻、投影光刻、电子束光刻,刻蚀:干法刻蚀、湿法刻蚀,掺杂:,离子注入 退火,扩散,制膜:,氧化:干氧氧化、湿氧氧化等,CVD:APCVD、LPCVD、PECVD,PVD:蒸发、溅射,43,.,作 业,集成电路工艺主要分为哪几大类,每一类中包括哪些主要工艺,并简述各工艺的主

13、要作用,简述光刻的工艺过程,44,.,集成电路制造工艺,北京大学,45,.,CMOS,集成电路制造工艺,46,.,47,.,形成N阱,初始氧化,淀积氮化硅层,光刻1版,定义出N阱,反应离子刻蚀氮化硅层,N阱离子注入,注磷,48,.,形成P阱,去掉光刻胶,在N阱区生长厚氧化层,其它区域被氮化硅层保护而不会被氧化,去掉氮化硅层,P阱离子注入,注硼,49,.,推阱,退火驱入,去掉N阱区的氧化层,50,.,形成场隔离区,生长一层薄氧化层,淀积一层氮化硅,光刻场隔离区,非隔离区被光刻胶保护起来,反应离子刻蚀氮化硅,场区离子注入,热生长厚的场氧化层,去掉氮化硅层,形成多晶硅栅,生长栅氧化层,淀积多晶硅,光

14、刻多晶硅栅,刻蚀多晶硅栅,51,.,形成硅化物,淀积氧化层,反应离子刻蚀氧化层,形成侧壁氧化层,淀积难熔金属Ti或Co等,低温退火,形成C-47相的TiSi,2,或CoSi,去掉氧化层上的没有发生化学反应的Ti或Co,高温退火,形成低阻稳定的TiSi,2,或CoSi,2,52,.,形成N管源漏区,光刻,利用光刻胶将PMOS区保护起来,离子注入磷或砷,形成N管源漏区,形成P管源漏区,光刻,利用光刻胶将NMOS区保护起来,离子注入硼,形成P管源漏区,53,.,形成接触孔,化学气相淀积磷硅玻璃层,退火和致密,光刻接触孔版,反应离子刻蚀磷硅玻璃,形成接触孔,54,.,形成第一层金属,淀积金属钨(W),

15、形成钨塞,55,.,形成第一层金属,淀积金属层,如Al-Si、Al-Si-Cu合金等,光刻第一层金属版,定义出连线图形,反应离子刻蚀金属层,形成互连图形,56,.,形成穿通接触孔,化学气相淀积PETEOS,通过化学机械抛光进行平坦化,光刻穿通接触孔版,反应离子刻蚀绝缘层,形成穿通接触孔,形成第二层金属,淀积金属层,如Al-Si、Al-Si-Cu合金等,光刻第二层金属版,定义出连线图形,反应离子刻蚀,形成第二层金属互连图形,57,.,合金,形成钝化层,在低温条件下(小于300)淀积氮化硅,光刻钝化版,刻蚀氮化硅,形成钝化图形,测试、封装,完成集成电路的制造工艺,CMOS集成电路一般采用(100)

16、晶向的硅材料,58,.,AA,59,.,双极集成电路制造工艺,60,.,61,.,制作埋层,初始氧化,热生长厚度约为5001000nm的氧化层,光刻1#版(埋层版),利用反应离子刻蚀技术将光刻窗口中的氧化层刻蚀掉,并去掉光刻胶,进行大剂量As,+,注入并退火,形成n,+,埋层,双极集成电路工艺,62,.,生长n型外延层,利用HF腐蚀掉硅片表面的氧化层,将硅片放入外延炉中进行外延,外延层的厚度和掺杂浓度一般由器件的用途决定,63,.,形成横向氧化物隔离区,热生长一层薄氧化层,厚度约50nm,淀积一层氮化硅,厚度约100nm,光刻2#版(场区隔离版,64,.,形成横向氧化物隔离区,利用反应离子刻蚀

17、技术将光刻窗口中的氮化硅层-氧化层以及一半的外延硅层刻蚀掉,进行硼离子注入,65,.,形成横向氧化物隔离区,去掉光刻胶,把硅片放入氧化炉氧化,形成厚的场氧化层隔离区,去掉氮化硅层,66,.,形成基区,光刻3#版(基区版),利用光刻胶将收集区遮挡住,暴露出基区,基区离子注入硼,67,.,形成接触孔:,光刻4#版(基区接触孔版),进行大剂量硼离子注入,刻蚀掉接触孔中的氧化层,68,.,形成发射区,光刻5#版(发射区版),利用光刻胶将基极接触孔保护起来,暴露出发射极和集电极接触孔,进行低能量、高剂量的砷离子注入,形成发射区和集电区,69,.,金属化,淀积金属,一般是铝或Al-Si、Pt-Si合金等,

18、光刻6#版(连线版),形成金属互连线,合金:,使Al与接触孔中的硅形成良好的欧姆接触,一般是在450、N,2,-H,2,气氛下处理2030分钟,形成钝化层,在低温条件下(小于300)淀积氮化硅,光刻7#版(钝化版),刻蚀氮化硅,形成钝化图形,70,.,隔离技术,PN结隔离,场区隔离,绝缘介质隔离,沟槽隔离,71,.,PN结隔离工艺,72,.,绝缘介质隔离工艺,73,.,LOCOS隔离工艺,74,.,LOCOS隔离工艺,75,.,沟槽隔离工艺,76,.,接触与互连,Al是目前集成电路工艺中最常用的金属互连材料,但Al连线也存在一些比较严重的问题,电迁移严重、电阻率偏高、浅结穿透等,Cu连线工艺有

19、望从根本上解决该问题,IBM、Motorola等已经开发成功,目前,互连线已经占到芯片总面积的7080%;且连线的宽度越来越窄,电流密度迅速增加,77,.,几个概念,场区,有源区,栅结构材料,Al-二氧化硅结构,多晶硅-二氧化硅结构,难熔金属硅化物/多晶硅-二氧化硅结构,78,.,Salicide工艺,淀积多晶硅、刻蚀并形成侧壁氧化层;,淀积Ti或Co等难熔金属,RTP并选择腐蚀侧壁氧化层上的金属;,最后形成Salicide结构,79,.,集成电路封装工艺流程,80,.,各种封装类型,示意图,81,.,集成电路工艺小结,前工序,图形转换技术:主要包括光刻、刻蚀等技术,薄膜制备技术:主要包括外延、氧化、化学气相淀积、物理气相淀积(如溅射、蒸发)等,掺杂技术:主要包括扩散和离子注入等技术,82,.,集成电路工艺小结,后工序,划片,封装,测试,老化,筛选,83,.,集成电路工艺小结,辅助工序,超净厂房技术,超纯水、高纯气体制备技术,光刻掩膜版制备技术,材料准备技术,84,.,作 业,设计制备NMOSFET的工艺,并画出流程图,写一篇对本课程感想的小论文,85,.,

展开阅读全文

开通  VIP会员、SVIP会员  优惠大
下载10份以上建议开通VIP会员
下载20份以上建议开通SVIP会员


开通VIP      成为共赢上传
相似文档                                   自信AI助手自信AI助手
搜索标签

当前位置:首页 > 包罗万象 > 大杂烩

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4009-655-100  投诉/维权电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服