收藏 分销(赏)

在FPGA中实现奇数分频.doc

上传人:仙人****88 文档编号:8991765 上传时间:2025-03-10 格式:DOC 页数:4 大小:29KB
下载 相关 举报
在FPGA中实现奇数分频.doc_第1页
第1页 / 共4页
在FPGA中实现奇数分频.doc_第2页
第2页 / 共4页
点击查看更多>>
资源描述
在FPGA中实现奇数分频 1,设计思想 对于实现占空比为50%的N倍奇数分频,首先进行上升沿触发进行模N计数,计数到某一个值n时输出时钟进行翻转,然后再计数(N-1)/2次,再次进行翻转得到一个占空比非50%奇数n分频时钟。同理,同时进行下降沿触发的模N计数,等计数到n时,输出时钟进行翻转,同样再计数(N-1)/2次,输出时钟再次翻转生成占空比非50%的奇数n分频时钟。两个占空比非50%的n分频时钟进行相或运算,即得到占空比为50%的奇数N分频时钟。 2,Verilog代码 module odd_division(clk,rst_,clkA,clkB,clk_even,count1,count2); input clk,rst_; output clkA,clkB; output clk_even; output reg[3:0] count1,count2; reg clkA,clkB; wire clk_even; parameter N = 5;//the number you want to divid into assign clk_even = clkA | clkB; always @(posedge clk or negedge rst_) if(! rst_) begin count1 <= 1'b0; clkA <= 1'b0; end else if(count1 < (N - 1)) begin count1 <= count1 + 1'b1; if(count1 < (N - 1)/2) clkA <= 0; else if (count1>=(N-1)/2) clkA<= 1 ; end else begin clkA <= 0; count1 <= 1'b0; end always @ (negedge clk or negedge rst_) if(! rst_) begin count2 <= 1'b0; clkB <= 1'b0; end else if(count2 < (N - 1)) begin count2 <= count2 + 1'b1; if (count1<(N-1)/2) clkB <= 0; else if(count2 >= (N - 1)/2) clkB <= 1; end else begin clkB <= 0; count2 <= 1'b0; end endmodule 3,仿真结果 Edited by wushihai QQ群:109935913
展开阅读全文

开通  VIP会员、SVIP会员  优惠大
下载10份以上建议开通VIP会员
下载20份以上建议开通SVIP会员


开通VIP      成为共赢上传
相似文档                                   自信AI助手自信AI助手

当前位置:首页 > 包罗万象 > 大杂烩

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4009-655-100  投诉/维权电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服