收藏 分销(赏)

《时序逻辑电路》PPT课件幻灯片.ppt

上传人:丰**** 文档编号:5865803 上传时间:2024-11-22 格式:PPT 页数:71 大小:3.33MB 下载积分:16 金币
下载 相关 举报
《时序逻辑电路》PPT课件幻灯片.ppt_第1页
第1页 / 共71页
《时序逻辑电路》PPT课件幻灯片.ppt_第2页
第2页 / 共71页


点击查看更多>>
资源描述
单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,第六章,时序逻辑电路,1,本章内容简介,本章介绍构成数字电路的另一种电路,时序逻辑电路。具体的内容涉及:时序逻辑电路在电路结构和逻辑功能上的特点,然后系统地介绍时序逻辑电路的分析方法和设计方法,最后介绍寄存器、计数器等一些常用的时序逻辑电路的工作原理和使用方法。,2,例如:拉线开关有记忆、而计算器的复位开关就没有记忆,组合逻辑电路特点,无记忆:,任何一个时刻的输出,仅取决于当时的输入,而与电路以前的状态无关,时序逻辑电路特点,有记忆:,任何一个时刻的输出,不仅与当时的输入有关,还与电路以前的状态有关,6.1,概述,6.1.1,时序逻辑电路的特点,3,根据电路中触发器动作特点的不同分为,:,同步时序逻辑电路,和,异步时序逻辑电路,。,根据信号输出特点的不同分为:,摩尔型,(,输出信号的状态仅仅取决于存储电路的状态)和,弥勒型,(输出信号的状态不仅取决于存储电路的状态,还取决于输入变量)。,6.1.2,时序逻辑电路的分类,4,6.1.3,时序逻辑电路的构成,时序逻辑电路的构成(见课本,152,页图,6.1,),其中,X(X,1,、,X,2,、,X,i,),表示外部输入,Q(Q,1,、,Q,2,、,Q,i,),表示触发器的状态,Y(Y,1,、,Y,2,、,Y,i,),表示存储电路的输入,Z(Z,1,、,Z,2,、,Z,i,),表示组合逻辑电路的输出信号(时序逻辑电路的外部输出),X,、,Q,、,Y,、,Z,之间的关系,Z=F,1,(X,,,Q,n,),输出方程,Y=F,2,(X,,,Q,n,),驱动方程,Q,n+1,=F,3,(Y,,,Q,n,),状态方程,组合,逻辑,电路,存储,电路,X,Z,Q,Y,CP,5,6.1.4,时序逻辑电路的描述方法,描述时序逻辑电路的逻辑功能的方法有:,驱动方程、时钟方程(异步)、输出方程以及状态方程。,但仅从这一组方程式还不能获得电路逻辑功能的完整印象,因此描述时序电路状态全部过程的方法还有:,状态转换表,状态转换图和时序图。,6,6.2,时序逻辑电路的分析,时序逻辑电路分析的基本任务:根据已知的,逻辑电路图,,通过分析,找出电路状态,Q,的变化规律,及外部输出,Z,的变化规律,.,时序逻辑电路有同步和异步之分,所以时序逻辑电路的分析分为:,同步电路,的分析和,异步电路,的分析,.,7,分析时序逻辑电路的一般步骤,根据逻辑图,写出驱动方程,写出状态方程,根据逻辑图,写出输出方程,进行状态的计算,把电路的输入和现态的各种取值组合代入状态方程和输出方程中计算,求出相应的次态和输出,将状态计算的结果填入状态转换表中,分析电路的状态转化规律和外部输出的变化规律,画出状态转化图,画出时序图,从中分析电路的逻辑功能,8,例,6-00(,补):试分析下图所示时序逻辑电路,(,2,),写输出方程:本例除,Q,1,、,Q,0,外没有其他输出,无输出方程,解:该电路为同步时序逻辑电路,时钟方程可以不写,(,1,)写出驱动方程:,1,=1,F,1,J,C1,K,Q,Q,=1,F,0,J,C1,K,Q,Q,1,Q,1,Q,0,M,CP,6.2.1,同步时序逻辑电路实例分析,9,(,3,)求状态方程(即各触发器的次态),(,4,)状态转换表及状态图,或:,M=0,时,M=1,时,0 0 0 0 1,M,0 0 1 1 0,0 1 0 0 0,0 1 1 0 0,1 1 0 0 1,1 0 1 0 0,1 0 0 1 0,1 1 1 0 0,Q,1,Q,0,11,M=0,时,M=1,时,00,01,10,10,01,00,11,10,该电路是一个能自启动的可逆,3,进制计数器,11,00,01,10,10,01,00,11,M=0,时,M=1,时,(,5,)给定时序逻辑电路的逻辑功能,无效状态,无效状态,自启动,自启动,有效循环,有效循环,M=0 3,进制加法计数器,能自启动,M=1 3,进制减法计数器,能自启动,11,【,课本例,6.1】,分析下图所示同步时序逻辑电路的逻辑功能。设初态,Q,3,Q,2,Q,1,000,分析,:,各触发器接受同一时钟脉冲,所以是一个同步时序逻辑电路。触发器时钟脉冲处有一小圆圈,故是下降沿触发;由于没有外部输入信号,所以属于莫尔型的时序逻辑电路,C,FF,1,Q,2,C,FF,2,Q,1,C,FF,3,R,D,CP,Q,3,J,1,K,1,J,2,K,2,J,3,K,3,12,C,FF,1,Q,2,C,FF,2,Q,1,C,FF,3,R,D,CP,Q,3,J,1,K,1,J,2,K,2,J,3,K,3,解:,各触发器在(,CP,信号,),下降沿触发,各触发器的驱动方程,13,C,FF,1,Q,2,C,FF,2,Q,1,C,FF,3,R,D,CP,Q,3,J,1,K,1,J,2,K,2,J,3,K,3,写出状态方程(把各触发器的驱动方程,代入,JK,触发器的特性方程:得到的各触发器的次态,Q,n+1,的表达式),14,(,a,)状态计算,列出状态转换表,现态,次态,0,0,0,0,0,1,0,0,1,0,1,0,0,1,0,0,1,1,0,1,1,1,0,0,1,0,0,0,0,0,1,0,1,0,1,0,1,1,0,0,1,0,1,1,1,0,0,0,15,(,b,)将状态转换表转化成另一种形式,CP,0,0,0,0,1,0,0,1,2,0,1,0,3,0,1,1,4,1,0,0,5,0,0,0,从上表很容易看出,每经过,5,个时钟之后,电路状态循环变化一次,所以这个具有对时钟信号计算的功能,显然,这是一个五进制加法计数器。,16,画状态转换图,表,删表,000,001,010,100,011,111,101,110,Q,3,Q,2,Q,1,分析,现态,次态,0,0,0,0,0,1,0,0,1,0,1,0,0,1,0,0,1,1,0,1,1,1,0,0,1,0,0,0,0,0,1,0,1,0,1,0,1,1,0,0,1,0,1,1,1,0,0,0,本电路的主循环(有效循环、状态循环),本电路能够自行启动(处于主循环之外的任何一种状态时,都会在时钟脉冲的作用下最终进入到主循环中去。),17,画时序图,CP,Q,1,Q,2,Q,3,18,总结逻辑功能,由状态转换图可知,该电路也是五进制加法计算器,而且具有自启动能力,000,001,010,100,011,111,101,110,Q,3,Q,2,Q,1,19,6.2.2,异步时序逻辑电路的分析,异步时序逻辑电路的分析方法,异步时序逻辑电路的分析步骤与同步电路的基本一致,但要注意的是:各触发器的动作时刻不一定相同,因此,分析的第一步就应该写出各触发器的时钟方程,其分析过程要比同步电路复杂,异步时序逻辑电路分析举例,20,【,例,6.2】,分析下图所示的异步时序逻辑电路,分析,:该电路中,,CP,2,没有与输入时钟脉冲相连,是异步时序逻辑电路;而且既没有外部的输出,也没有外部输入,属莫尔型。,C,FF,1,Q,2,C,FF,2,Q,1,C,FF,3,R,D,Q,3,J,1,K,1,J,2,K,2,J,3,K,3,CP,21,【,例,6.2】,分析下图所示的异步时序逻辑电路,解:,时钟方程:,C,FF,1,Q,2,C,FF,2,Q,1,C,FF,3,R,D,Q,3,J,1,K,1,J,2,K,2,J,3,K,3,CP,22,【,例,6.2】,分析下图所示的异步时序逻辑电路,解:,驱动方程:,C,FF,1,Q,2,C,FF,2,Q,1,C,FF,3,R,D,Q,3,J,1,K,1,J,2,K,2,J,3,K,3,CP,23,【,例,6.2】,分析下图所示的异步时序逻辑电路,C,FF,1,Q,2,C,FF,2,Q,1,C,FF,3,R,D,Q,3,J,1,K,1,J,2,K,2,J,3,K,3,CP,写出状态方程(把各触发器的驱动方程,代入,JK,触发器的特性方程:得到的各触发器的次态,Q,n+1,的表达式),24,【,例,6.2】,(,a,)状态计算,列出状态转换表,现态,次态,0,0,0,0,0,1,0,0,1,0,1,0,0,1,0,0,1,1,0,1,1,1,0,0,1,0,0,0,0,0,1,0,1,0,1,0,1,1,0,0,1,0,1,1,1,0,0,0,注意:,FF,2,触发器翻转时刻发生在,Q,1,从,1,到,0,(,CP2,的下降沿)时刻。,25,【,例,6.2】,(,b,)将状态转换表转化成另一种形式,CP,0,0,0,0,1,0,0,1,2,0,1,0,3,0,1,1,4,1,0,0,5,0,0,0,从上表很容易看出,每经过,5,个时钟之后,电路状态循环变化一次,所以这个具有对时钟信号计算的功能,显然,这是一个五进制加法计数器。,26,【,例,6.2】,画状态转换图,000,001,010,100,011,111,101,110,Q,3,Q,2,Q,1,分析,本电路的主循环(有效循环、状态循环),本电路能够自行启动(处于主循环之外的任何一种状态时,都会在时钟脉冲的作用下最终进入到主循环中去。),27,【,例,6.2】,画时序图,CP,Q,1,Q,2,Q,3,000,001,010,100,011,删除状态转换图,状态转换图,28,【,例,6.2】,总结逻辑功能,由状态转换图可知,该电路也是五进制加法计算器,而且具有自启动能力,000,001,010,100,011,111,101,110,Q,3,Q,2,Q,1,状态转换图,删状态转换图,29,6.4,常用时序逻辑部件,6.4.1,计数器,6.4.2,寄存器,Q,D,Q,C,Q,B,Q,A,S,9,(1),S,9,(2),R,0,(1),R,0,(2),CP,B,CP,A,CP,74LS90,30,6.4.1,计数器,(一)二进制计数器,二进制数,:,用,0,和,1,两个数字表示,加,1,计数,逢,2,进,1,0 0 0 0,+)1,0 0 0 1,+)1,0 0 1 0,第,0,位的,1,相当于十进制的,1,第,1,位的,1,相当于十进制的,2,31,二进制数,4,位二进制数,:Q,3,Q,2,Q,1,Q,0,位数,:3 2 1 0,权重,:,8 4 2 1,8421,码,相当于十进制数,:8Q,3,+4Q,2,+2Q,1,+1Q,0,例,:Q,3,Q,2,Q,1,Q,0,=,1010,B,=8,*,1,+4,*,0,+2,*,1,+1,*,0,=10D,B,代表二进制数,(Binary),D,代表十进制数,(Decimal),32,4,位二进制表示的最大数为,:,1111B=8+4+2+1=15D=,8,位二进制表示的最大数为,:,11111111B=,16,位二进制表示的最大数为,:,二进制数所表示数的范围,:,33,4,位二进制加法计数器状态转换表,CP Q,3,Q,2,Q,1,Q,0,0 0 0 0 0,1 0 0 0 1,2 0 0 1 0,3 0 0 1 1,4 0 1 0 0,5 0 1 0 1,6 0 1 1 0,7 0 1 1 1,8 1 0 0 0,要求,:,每来一个,CP,计数器加,1,CP Q,3,Q,2,Q,1,Q,0,9 1 0 0 1,10 1 0 1 0,11 1 0 1 1,12 1 1 0 0,13 1 1 0 1,14 1 1 1 0,15 1 1 1 1,16 0 0 0 0,34,所谓“计数”就是计算时钟脉冲的个数。计数器的应用十分广泛,不仅用于计数,也用作分频、定时等。,计数器的种类繁多,可以从一下三个角度进行分类:,按计数脉冲引入方式分类,分为:同步计数器和异步计数器。,按计数器中数码的变化规律分类,分为:加法计数器、减法计算器和可逆计数器。,按计数制来分,分为:二进制计数器、二,-,十进制(十进制)计数器,任意进制(,N,进制,即二进制、十进制之外的其它进制)计数器。,35,1,、同步计数器,36,(,1,)同步二进制计数器(,165,页图,6.18,),要求:掌握电路的逻辑功能的分析和使用,分析,各触发器使用同一,CP,信号(下降沿触发),各触发器的驱动方程:,37,(,1,)同步二进制计数器,将驱动方程代入,JK,触发器的特性方程 ,得到:,电路的输出方程为:,38,状态转换表,现态,次态,进位输出,C,0,0,0,0,0,0,0,1,0,0,0,0,1,0,0,1,0,0,0,0,1,0,0,0,1,1,0,0,0,1,1,0,1,0,0,0,0,1,0,0,0,1,0,1,0,0,1,0,1,0,1,1,0,0,0,1,1,0,0,1,1,1,0,0,1,1,1,1,0,0,0,0,1,0,0,0,1,0,0,1,0,1,0,0,1,1,0,1,0,0,1,0,1,0,1,0,1,1,0,1,0,1,1,1,1,0,0,0,1,1,0,0,1,1,0,1,0,1,1,0,1,1,1,1,0,0,1,1,1,0,1,1,1,1,1,1,1,1,1,0,0,0,0,0,(,1,)同步二进制计数器,39,电路的状态转换表,/C,0,/0,/0,/0,Q,3,Q,2,Q,1,Q,0,0000,0001,0010,0011,0100,0101,0110,0111,1000,1001,1010,1011,1100,1110,1111,1101,/0,/0,/0,/0,/0,/0,/0,/0,/0,/0,/0,/0,/1,同步二进制计数器,40,电路的时序图,Q,0,Q,1,Q,2,Q,3,Q,0,Q,1,Q,2,Q,3,CP,1,2,3,4,5,6,7,8,9,10,11,12,13,14,15,16,脉冲序号,同步二进制计数器,41,2,、异步计数器,42,(1),异步二进制加法计数器,分析,各触发器的,CP,信号(下降沿触发,),各触发器的次态方程,43,(1),异步二进制加法计数器,电路的时序图,Q,0,Q,1,Q,2,Q,1,Q,2,Q,3,CP,1,2,3,4,5,6,7,8,脉冲序号,44,(1),异步二进制加法计数器,电路的状态转换图,000,001,010,011,011,011,011,011,Q,2,Q,1,Q,0,45,(2),异步十进制计数器,借助一般的分析方法,可得电路的状态转换图和时序图,46,电路的时序图,1,2,3,4,5,6,7,8,9,10,11,12,CP,Q,0,Q,1,Q,2,Q,3,47,电路的状态转换图,0000,0001,0010,0011,0100,1000,1001,1010,1011,1100,1111,1110,1101,0110,0101,0111,Q,3,Q,2,Q,1,Q,0,由状态转换图可见,该电路是一个异步十进制(,5421,码)的计数器,该计数器具有自启动能力,48,用触发器组成计数器,Q,Q,R,S,J,K,J K Q,n+1,0 0 Q,n,0 1 0,1 0 1,1 1 Q,n,CP,上升沿触发,例,:,用维,阻型,J-K,触发器组成,异步,二进制加法计数器,由,JK=11,控制触发器,翻转计数,(,T,触发器),49,用,4,个维,阻型,J-K,触发器组成,4,位,异步,二进制加法计数器,Q,Q,R,S,J,K,Q,Q,R,S,J,K,Q,Q,R,S,J,K,Q,Q,R,S,J,K,R,清,0,脉冲,进位脉冲,Q,0,Q,1,Q,2,Q,3,CP,计数脉冲,50,4,位,异步,二进制加法,计数器时序图,1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16,CP,Q,0,Q,1,Q,2,Q,3,0,0,0,0,1,0,0,0,1,0,0,0,1,0,0,0,1,1,1,1,0,0,0,0,异步,:,各触发器不同时翻转,从低位到高位依次翻转,CP,的上升沿,Q,0,翻转,Q,0,的上升沿,Q,1,翻转,Q,1,的上升沿,Q,2,翻转,Q,2,的上升沿,Q,3,翻转,Q,Q,R,S,J,K,Q,Q,R,S,J,K,Q,Q,R,S,J,K,Q,Q,R,S,J,K,R,Q,0,Q,1,Q,2,Q,3,CP,51,4,位异步二进制加法计数器,状态转换表,CP Q,3,Q,2,Q,1,Q,0,0 0 0 0 0,1 0 0 0 1,2 0 0 1 0,3 0 0 1 1,4 0 1 0 0,5 0 1 0 1,6 0 1 1 0,7 0 1 1 1,8 1 0 0 0,CP Q,3,Q,2,Q,1,Q,0,9 1 0 0 1,10 1 0 1 0,11 1 0 1 1,12 1 1 0 0,13 1 1 0 1,14 1 1 1 0,15 1 1 1 1,16 0 0 0 0,每,16,个,CP,循环一周,52,2.,同步二进制加法计数器,同步,:,每个触发器都用同一个,CP,触发,要翻转时同时,翻转,设计方法,:,用低位的,Q,控制高位的,J,、,K,,,决定其翻转还是不翻转。,JK,00,时,不翻转,(,保持原状,),JK,11,时,翻转,也可用,T,触发器实现。,J K Q,n+1,0 0 Q,n,0 1 0,1 0 1,1 1 Q,n,J-K,触发器真值表,53,分析状态转换表,找出控制规律:,CP Q,3,Q,2,Q,1,Q,0,0 0 0 0 0,1 0 0 0 1,2 0 0 1 0,3 0 0 1 1,4 0 1 0 0,5 0 1 0 1,6 0 1 1 0,7 0 1 1 1,8 1 0 0 0,(1)Q,0,的翻转:,每来一个,CP,,,Q,0,翻转,一次,(2)Q,1,的翻转,:,Q,0,=1,时,再来一个,CP,Q,1,翻转一次,(3)Q,2,的翻转,:,Q,1,Q,0,=11,时,再来一个,CP,Q,2,翻转一次,(4)Q,3,的翻转,:,Q,2,Q,1,Q,0,=111,时,再来一个,CP,Q,3,翻转一次,CP Q,3,Q,2,Q,1,Q,0,9 1 0 0 1,10 1 0 1 0,11 1 0 1 1,12 1 1 0 0,13 1 1 0 1,14 1 1 1 0,15 1 1 1 1,16 0 0 0 0,54,Q,Q,R,S,J,K,Q,Q,R,S,J,K,Q,Q,R,S,J,K,Q,Q,R,S,J,K,同步二进制加法计数器设计,用维,阻型,J-K,触发器,(1)Q,0,的翻转:,每来一个,CP,,,Q,0,翻转,一次,R,清,0,脉冲,CP,(2)Q,1,的翻转,:,Q,0,=1,时,再来一个,CP,Q,1,翻转一次,(3)Q,2,的翻转,:,Q,1,Q,0,=11,时,再来一个,CP,Q,2,翻转一次,&,Q,1,Q,0,Q,0,Q,1,Q,2,Q,3,JK=11,J,K=Q,0,J,K=(Q,1,Q,0,),(4)Q,3,的翻转,:,Q,2,Q,1,Q,0,=111,时,再来一个,CP,Q,3,翻转一次,J,K=(Q,2,Q,1,Q,0,),&,Q,2,Q,1,Q,0,55,同步二进制加法计数器,Q,Q,R,S,J,K,Q,Q,R,S,J,K,Q,Q,R,S,J,K,Q,Q,R,S,J,K,R,清,0,脉冲,CP,&,Q,1,Q,0,Q,0,Q,1,Q,2,Q,3,&,Q,2,Q,1,Q,0,同步二进制加法计数器的,波形图,与异步二进制加法计数器的画法,相同,状态转换表,也相同,但是,.,波形图,56,4,位同步二进制加法计数器,时序图,1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16,CP,Q,0,Q,1,Q,2,Q,3,0,0,0,0,1,0,0,0,1,0,0,0,1,0,0,0,1,1,1,1,0,0,0,0,同步计数器各触发器在同一时刻翻转,而异步计数器各触发器,翻转时刻不同,低位的领先,高位的迟后,延迟时间为,纳秒,(ns),级,57,十进制数用,09,十个数字表示,而,数字电路中使用二进制,所以须用,二进制数给十进制数编码,(二)十进制计数器,编码方法,:,用,4,位二进制数表示,1,位十进制数,称为二,十进制编码,又称,BCD,码,(BCDBinary Coded Decimal),二进制数用,8421,码,十进制数,:,用,0 9,共十个数字表示,所以,用十个,4,位二进制数表示,09,58,CP Q,3,Q,2,Q,1,Q,0,10 1 0 1 0,11 1 0 1 1,12 1 1 0 0,13 1 1 0 1,14 1 1 1 0,15 1 1 1 1,CP Q,3,Q,2,Q,1,Q,0,0 0 0 0 0,1 0 0 0 1,2 0 0 1 0,3 0 0 1 1,4 0 1 0 0,5 0 1 0 1,6 0 1 1 0,7 0 1 1 1,8 1 0 0 0,9 1 0 0 1,十进制数的编码方法,例,:3,位十进制数,:100,用,BCD,码表示,1,0,0,0001 0000 0000,BCD,码,十进制数,59,异步十进制加法计数器设计,(,用下降沿触发的维,阻型,J-K,触发器,),J K Q,n+1,0 0 Q,n,0 1 0,1 0 1,1 1 Q,n,Q,Q,R,S,J,K,CP,在,CP,时,根据,JK,状态,Q,变化,60,异步十进制加法计数器设计,(,用下降沿触发的维,阻型,J-K,触发器,),CP Q,3,Q,2,Q,1,Q,0,0 0 0 0 0,1 0 0 0 1,2 0 0 1 0,3 0 0 1 1,4 0 1 0 0,5 0 1 0 1,6 0 1 1 0,7 0 1 1 1,8 1 0 0 0,9 1 0 0 1,分析状态转换表,找出,JK,控制规律,:,(1)CP,时,Q,0,翻转,JK=11,(2)Q,0,时,Q,1,翻转,(3)Q,1,时,Q,2,翻转,JK=11,10 1 0 1 0,0,0,0,0,(5),当,Q,3,=1(Q,3,=0),且,Q,0,时,将,Q,1,清,0,(4)Q,0,时,Q,3,翻转,且,Q,2,Q,1,=11,时,Q,3,由,0,翻转成,1,Q,2,Q,1,=00,时,Q,3,被清成,0,61,R,Q,Q,R,S,J,K,Q,Q,R,S,J,K,Q,Q,R,S,J,K,Q,Q,R,S,J,K,(1)CP,时,Q,0,翻转,JK=11,异步十进制加法计数器设计,(,用下降沿触发的维,阻型,J-K,触发器,),CP,Q,0,Q,1,Q,2,Q,3,(2)Q,0,时,Q,1,翻转,(3)Q,1,时,Q,2,翻转,JK=11,&,(4)Q,0,时,Q,3,翻转,且,Q,2,Q,1,=11,时,Q,3,由,0,翻转成,1,Q,2,Q,1,=00,时,Q,3,被清成,0,(5),当,Q,3,=1(Q,3,=0),且,Q,0,时,将,Q,1,清,0,62,异步十进制加法计数器,(,用下降沿触发的维,阻型,J-K,触发器,),时序图,1 2 3 4 5 6 7 8 9 10,CP,Q,0,Q,1,Q,2,Q,3,0,0,0,0,1,0,0,0,1,0,0,0,1,0,0,0,1,0,0,1,0,0,0,0,1,1,0,0,0,0,1,0,1,0,1,0,1,0,1,0,1,1,1,0,63,十进制加法计数器,状态转换表,CP Q,3,Q,2,Q,1,Q,0,0 0 0 0 0,1 0 0 0 1,2 0 0 1 0,3 0 0 1 1,4 0 1 0 0,5 0 1 0 1,6 0 1 1 0,7 0 1 1 1,8 1 0 0 0,9 1 0 0 1,10 0 0 0 0,每,10,个,CP,循环一周,64,R,Q,Q,R,S,J,K,Q,Q,R,S,J,K,Q,Q,R,S,J,K,Q,Q,R,S,J,K,CP,Q,0,Q,1,Q,2,Q,3,&,异步十进制加法计数器,2,个十进制计数器组成,1,个,100,进制计数器,Q,3,Q,2,Q,1,Q,0,CP,R,异步十进制加法计数器,Q,3,Q,2,Q,1,Q,0,CP,R,异步十进制加法计数器,Q,3,Q,2,Q,1,Q,0,CP,R,异步十进制加法计数器,CP,进位脉冲,个位数,十位数,R,Q,3,由,1,变成,0,时,向十位数送一个进位脉冲,,使十位数计一个数,同时个位数全变成,0000,65,6.4.2,寄存器,数字系统中常用的时序逻辑部件有寄存器、计数器等,它们属于中规模的集成电路。寄存器是一种重要的数字电路部件,常用来暂时存放指令、数据或运算结果。,构成寄存器的核心部件是触发器,.,一个触发器可以存放一位二进制代码,要存放,n,位二进制代码,就要有,n,个触发器。所以,n,位寄存器实际上就是受同一时钟脉冲控制的,n,个触发器,.,寄存器从功能上说,可分为数码寄存器和移位寄存器两种。,66,一、数码寄存器,(170,页),R,D,Q,3,C,D,Q,F,3,Q,2,C,D,Q,F,2,Q,1,C,D,Q,F,1,Q,0,C,D,Q,F,0,CP,0,0,0,0,0,1,0,1,0,1,0,1,0,1,寄存指令,67,二、移位寄存器(第一脉冲到来的分析),1,0,0,0,0,1,0,0,0,D,CP,Q,0,Q,1,Q,2,Q,3,数码输入,D,Q,O,D,Q,Q,C,D,Q,Q,C,D,Q,Q,C,D,Q,Q,C,FF,3,R,D,Q,1,Q,2,Q,3,CP,FF,2,FF,1,FF,0,68,数码输入,D,Q,O,D,Q,Q,C,D,Q,Q,C,D,Q,Q,C,D,Q,Q,C,FF,3,R,D,Q,1,Q,2,Q,3,CP,二、移位寄存器(第二脉冲到来的分析),FF,2,FF,1,FF,0,0,1,0,0,0,0,1,0,0,D,CP,Q,0,Q,1,Q,2,Q,3,69,数码输入,D,Q,O,D,Q,Q,C,D,Q,Q,C,D,Q,Q,C,D,Q,Q,C,FF,3,R,D,Q,1,Q,2,Q,3,CP,二、移位寄存器(第三脉冲到来的分析),FF,2,FF,1,FF,0,1,0,1,0,1,0,1,0,0,D,CP,Q,0,Q,1,Q,2,Q,3,70,数码输入,D,Q,O,D,Q,Q,C,D,Q,Q,C,D,Q,Q,C,D,Q,Q,C,FF,3,R,D,Q,1,Q,2,Q,3,CP,二、移位寄存器(第四脉冲到来的分析),FF,2,FF,1,FF,0,1,1,1,0,D,CP,Q,0,Q,1,Q,2,Q,3,1,1,0,1,0,71,
展开阅读全文

开通  VIP会员、SVIP会员  优惠大
下载10份以上建议开通VIP会员
下载20份以上建议开通SVIP会员


开通VIP      成为共赢上传

当前位置:首页 > 包罗万象 > 大杂烩

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:0574-28810668  投诉电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服