资源描述
Made by 遇见
第一套
一.选择题(18分)
1.以下式子中不正确的是( )
a.1•A=A
b.A+A=A
c.
d.1+A=1
2.已知下列结果中正确的是( )
a.Y=A
b.Y=B
c.Y=A+B
d.
3.TTL反相器输入为低电平时其静态输入电流为( )
a.-3mA
b.+5mA
c.-1mA
d.-7mA
4.下列说法不正确的是( )
a.集电极开路的门称为OC门
b.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)
c.OC门输出端直接连接可以实现正逻辑的线或运算
d利用三态门电路可实现双向传输
5.以下错误的是( )
a.数字比较器可以比较数字大小
b.实现两个一位二进制数相加的电路叫全加器
c.实现两个一位二进制数和来自低位的进位相加的电路叫全加器
d.编码器可分为普通全加器和优先编码器
6.下列描述不正确的是( )
a.触发器具有两种状态,当Q=1时触发器处于1态
b.时序电路必然存在状态循环
c.异步时序电路的响应速度要比同步时序电路的响应速度慢
d.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象
7.电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3 Q2 Q1为“011”,请问时钟作用下,触发器下一状态为( )
a.“110” b.“100” c.“010” d.“000”
8、下列描述不正确的是( )
a.时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b.寄存器只能存储小量数据,存储器可存储大量数据。
c.主从JK触发器主触发器具有一次翻转性
d.上面描述至少有一个不正确
9.下列描述不正确的是( )
a.EEPROM具有数据长期保存的功能且比EPROM使用方便
b.集成二—十进制计数器和集成二进制计数器均可方便扩展。
c.将移位寄存器首尾相连可构成环形计数器
d.上面描述至少有一个不正确
二.判断题(10分)
1.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下( )
2.三态门输出为高阻时,其输出线上电压为高电平( )
3.超前进位加法器比串行进位加法器速度慢( )
4.译码器哪个输出信号有效取决于译码器的地址输入信号( )
5.五进制计数器的有效状态为五个( )
6. 施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。( )
7. 当时序逻辑电路存在无效循环时该电路不能自启动()
8. RS触发器、JK触发器均具有状态翻转功能( )
9. D/A的含义是模数转换( )
10.构成一个7进制计数器需要3个触发器( )
三.计算题(5分)
如图所示电路在Vi=0.3V和Vi=5V时输出电压V0分别为多少,三极管分别工作于什么区(放大区、截止区、饱和区)。
四.分析题(24分)
1.分析如图所示电路的逻辑功能,写出Y1、Y2的逻辑函数式,列出真值表,指出电路能完成什么逻辑功能。
2.分析下面的电路并回答问题
(1) 写出电路激励方程、状态方程、输出方程
(2) 画出电路的有效状态图
(3) 当X=1时,该电路具有什么逻辑功能
五.应用题(43分)
1.用卡诺图化简以下逻辑函数
①
②,给定约束条件为AB+CD=0
2.有一水箱,由大、小两台水泵ML和MS供水,如图所示。水箱中设置了3个水位检测元件A、B、C。水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。现要求当水位超过C点时水泵停止工作;水位低于C点而高于B点时MS单独工作;水位低于B点而高于A点时ML单独工作;水位低于A点时ML和MS同时工作。试用74LS138加上适当的逻辑门电路控制两台水泵的运行。
74LS138的逻辑功能表
输 入
输 出
S1
A2 A1 A0
0
X
X X X
1 1 1 1 1 1 1 1
X
1
X X X
1 1 1 1 1 1 1 1
1
0
0 0 0
0 1 1 1 1 1 1 1
1
0
0 0 1
1 0 1 1 1 1 1 1
1
0
0 1 0
1 1 0 1 1 1 1 1
1
0
0 1 1
1 1 1 0 1 1 1 1
1
0
1 0 0
1 1 1 1 0 1 1 1
1
0
1 0 1
1 1 1 1 1 0 1 1
1
0
1 1 0
1 1 1 1 1 1 0 1
1
0
1 1 1
1 1 1 1 1 1 1 0
74LS161功能表
CTP CTT CP D0 D1 D2 D3
Q0 Q1 Q2 Q3
0 × × × × ××××
1 0 × × ↑ d0d1 d2 d3
1 1 1 1 ↑ ××××
1 1 × 0 × ××××
1 1 0 1 × ××××
0 0 0 0
d0 d1 d2 d3
正常计数
保持(但C=0)
保持
3. 74LS161逻辑符号及功能表如下
(1)假定161当前状态Q3 Q2 Q1Q0为“0101”“D0 D1 D2 D3”为“全1”,=0,请画出在两个CP↑作用下的状态转换关系?
(2)请用复位法设计一个六进制记数器(可附加必要的门电路)
4.分析右面的电路并回答问题
(1)该电路为单稳态触发器还是无稳态触发器?
(2)当R=1k、C=20uF时,请计算电路的相关参数(对单稳态触发器而言计算脉宽,对无稳态触发器而言计算周期)。
第一套答案
一.选择题(18分)
1. c 2. c 3. c 4. c 5.b
6. A 7. B 8. A 9. B
二.判断题(10分)
1.( √ )2.( × )3.( × )4.( √ )5.( √ )6.( √ )7.( √ )8.( × )9.( × )10.( √ )
三.计算题
解:(1)时,三极管截止,工作在截止区,;
(2)时,三极管导通,工作在饱和区,
四、分析题
1.①
②
2、
(1)Qn+11=XQ2 Q n+12= Y=XQ1
(2)
(3)当X=1时,该电路为三进制计数器
五:应用题
1. 解:(1)由图可以写出表达式:
(2)真值表如下:
A
B
C
AB
AC
BC
Y2
Y1
0
0
0
0
0
0
0
0
0
0
0
1
0
0
0
1
0
1
0
1
0
0
0
0
1
0
1
0
1
1
0
0
1
0
1
0
1
0
0
0
0
0
0
0
1
1
0
1
0
1
0
1
1
0
1
1
0
1
0
0
1
1
0
1
1
1
1
1
1
0
1
1
(3)判断逻辑功能:Y2Y1表示输入‘1’的个数。
2. 解:(1)输入A、B、C按题中设定,并设输出
ML=1时,开小水泵
ML=0时,关小水泵
MS=1时,开大水泵
MS=1时,关大水泵;
(2)根据题意列出真值表:
A
B
C
ML
MS
0
0
0
0
0
0
0
1
0
1
0
1
0
×
×
0
1
1
1
0
1
0
0
×
×
1
0
1
×
×
1
1
0
×
×
1
1
1
1
1
(3)由真值表化简整理得到:
(4)令A=A,B=B,C=C,画出电路图:
(1)“0101” “1111” “1111”
(2)“0110”时复位
4、(1)单稳态
(2)20mS
第二套
一. 选择题(18分)
1.下列说法正确的是( )
a. 2个OC结构与非门线与得到与或非门。
b. 与门不能做成集电集开路输出结构
c. 或门不能做成集电集开路输出结构
d. 或非门不能做成集电集开路输出结构
2.下列说法正确的是( )
a. 利用三态门电路只可单向传输
b.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)
c.三态门是普通电路的基础上附加控制电路而构成。
d.利用三态门电路可实现双向传输
3.TTL反相器输入为低电平时其静态输入电流约为( )
a.-100mA
b.+5mA
c.-1mA
d.-500mA
4.下列等式不正确的是( )
a.=++
b. (A+B)(A+C) =A+BC
c. A( )=A+
d. AB+C+BC=AB+C
5.下列等式正确的是( )
a. A+AB+B=A +B b. AB+ A=A+
c. A( )=A+ d. A=
6.下列描述不正确的是( )
a.D触发器具有两个有效状态,当Q=0时触发器处于0态
b.移位寄存器除具有数据寄存功能外还可构成计数器
c.主从JK触发器的主触发器具有一次翻转性
d.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象
7.电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3 Q2 Q1为“110”,请问时钟作用下,触发器下一状态为( )
图1
a.“101” b.“010” c.“110” d.“111”
8、下列描述不正确的是( )
a.译码器、数据选择器、EPROM均可用于实现组合逻辑函数。
b.寄存器、存储器均可用于存储数据。
c.将移位寄存器首尾相连可构成环形计数器
d.上面描述至少有一个不正确
9.下列描述不正确的是( )
a.EEPROM具有数据长期保存的功能且比EPROM在数据改写上更方便
b.右图所示为由555定时器接成的多谐振荡器
c.DAC的含义是数-模转换、ADC的含义是模数转换
d.上面描述至少有一个不正确
二. 判断题(9分)
1.两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器( )
2.在优先编码器电路中允许同时输入2个以上的编码信号( )
3.利用三态门可以实现数据的双向传输。()
4.有些OC门能直接驱动小型继电器。()
5.构成一个5进制计数器需要5个触发器( )
6. RS触发器、JK触发器均具有状态翻转功能( )
7. 当时序逻辑电路存在有效循环时该电路能自启动( )
8. 施密特触发器电路具有两个稳态,而单稳态触发器电路只具有一个稳态( )
9.可用ADC将麦克风信号转换后送入计算机中处理时( )
三.计算题(8分)
1、在图1的反相器电路中,Vcc=5V,VEE=-10V,Rc=2KΩ,R1=5.1KΩ,R2=20KΩ,三极管的电流放大系数β=30,饱和压降VCE(sat0=0.1V,输入的高低电平分别为V1H=5V、V1L=0V,计算输入高、低电平时对应的输出电平。
图3
2.已知一个8位权电阻DAC输入的8位二进制数码用16进制表示为40H,参考电源UREF=-8V,取转换比例系数为1。求转换后的模拟信号由电压UO
四.分析题(24分)
1. 用卡诺图法将下列函数化为最简与或式
1)、Y=+B+++ABC
2)、Y(A,B,C,D)= ,给定的约束条件为
m0+ m1+m2+m4+m8=0
2.分析下面的电路并回答问题(触发器为TTL系列)
图4
(4) 写出电路激励方程、状态方程、输出方程
(5) 画出电路的有效状态图
(6) 该电路具有什么逻辑功能
五.应用题(41分)
1.分析图5所示电路,写出输出Z的逻辑函数式。并用卡洛图法化简为最简与或式。
8选1数据选择器CC4512的功能表如下
图5
A2
A1
A0
Y
0
0
0
D0
0
0
1
D1
0
1
0
D2
0
1
1
D3
1
0
0
D4
1
0
1
D5
1
1
0
D6
1
1
1
D7
2. 3---8译码器74LS138的真值表如下:
3---8译码器74LS138的真值表
序号
输 入
输 出
A
B
C
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
1
0
1
1
1
1
1
1
2
0
0
1
1
1
0
1
1
1
1
1
3
0
0
1
1
1
1
0
1
1
1
1
4
0
1
0
1
1
1
1
0
1
1
1
5
0
1
0
1
1
1
1
1
0
1
1
6
0
1
1
1
1
1
1
1
1
0
1
7
0
1
1
1
1
1
1
1
1
1
0
请利用3—8译码器和若干与或非门设计一个多输出的组合逻辑电路。
输出的逻辑式为:
Z1=A+BC+AC
Z2=B+AC
Z3=B++ABC
74LS161功能表
CTP CTT CP D0 D1 D2 D3
Q0 Q1 Q2 Q3
0 × × × × ××××
1 0 × × ↑ d0d1 d2 d3
1 1 1 1 ↑ ××××
1 1 × 0 × ××××
1 1 0 1 × ××××
0 0 0 0
d0 d1 d2 d3
正常计数
保持(但C=0)
保持
3. 74LS161逻辑符号及功能表如下
(1)假定161当前状态Q3 Q2 Q1Q0为“1101”请问在几个CP↑作用下,CO信号将产生下降沿?
(2)请用置数法设计一个七进制记数器(可附加必要的门电路)并画出状态图
555定时器的功能表
UI1 UI2
输出UO TD状态
× × 0
> > 1
> < 1
< > 1
< < 1
0 导通
0 导通
1 截止
保持 保持
1 截止
4. 试分析上图所示电路中输入信号UI的作用并解释电路的工作原理
第二套答案
答案
一.1. a 2.b 3. c 4. c 5. a 6. a 7.D 8.D 9 B
二.判断题(9分)
1. × 2. √ 3. √ 4. √
5. × 6. × 7.× 8. √ 9. √
三.计算题(8分)
答:VI=0V,B-E为反电压,Ic=0,V0=VCC=5V
VI=5V, B-E为正电压,导通后VBE=0.7V,计算得Ib=0.308mA>Ibs=(5-0.1)/(2*30)=0.082mA.饱和,V0=VCE(sat0=0.1V.
2. 2V
四.分析题(24分)
1. 用卡诺图法将下列函数化为最简与或式
1)、Y=+B+++ABC
P41—13(3) Y= ++++ABC=1
2)、Y(A,B,C,D)= ,给定的约束条件为
m0+ m1+m2+m4+m8=0
P43-20(4) Y=+
2.
3.(1)3个CP↑
4.输入信号UI=0电路不工作;输入信号UI=1,多谐振荡器
五.应用题(41分)
a) 分析图2所示电路,写出输出Z的逻辑函数式。并用卡洛图法化简为最简与或式。
p182---14
8选1数据选择器CC4512的功能表如下
图2
A2
A1
A0
Y
0
0
0
D0
0
0
1
D1
0
1
0
D2
0
1
1
D3
1
0
0
D4
1
0
1
D5
1
1
0
D6
1
1
1
D7
答:
A2=A,A1=B,A0=C.
Z=D(+C+A+AC)+B+AB
=D+B +B
b) 利用3—8译码器和若干与或非门设计一个多输出的组合逻辑电路。
输出的逻辑式为: P158
Z1=A+BC+AC
Z2=B+AC
Z3=B++ABC
(图4)
序号
输 入
输 出
A
B
C
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
1
0
1
1
1
1
1
1
2
0
0
1
1
1
0
1
1
1
1
1
3
0
0
1
1
1
1
0
1
1
1
1
4
0
1
0
1
1
1
1
0
1
1
1
5
0
1
0
1
1
1
1
1
0
1
1
6
0
1
1
1
1
1
1
1
1
0
1
7
0
1
1
1
1
1
1
1
1
1
0
(3---8译码器74LS138的真值表)
答:Z1=A+BC+AC= m3+m4+m5+m6
Z2=B+AC=m2+m3+m5
Z3=B++ABC =m0+m2+m4+m7
第三套
一.选择题(16分
1.已知,下列结果正确的是( )
a. Y=A b.Y=B c. d.Y=1
2.已知A=(10.44)10(下标表示进制),下列结果正确的是( )
a. A=(1010.1)2 b.A=(0A.8)16
c. A=(12.4)8 d.A=(20.21)5
3.下列说法不正确的是( )
a.当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑
b.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)
c.OC门输出端直接连接可以实现正逻辑的线与运算
d.集电极开路的门称为OC门
4.以下错误的是( )
a.数字比较器可以比较数字大小
b. 半加器可实现两个一位二进制数相加
c.编码器可分为普通全加器和优先编码器
d.上面描述至少有一个不正确
5.下列描述不正确的是( )
a.触发器具有两种状态,当Q=1时触发器处于1态
b.时序电路必然存在状态循环
c.异步时序电路的响应速度要比同步时序电路的响应速度慢
d.主从JK触发器具有一次变化现象
6.电路如下图(图中为上升沿Jk触发器),触发器当前状态Q3 Q2 Q1为“100”,请问在时钟作用下,触发器下一状态(Q3 Q2 Q1)为( )
a.“101” b.“100” c.“011” d.“000”
7.电路如下图,已知电路的当前状态Q3 Q2 Q1 Q0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q3 Q2 Q1 Q0)为( )
74LS191功能表
CP D0 D1 D2 D3
Q0 Q1 Q2 Q3
0 × × × d0d1 d2 d3
1 0 0 ↑ ××××
1 0 1 ↑ ××××
1 1 × × ××××
d0 d1 d2 d3
加法计数
减法计数
保持
a.“1100” b.“1011”
c.“1101” d.“0000”
8.下列描述不正确的是( )
a.EEPROM具有数据长期保存的功能且比EPROM在数据改写上更方便
b.DAC的含义是数-模转换、ADC的含义是模数转换
c.积分型单稳触发器电路只有一个状态
d.上面描述至少有一个不正确
二.判断题(9分)
1.TTL输出端为低电平时带拉电流的能力为5mA( )
2.TTL、CMOS门中未使用的输入端均可悬空( )
3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。()
4.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。()
5.设计一个3进制计数器可用2个触发器实现( )
6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n的计数器。所以又称为移存型计数器( )
7. 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现( )
8. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( )
9. DRAM需要定期刷新,因此,在微型计算机中不如SRAM应用广泛( )
三.计算题(8分)
1、在如图所示电路中,Ucc=5V,UBB=9V,R1=5.1kΩ, R2=15kΩ,Rc=1kΩ,β=40,请计算UI分别为5V,0.3V时输出UO的大小?。
2.已知一个8位权电阻DAC系统的参考电源UREF= -16V,转换比例系数为1。当输入最大时输出近似为16V,请求当8位二进制输入数码用16进制表示为30H时的模拟信号输出电压UO
四.分析题(24分)
1.分析下面的电路并回答问题
(1)写出Y1、Y3、Y的输出表达式
(2)列出输出Y的真值表
(3)说明电路的逻辑功能
2.分析下面的电路并回答问题(触发器为TTL系列)(分析时请考虑异步复位信号的作用)
(7) 写出电路激励方程、状态方程、输出方程
(8) 画出电路的有效状态图
该电路具有什么逻辑功能并说明能否自启动
五.应用题(43分)
1.请用74LS138设计一个三变量的多数表决电路。具体要求如下:
(1)输入变量A、B、C为高电平时表示赞同提案
(2)当有多数赞同票时提案通过,输出高电平
74LS138的逻辑功能及引脚图如下:
74LS138译码器真值表
A2A1A0
输 出
0
×
×××
全1
×
1
×××
全1
1
0
0 0 0
,其余为1
1
0
,其余为1
2.请用卡诺图化简下面的逻辑函数
给定约束条件为:AB+CD=0
3. 74LS161逻辑符号及功能表如下
74LS161功能表
CTP CTT CP D0 D1 D2 D3
Q0 Q1 Q2 Q3
0 × × × × ××××
1 0 × × ↑ d0d1 d2 d3
1 1 1 1 ↑ ××××
1 1 × 0 × ××××
1 1 0 1 × ××××
0 0 0 0
d0 d1 d2 d3
正常计数
保持(但C=0)
保持
(1)若161当前状态Q3 Q2 Q1Q0为0111,D0 D1 D2 D3为“全1”,=0并保持,请画出在两个CP↑作用下的状态转换关系?
(2)请用清零法设计一个八进制记数器(可附加必要的门电路)
4.请用555定时器实现一个单稳态触发电路(暂态时间为1S),555定时器功能表及引脚图如下:
555定时器的功能表
第三套答案
一. (本大题8小题每小题2分共16分)
1D 2D 3A 4C 5A 6C 7D 8C
二.(本大题9小题每小题1分共9分)
1. × 2. × 3. × 4. √
5. × 6. √ 7. × 8. √ 9. ×
三(本大题2小题每小题4分共8分)
1 结果正确1分,步骤正确3分,参考结果如下:
UI=5V,UO≈0.3V
UI=0.3V,UO≈5V
2 结果正确1分,步骤正确3分,参考结果如下:UO=3V
真值表
A
B
C
Y
0
0
0
0
0
0
1
1
0
1
0
1
0
1
1
1
1
0
0
1
1
0
1
1
1
1
0
1
1
1
1
0
四(本大题2小题每小题12分共24分)
1.(1)(4分)
(2)真值表见右表,利用摩根定理变换过程如下(5分):
仿真波形如下
(3)结论(3分)
由真值表及仿真波形可看出,当电路输入端A、B、C不完全相同时,电路输出Y为“1”;否则,输出Y为“0”。该电路又称为三变量不一致电路。
2.(1) J1=1 K1=1; ;
;
复位: (5分)
(2)(4分)
真值表
A
B
C
Y
0
0
0
0
0
0
1
0
0
1
0
0
0
1
1
1
1
0
0
0
1
0
1
1
1
1
0
1
1
1
1
1
(3)可以自启动的六进制加法计数器(3分)
五.应用题(43分)
1.(1)逻辑抽象,求出真值表,有:
(2)变换
令74LS1383线-8线译码器的地址端分别为A2=A、A1=B、A0=C,则
(3)画出电路如下
2.
3.(1)0111→1111→1111
(2)电路如右
4. 电路如右,参考参数如下:
R=230k C=4uF
第四套
一. 选择题.(每题2分,共20分. 每小题只有一个答案)
1) 8421BCD码100100110100对应的十进制数是:(*知识点:BCD码)
(A)2356 (B)934 (C)4712 (D)2355
2) n个变量可组成多少个最小项?(*知识点:最小项)
(A)n (B)2n (C)2n (D)2n-1
3) 已知函数F的卡诺图如图1-1, 试求其最简与或表达式(*知识点:卡诺图化简)
4) 如果在时钟脉冲CP=1期间, 由于干扰的原因使触发器的数据输入信号经常有变化,此时不能选用什么结构的触发器?(** 知识点:主从结构触发器的动作特点)
(A)TTL 主从 (B)边沿 (C)维持阻塞 (D)同步RS
5) 已知函数,该函数的反函数是(*知识点:求反函数)
6) 为构成1024×4的RAM, 需要多少片256×1的RAM?(** 知识点:RAM的扩展)
(A)16 (B)4 (C)8 (D)12
7) 欲得到一个频率高度稳定的矩形波, 应采用什么电路(*知识点:石英晶体多谐振荡器)
(A) 计数器 (B)单稳态触发器
(C)施密特触发器 (D)石英晶体多谐振荡器
8) 若将一个频率为10KHZ的矩形波变换成一个1KHZ的矩形波, 应采用什么电路?(** 知识点:计数器的分频功能)
(A)T'触发器 (B)十进制计数器
(C)环形计数器 (D)施密特触发器
9) 一个八位D/A转换器的最小输出电压增量为0.02V, 当输入代码为01001100时, 输出电压VO为多少伏?(** 知识点:D/A转换器)
(A)0.76V (B)3.04V (C)1.40V (D)1.52V
10) 对于TTL门电路来说,下列各图哪个是正确的?( *** 知识点:TTL门电路)
二. 分析题.
1. 逻辑电路及输入端CP、D的波形如图2-1, 设Q0=Q1=Q2=0(10分)(** 知识点:移位寄存器)
(1) 试画出在CP、D作用下,输出端Q0、Q1、Q2的波形;
(2) 说明电路的逻辑功能.
2. 由555定时器构成的单稳态电路如图2-2, 试回答下列问题(15分)(**** 知识点: 555定时器)
(1) 该电路的暂稳态持续时间two=?
(2) 根据two的值确定图2-2中, 哪个适合作为电路的输入触发信号, 并画出与其相应的VC和VO波形.
555定时器功能表
4脚
6脚
2脚
3脚
7脚
0
×
×
0
导通
1
>2/3VCC
>1/3VCC
0
导通
1
<2/3VCC
>1/3VCC
不变
不变
1
<2/3VCC
<1/3VCC
1
截止
1
>2/3VCC
<1/3VCC
1
截止
三.设计题:
1. 已知函数, 试用以下几种组件实现电路
(15分)(*** 知识点: 用MSI进行组合逻辑电路的设计)
(1) 八选一数据选择器
(2) 四线-十六线译码器和多输入端与非门.
2。试用JK触发器设计一个同步时序逻辑电路, 其状态转换表如表3-1. 要求画出卡诺图,求状态方程、驱动方程、画出逻辑电路图.(15分) (**** 知识点: 同步时序电路的设计)
表3-1
Q2n Q1n
X
0
1
Q2n+1 Q1n+1
0 0
0 1
1 0
1 1
0 1
0 0
0 1
0 0
1 1
1 0
0 0
0 1
第四套答案
一. 选择题.(每题2分,共20分. 每小题只有一个答案)
题 号
1
2
3
4
5
6
7
8
9
10
答 案
B
C
C
A
B
A
D
B
D
B
二.1.(1) (2)右移移位寄存器
2.(1)two=1.1RC=36.3μs
(2)Vi2适合作为单稳态电路的输入触发脉冲
三. 设计题
1.(1)
令A2=A A1=B A0=C,
则D7=D6=D5=D3=1, D4=D2=D1=D0=0
(2)
2.卡诺图
: 状态方程:
驱动方程:
逻辑电路图:
第五套
一、 填空题(每空1分,共20分)
1、与非门的逻辑功能为 。
2、数字信号的特点是在 上和 上都是断续变化的,其高电平和低电平常用 和 来表示。
3、三态门的“三态”指 , 和 。
4、逻辑代数的三个重要规则是 、 、 。
5、为了实现高的频率稳定度,常采用 振荡器;单稳态触发器受到外触发时进入 态
6、同步RS触发器中R、S为 电平有效,基本R、S触发器中R、S
为 电平有效
7、在进行A/D转换时,常按下面四个步骤进行, 、 、 、
。。
二、选择题(每题1分,共10分)
1、有八个触发器的二进制计数器,它们最多有( )种计数状态。
A、8; B、16; C、256; D、64
2、下列触发器中上升沿触发的是( )。
A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器
3、下式中与非门表达式为( ),或门表达式为( )。
A、Y=A+B;B、Y=AB;C、Y=;D、Y=
4、十二进制加法计数器需要( )个触发器构成。
A、8; B、16; C、4; D、3
5、逻辑电路如右图,函数式为( )。
A、F=+; B、F=+C;
C、F=; D、F=A+
6、逻辑函数F=AB+BC的最小项表达式为( )
A、
展开阅读全文