收藏 分销(赏)

第一章微机原理习题课.doc

上传人:天**** 文档编号:2647781 上传时间:2024-06-03 格式:DOC 页数:7 大小:83.05KB
下载 相关 举报
第一章微机原理习题课.doc_第1页
第1页 / 共7页
第一章微机原理习题课.doc_第2页
第2页 / 共7页
第一章微机原理习题课.doc_第3页
第3页 / 共7页
第一章微机原理习题课.doc_第4页
第4页 / 共7页
第一章微机原理习题课.doc_第5页
第5页 / 共7页
点击查看更多>>
资源描述

1、第一章 习题课一、选择题1.十进制数66转换成二进制数为_。A. 11000010 B.01100110 C.11100110 D.01000010答案:D2.十进制数27.25转换成十六进制数为_。A. B1.4H B.1B.19H C.1B.4H D.33.4H答案:C3.下列数中最小的是_。A. (101001)2 B. (52)8 C. (2B)16 D. (50)10 答案:A4.若一个数的BCD编码为00101001,则该数与_相等。A. 41H B.121D C.29D D. 29H答案:C5.十进制数9874转换成BCD数为_。A. 9874H B. 4326H C. 2692

2、H D. 6341H答案:A6.BCD数64H代表的真值为_。A. 100B.64C.-100D.+100答案:B7.若A原=1011 1101,B反=1011 1101,C补=1011 1101,以下结论正确的是_。A. C最大B. A最大C.B最大D.A=B=C答案:B8.8位二进制补码表示的带符号数1000 0000B和1111 1111B的十进制数分别是_。A. 128和255B. 128和-1C. -128和255D. -128和-1答案:D9.微机中地址总线的作用是_。A.用于选择存储器单元B.用于选择进行信息传输的设备C.用于指定存储器单元和I/O设备接口单元的选择地址D.以上选

3、择都不对答案:C10.计算机中表示地址使用_。A.无符号数B.原码C.反码D.补码答案:A11. 8086/8088CPU内部有一个始终指示下条指令偏移地址的部件是_。A. SPB.CSC.IPD.BP答案:C12. 指令队列的作用是_。A.暂存操作数地址B.暂存操作数C.暂存指令地址D.暂存预取指令答案:D13. 8086/8088下列部件中与地址形成无关的是_。A. ALUB. 通用寄存器C. 指针寄存器D. 段寄存器答案:A14.对于8086,下列说法错误的是_。A.段寄存器位于BIU中B.20位的物理地址是在EU部件中形成的C.复位后CS的初值为FFFFHD.指令队列的长度为6个字节答

4、案:B15.8086/8088中ES、DI分别属于_。A. EU、BIUB. EU、EUC. BIU、BIUD. BIU、EU答案:D16.在执行转移、调用和返回指令时,指令队列中原有的内容_。A.自动清除B.用软件清除C.不改变D.自动清除或用软件清除答案:A17.下列说法中,正确的一条是_A. 8086/8088标志寄存器共有16位,每一位都有含义。B. 8088/8086的数据总线都是16位。C. 8086/8088的逻辑段不允许段的重叠和交叉D. 8086/8088的逻辑段空间最大为64KB,实际应用中可能小于64KB。答案:D18.8086/8088工作于最大模式,是因为_。A.可以

5、扩展存储容量B.可以扩大I/O空间C.可以构成多处理器系统D.可以提高CPU主频答案:C19.工作在最小模式时,对CPU而言,下列信号皆为输入信号的是_。A. HOLD、 、READYB. M/ 、 、READYC. M/ 、HOLD、 D. 、HOLD、READY答案:A20.在最小工作模式下,8088/8086CPU在每个时钟脉冲的_处,对HOLD引脚上的信号进行进行检测。A) 上升沿B) 下降沿C) 结束位置D) 中间位置答案:A21.在8086读总线周期中,进入T3后发现READY0,需要插入等待状态,则在插入等待状态时其引脚的高地址A19A16_。A.表示读数据对应的高4位的地址B.

6、表示CPU当前工作状态C.处于高阻状态D.处于不定状态答案:B22.设8086/8088工作于最小模式,在存储器读、写周期中,总线AD15AD0上数据开始有效的时刻(不插入Tw)分别是_。A. T2、T2B.T1、T2C.T3、T4D.T3、T2答案:D二、填空题1.计算机的主机由_、控制器、主存储器组成。答案:运算器2._确定了计算机的5个基本部件:输入器、_、运算器、_和控制器,程序和数据存放在_中,并采用二进制数表示。答案:冯.诺依曼、输出器 存储器 存储器3.10110.10111B的十六进制数是_,34.97H的十进制数是_,将114.25转换为二进制数为_。答案:16.B8H、52

7、.6055、1110010.014.(640)10=(_)2=(_)16答案:101000 0000 2805. (256.375)10=(_)2=(_)16答案:10000 0000. 011 100.66.(10111100.1101)2=(_)10=(_)16答案:188.8125 BC.D7.二进制数1000 0001B若为原码,其真值为_;若为反码,其真值为_;若为补码,其真值为_。答案:1 126 1278、 X=-85,Y=-26,字长N=8则X补=_H,Y补=_H,X+Y补=_H,X-Y补=_H9、 用补码计算(-56)(-17)=(-39)10、.一个8位的二进制整数,若采用

8、补码表示,且由3个“1”和5个“0”组成,则最小的十进制数为_。答案:125 1000 0011、如果在一段程序开始执行前,(CS)=1003H,(IP)=1007H,给定一个数据的有效地址是0027H,且(DS)=1101H,试问:这段程序的第一个字节的物理的地址是多少?11037H这个数据在内存中的物理地址是多少?110312、2012D的压缩BCD与非压缩BCD码分别是?13、.若X原=Y反=Z补=90H,试用十进制分别写出其大小,X=_;Y=_;Z=_。 答案:16 111 11214、8086/8088CPU在结构上由两个独立的处理单元_和_构成,这两个单元可以_工作,从而加快了程序

9、的运行速度。答案:EU BIU 并行15、8086是Intel系列的16位处理器,从功能上,它分为两个部分:即总线接口单元和执行单元。总线接口单元由_、_、_、_、_等寄存器和20位地址加法器和6字节指令队列构成。执行单元有4个通用寄存器,即_;4个专用寄存器,即_、_、_、_等寄存器和算术逻辑单元组成。答案:AX、BX、CX、DX SP、BP、DI、SI16、8086/8088CPU中标志寄存器的3个控制位是_、_、_。答案:DF IF TF标志寄存器的状态标志位有_个,分别是_、_、_、_、_、_。17、.逻辑地址9B50H:2C00H对应的物理地址是_。答案:9E100H18、给出一个堆

10、栈区,其地址为1250H:0000H1250H:0100H,(SP)=0052H19.在任何一个总线周期的T1状态,ALE输出_。答案:高电平20.8086有两种工作模式,即最小模式和最大模式,它由_决定。最小模式的特点是_。答案: CPU提供全部的控制信号需要总线控制器828821.8086CPU可访问的存储器的空间为1MB,实际上分奇数存储体和偶数存储体两部分,对于奇数存储体的选择信号是_,对于偶数存储体的选择信号是_,对于每个存储体内的存储单元的选择信号是_。答案: A0A19A122.在8086的最小系统,当 , , 时,CPU完成的操作是_。答案:I/O读此时的为多少?23、8086

11、最小模式下,完成写IO端口的操作时候分别为多少?24、8086系统中8282的STB信号时与CPU的( )信号相连的。25、8088、8086微处理器的CLK引脚输入时钟信号是由( )提供的。26、8086的I/O地址是16位的则可寻址的I/O空间大小是27.假设某个总线周期需插入两个Tw等待状态,则该总线周期内对READY信号检测的次数是_。答案:328.8088/8086的复位信号至少要维持_个时钟周期。答案:429、假设某微处理器的工作频率CLK=4MHZ,请问 CPU正常工作时,RESET引脚出现 _微秒的高电平使CPU复位。1在插入一个TW的情况,从内存读出一个字节的数据需多少时间答

12、案: 1 1.25微秒30、8086CPU上电复位后,CS=_,IP=_,DS=_,标志寄存器FLAGS=_。答案:0FFFFH,0,0,031、当存储器的读出时间大于CPU所要求的时间时,为了保证CPU与存储器的周期配合,就要利用_信号,使CPU插入一个_状态。答案:准备好(READY) 等待(Tw)状态32、8086/8088提供的能接受外中断请求信号的引脚是_和_。两种请求信号的主要不同处在于是否可_。答案:INTRNMI 屏蔽33、给定一个堆栈区,1250H:0000H1250H:0100H,(SP)=0052H,问:(1)堆首地址是多少?栈顶地址是多少?栈底地址是多少?SS中的内容?

13、存入数据1234H后,SP的内容是多少?再存入数据5678H后呢?西安电子 在8086执行_指令时,CPU测试引脚,当它为低电平时,程序_。北邮 8088的内容数据总线有()条上海大学 下列无符号数中,最大的数是_(1100100)2 (143)8 (110011000)BCD (65)H北航 389D二进制 _,压缩BCD_,非压缩BCD_,每位数字用ASC码表示_答案: 110000101B 华东理工大学 一个数的BCD编码00101001则该数与_相等。A 、41H B、21D C、29D D、29H上海交大 一个4位长的十进制数,若用二进制表示至少需要多少位?答案:14某一个物理地址是

14、12345H,试完成不同的逻辑地址1234H:0005H1299H:0345H判断对错 8086CPU的逻辑段允许段的重叠和交叉 因字数据1234H为偶数据,故称其为对准字 8086系统中,在对存储器进行写方位时候,地址线有效和数据线有效的时间关系应该是数据线较先有效 8086微处理器的标志寄存器进行访问时,地址线有效和数据线有效的时间关系应该是数据线较先有效。 8086微处理器的标志寄存器FLAG是16位的,每一位都有定义。 在8086主存中,一个字节数据占用一个存储单元,一个字数据占用两个相邻的单元,字的高8位存放在高地址单元,低8位存放在低地址单元。 8086CPU取指令和执行指令可以重

15、叠操作。 8086CPU在读入数据前,其AD0AD15线先变为高阻状态 8086CPU的AD0AD15在执行指令时,先传数据,后传地址。 标志寄存器是微处理器基本组成部件之一,1其作用是寄存ALU操作结果的某些重要状态和特征。 没有堆栈计算机业能正常工作。 8086、8088CPU的逻辑段不允许段的重叠和交叉。正确 错误 错误 错误 正确 正确 正确 错误 正确 正确 错误三、问答题3.已知X补=1001 1101B,Y补=1100 1001B,Z补=0010 0110B,计算X+Y补=?,并指出是否溢出;计算X-Z补=?,并指出是否溢出。答案:X+Y补=0110 0110 溢出 X-Z补=0

16、111 0111 溢出1. 8086/8088CPU在结构上由哪两个独立的处理单元构成?这样的结构最主要的优点是什么?答案:8086/8088微处理器内部分为两个独立的功能部件:执行单元EU和总线接口单元BIU,执行单元EU专门负责指令的执行,总线接口单元BIU是从内存指定区域取出指令送到指令队列缓冲器的。EU和BIU两个功能部件并行工作,EU执行的BIU在前一时刻取出的指令,与此同时,BIU又取出下一时刻要执行的指令,由此能使大部分取指令和执行指令的操作重叠进行,大大缩短了等待指令所需的时间,提高了微处理器的利用率和整个系统的执行速度。2.完成下列补码运算,并根据结果设置标志SF、ZF、CF

17、和OF,指出运算结果是否溢出。(1) 00101101B+10011100B(2)01011101B-10111010B(3) 876AH-0F32BH(4)10000000B+11111111B答案:(1) C9H SF=1 ZF=0 CF=0 OF=0 未溢出(2) 01011101B-10111010B =01011101B+01000110B A3H SF=1 ZF=0 CF=1 OF=1 有溢出 求Y的补码,即正数-Y的真值(3) 876AH-0F32BH =876AH+0CD5H 943FH SF=1 ZF=0 CF=1 OF=0 未溢出(4) 7FH SF=0 ZF=0 CF=1

18、 OF=1 有溢出3.存储器采用分段方法进行组织有哪些好处?答案:8086微处理器CPU中寄存器都是16位,16位的地址只能访问大小为64KB以内的内存。8086系统的物理地址由20根地址线形成,怎样用16位数据处理能力实现20位地址的寻址呢?要做到对20位地址空间进行访问,就需要两部分地址,在8086系统中,就是由段地址和偏移地址组成的。而这两个地址都是16位,将这两个地址采用相加的方式组成20位地址去访问存储器。在8086系统的地址形成中,当段地址确定后,该段的寻址范围就已经确定,其容量不大于64KB。同时,通过修改段寄存器的内容,可达到逻辑段在整个1MB空间中浮动。各个逻辑段之间可以紧密

19、相连,可以中间有间隔,也可以相互重叠。采用段基址和偏移地址方式组成物理地址的优点是:满足对8086系统的1MB存储空间的访问,同时在大部分指令中只要提供16位的偏移地址即可。4.Intel 8086/8088处理器芯片功能强大,但引脚数有限,为了建立其与外围丰富的信息联系,Intel8086/8088处理器引脚采用了复用方式,说明其采用了何种复用方式?答案:8086CPU采用双列直插式的封装形式,具有40条引脚。由于受到引脚数量的限制,8086引脚安排采用了复用技术。它的复用方式有两种:一是采用分时复用技术,在不同的时刻通过相同的引脚传送不同的信息,从而减少了引脚的数量;二是采用了两种工作方式

20、,在不同的工作方式下,部分引脚具有两种不同的引脚功能。5.8086CPU是怎样解决地址线和数据线的复用问题的?ALE信号何时处于有效电平?答案:为解决引脚少的问题,8086CPU内部采用一个多路开关,使低16位地址线和16位数据线共用引脚。因为当CPU访问存储器或外设时,先要给出访问单元的地址,然后才是读写数据,因此在时间上是可以区分的。在总线周期的第一个时钟周期(T1状态),输出低16位地址(记为A15A0),而在总线周期的其他时钟周期内传送数据。当CPU处于“保持响应”状态时,这些引脚处于高阻隔离状态(即悬浮状态)。ALE信号是地址锁存信号。8086在总线周期开始通过地址总线输出地址的同时

21、,通过该引脚输出一个正脉冲,其下降沿用于将地址信息写入外部的地址锁存器中。在任何一个总线周期的第一个时钟周期时,ALE输出有效电平以表示在当前地址/数据复用总线上输出的是地址信息,ALE作为锁存信号,对地址进行锁存。ALE端不能被浮空。6.8086/8088系统用的时钟发生器会产生哪些信号?答案:8284A是一个专用的时钟发生器,产生4.77MHz的标准时钟信号CLK。此时钟信号作为系统时钟,并经CLK引脚直接送到8086,作为微处理器的时钟信号。同时8284A还对复位和就绪信号实现内部的时钟同步,然后再输出,实施对8086的控制。所以,8086/8088系统用的时钟发生器产生恒定的时钟信号C

22、LK,复位信号RESET,准备就绪信号READY。7.说明8086CPU的READY输入信号和 信号的作用是什么?答案:READY输入信号实际上是由访问的存储器或外设发出的响应信号,高电平有效。READY信号有效时,表示内存或外设准备就绪,马上就可以进行一次数据传输。CPU在每个总线周期的T3状态开始对READY信号开始进行采样。如果检测到READY信号为低电平,则在T3状态后插入等待状态Tw,在Tw状态CPU也对READY信号进行采用,若READY信号仍为低电平,则会继续插入等待状态Tw,所以Tw状态可以插入一个或多个,直到READY变为高电平,才进入T4状态,完成数据传输过程,从而结束当前总线周期。 测试信号,低电平有效, 信号是和指令WAIT结合起来使用的,在CPU执行WAIT指令时,CPU处于等待状态,当 信号低电平时,等待状态结束,CPU继续往下执行被暂停的指令。

展开阅读全文
相似文档                                   自信AI助手自信AI助手
猜你喜欢                                   自信AI导航自信AI导航
搜索标签

当前位置:首页 > 包罗万象 > 大杂烩

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2024 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服