收藏 分销(赏)

CMOS静态门电路的功耗.pptx

上传人:胜**** 文档编号:1711211 上传时间:2024-05-08 格式:PPTX 页数:21 大小:222.55KB
下载 相关 举报
CMOS静态门电路的功耗.pptx_第1页
第1页 / 共21页
CMOS静态门电路的功耗.pptx_第2页
第2页 / 共21页
CMOS静态门电路的功耗.pptx_第3页
第3页 / 共21页
CMOS静态门电路的功耗.pptx_第4页
第4页 / 共21页
CMOS静态门电路的功耗.pptx_第5页
第5页 / 共21页
点击查看更多>>
资源描述

1、2024/4/17 周三CMOS静态门电路的功耗静态门电路的功耗2024/4/17 周三内容提要n功耗的组成n静态功耗及减小措施举例n动态功耗及减小措施举例nCMOS静态门电路的小结2024/4/17 周三CLVddVDD0tV1.1.当输入信号为当输入信号为0 0时:时:输出保持输出保持1不变,没有电荷转移不变,没有电荷转移3.3.当输入信号从当输入信号从0 01(1(发生跳变发生跳变)时:时:输出从输出从“1”转变为转变为“0”,有电荷有电荷转移转移012.2.当输入信号为当输入信号为V VDDDD时:时:输出保持输出保持0不变,没有电荷转移不变,没有电荷转移CMOS反相器的功耗反相器的功

2、耗动态功耗动态功耗静态功耗静态功耗2024/4/17 周三CMOS反相器的功耗反相器的功耗功耗组成:功耗组成:1.静态功耗静态功耗 2.动态功耗动态功耗1.静态功耗静态功耗PS输入输入输出输出输出输出在输入为在输入为0或或1(VDD)时,两个时,两个MOS管中总是一个截止一管中总是一个截止一个导通,因此没有从个导通,因此没有从VDD到到VSS的直流通路,也没有电流的直流通路,也没有电流流入栅极,因此其静态电流和功耗几乎为流入栅极,因此其静态电流和功耗几乎为0。VinVout常规常规2024/4/17 周三对于深亚微米器件,存在泄漏电流对于深亚微米器件,存在泄漏电流IleakageVDD Ile

3、akageVout漏极扩散结漏电流漏极扩散结漏电流亚阈值漏电流亚阈值漏电流栅极漏电流栅极漏电流随着特征尺寸的减小,泄漏电流功耗变得不可忽视,随着特征尺寸的减小,泄漏电流功耗变得不可忽视,减小泄漏电流功耗是目前的研究热点之一。减小泄漏电流功耗是目前的研究热点之一。Ipn=AJS 由越过沟道区的少数载流子扩由越过沟道区的少数载流子扩散电流引起的散电流引起的 2024/4/17 周三反向偏置二极管漏电流反向偏置二极管漏电流2024/4/17 周三亚阈值漏电流亚阈值漏电流源极源极(S)漏极漏极(D)栅极栅极(G)VGVDID由少数载流子的扩散引起,类由少数载流子的扩散引起,类似横向晶体管似横向晶体管0

4、.10.1之间之间亚阈值振幅系数亚阈值振幅系数VT降低,降低,Isub增大增大但但VT增加,速度减慢增加,速度减慢存在速度和存在速度和功耗的折中功耗的折中考虑考虑2024/4/17 周三降低待机功耗的方法举例:降低待机功耗的方法举例:正常工作时采用低阈正常工作时采用低阈值电压,以减少值电压,以减少CMOS电路的延迟时间电路的延迟时间 待机时采用高阈值待机时采用高阈值电压,以减少电压,以减少CMOS电路的泄漏电流电路的泄漏电流保持速度性能的基础上,保持速度性能的基础上,大幅度降低功耗大幅度降低功耗2024/4/17 周三高Vt低VtVDDVSSSL低阈值逻辑电路低阈值逻辑电路电路工作时电路工作时

5、导通,待机导通,待机时截止时截止2024/4/17 周三2.动态功耗动态功耗PDVILVIHVinVout0VDDVDD(1)(2)(3)(4)(5)N截止截止P非饱非饱和和N饱和饱和P非饱非饱和和N非饱非饱和和P饱和饱和N非饱非饱和和P截止截止 1.短路电流功耗短路电流功耗:在输入从:在输入从0到到1或者从或者从1到到0瞬变过程中,瞬变过程中,NMOS管和管和PMOS管都处于导通管都处于导通状态,此时存在一个窄的从状态,此时存在一个窄的从VDD到到VSS的电流脉冲,由此引起的功耗的电流脉冲,由此引起的功耗叫短路电流功耗。叫短路电流功耗。CLVdd通常(开关频率较低通常(开关频率较低时)为动态

6、功耗的主时)为动态功耗的主要组成部分要组成部分2.瞬态功耗瞬态功耗:在电路开关动作:在电路开关动作时,对输出端负载电容进行放时,对输出端负载电容进行放电引起的功耗。电引起的功耗。2024/4/17 周三短路电流功耗短路电流功耗VinVoutCLVddVoutiCtp2024/4/17 周三瞬态功耗瞬态功耗VinVoutCLVddE=CLVDD2Pdyn=E=E*f=CLVDD2fl 为减小功耗需要减小为减小功耗需要减小CL,VDD 和和fl 动态(翻转)的能量和功耗:与驱动器件的动态(翻转)的能量和功耗:与驱动器件的电阻电阻无关无关每次翻转消耗的能量每次翻转消耗的能量E反相器的平反相器的平均转

7、换频率均转换频率2024/4/17 周三电路中通常用时钟频率fclkPdyn=CLVDD2fclk开关活动因子开关活动因子clkout=25%=25%2024/4/17 周三降低动态功耗的基本原则降低动态功耗的基本原则 降低电源电压降低电源电压 降低开关活动性降低开关活动性 减少实际电容减少实际电容尽量降低电路门数尽量降低电路门数2024/4/17 周三双电源双电源LSI设计技术设计技术F/FF/FF/FF/FF/FF/FF/FF/FF/FF/FFF_AFF_B对于非关键路径采用低对于非关键路径采用低电源电压电源电压降低电源电压举例降低电源电压举例2024/4/17 周三小振幅数据通路技术小振

8、幅数据通路技术 数据通路信号的振幅减低数据通路信号的振幅减低 在数据表现形式上下功夫,减少信号的迁移几率在数据表现形式上下功夫,减少信号的迁移几率 在不变更系统结构的基础上,采用专用数据通路在不变更系统结构的基础上,采用专用数据通路(LVDS),以减少电路规模以减少电路规模低电压差分信号低电压差分信号降低电源电压举例降低电源电压举例2024/4/17 周三减少毛刺和竞争冒险减少毛刺和竞争冒险降低开关活动性举例降低开关活动性举例设计时,使各支路的延时尽可能平衡设计时,使各支路的延时尽可能平衡2024/4/17 周三2024/4/17 周三CMOS静态逻辑门的小结 MOS反相器的静态特性反相器的静

9、态特性u 逻辑门的输入输出电平逻辑门的输入输出电平u 逻辑门的噪声容限逻辑门的噪声容限u 逻辑门的逻辑阈值逻辑门的逻辑阈值 MOS反相器的动态特性反相器的动态特性u 逻辑门的开关特性逻辑门的开关特性u 逻辑门的功耗逻辑门的功耗2024/4/17 周三CMOS静态逻辑门的小结 复合复合CMOS逻辑门的构成逻辑门的构成P网网N网网vv NMOSNMOS、PMOSPMOS互补:互补:互补:互补:(并联(并联(并联(并联=串联)串联)串联)串联)NMOSNMOS 输出为输出为输出为输出为“0”0”PMOSPMOS 输出为输出为输出为输出为“1”1”vv 生成电路为生成电路为生成电路为生成电路为负逻辑负逻辑负逻辑负逻辑:组成组成组成组成ANDAND和和和和OROR时,时,时,时,加一反向器。加一反向器。加一反向器。加一反向器。vv 晶体管数为:晶体管数为:晶体管数为:晶体管数为:输入端输入端输入端输入端 子数的子数的子数的子数的两倍两倍两倍两倍。2024/4/17 周三作业:n名词解释:静态功耗,动态功耗n简述CMOS反相器功耗的构成。

展开阅读全文
相似文档                                   自信AI助手自信AI助手
猜你喜欢                                   自信AI导航自信AI导航
搜索标签

当前位置:首页 > 包罗万象 > 大杂烩

移动网页_全站_页脚广告1

关于我们      联系我们       自信AI       AI导航        获赠5币

©2010-2024 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号  |  icp.png浙ICP备2021020529号-1 浙B2-2024(办理中)  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服