资源描述
单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,0,0,0,0,0,0,1,1,1,0,0,1,1,0,1,1,0,1,0,0,0,1,1,0,1,1,0,0,1,1,1,0,保持,置,1,(置位),置,0,(复位),不定,特性表,内容回顾,由或非门构成的,SR,锁存器:,特性表,保持,置1,置0,不定,由与非门构成的,SR,锁存器:,内容回顾,0,X,X,0,0,0,X,X,1,1,1,0,0,0,0,1,0,0,1,1,1,1,0,0,1,1,1,0,1,1,1,0,1,0,0,1,0,1,1,0,1,1,1,0,1*,1,1,1,1,1*,保持,置1,置0,不定,保持,电平触发的触发器,内容回顾,在某些应用场合,有时需要在时钟,CLK,到来之前,先将触发器预置成指定状态,实际中往往设置异步置位端,S,D,和异步复位端,R,D,。,图5.3.2,当,CLK,0,情况下,,S,D,0,,,R,D,1,,,Q,1,;,S,D,1,,,R,D,0,,,Q,0,。,不用设置初态时,,S,D,R,D,1,小圆圈表示低电平有效,无小圆圈表示高电平控制,三、电平触发方式的动作特点:,在,CLK,1,的全部时间里,S,和,R,的变化都将引起触发器输出端状态的变化。,CLK=0,时,触发器保持原态。,【,例,】,画出电平触发,SR,触发器的输出波形,(,设初态为,0,状态,),。,CP,R,S,Q,使输出全为,1,CP,变为,0,后,状态不定,置1,置,0,保持,保持,不定,此,电路称为,D,锁存器,其特点是在,CLK,的有效电平期间输出状态始终跟随输入状态变化,即输出与输入状态相同。,为了适应单端输入信号的需要,有时将,S,通过反相器接到,R,上,这就构成了电平触发的,D,触发器。,CLK,D,Q,Q*,0,X,0,0,0,X,1,1,1,0,0,0,1,0,1,0,1,1,0,1,1,1,1,1,D,型锁存器的特性表,CP,D,Q,【,例,】,画出,D,触发器的输出波形。(设触发器初态为,0,)。,电平触发的触发器在,CLK,1,期间,输出状态随输入信号,S,、,R,的变化而多次翻转,降低电路的抗干扰能力。另外,S,和,R,的,取值受到约束,即不能同时为,1.,5.4,脉冲触发的触发器,一、电路结构与工作原理,提高可靠性,要求每个,CLK,周期输出状态只能改变,1,次,脉冲触发的触发器也称主从触发器。,在,CLK,1,时,主触发器按,S,、,R,变化,,,而从触发器保持状态不变;,在,CLK,由,1,0,(下降沿),主触发器保持,从触发器随主触发器的状态改变,故在,CLK,的一个周期内,触发器的输出状态只可能改变一次。,X,X,X,X,Q,0,0,0,0,0,0,1,1,1,0,0,1,1,0,1,1,0,1,0,0,0,1,1,0,1,1,0,1*,1,1,1,1*,主从,SR,触发器特性表,*,CLK,回到低电平后输出状态不定。,保持,置,1,置,0,不定,保持,【,例,】,画出主从,SR,触发器的输出波形,(,设初态为,0,状态,),。,CLK,=0,后,状态不定,置,1,置,0,保持,不定,CLK,S,R,Q,例,p225,CLK,S,R,Q,Q,Qm,【,例,】,分析主从,SR,触发器的输出波形,(,设初态为,0,状态,),。,最后一次非保持状态,主从,SR,触发器克服了同步,SR,触发器在,CP,1,期间多次翻转的问题,但在,CLK,1,期间,主触发器的输出仍会随输入的变化而变化,且仍存在不定态,输入信号仍遵守,SR,0.,J,K,Q,主,从,S,R,Q,CLK,J,主,从,S,R,K,Q,Q,CLK,J,主,从,S,R,K,Q,Q,CLK,J,主,从,S,R,K,Q,Q,CLK,X,X,X,X,0,0,0,0,0,0,1,1,1,0,0,1,1,0,1,1,0,1,0,0,0,1,1,0,1,1,0,1,1,1,1,0,主,从,S,R,J,K,Q,Q,CLK,主从,JK,触发器特性表,保持,置,1,置,0,翻转,保持,在有些集成触发器中,输入端,J,和,K,不止一个,这些输入端是与的关系。,CLK,K,J,Q,置,1,保持,翻转,置,0,【,例,】,分析主从,JK,触发器的输出波形,(,设初态为,0,状态,),。,例,p229,例,5.4.3,触发器的初态为,0,。,主,从,S,R,J,K,Q,Q,CLK,二、脉冲触发方式的动作特点,主,从,S,R,J,K,Q,Q,CLK,小结,理解电平触发的触发器、脉冲触发的触发器的工作原理;掌握其特性表及输出波形的画法。,
展开阅读全文