收藏 分销(赏)

应广科技双核心单片机P234系列双核心8位单片机数据手册(带ADC、LCD控制).pdf

上传人:曲**** 文档编号:9415206 上传时间:2025-03-25 格式:PDF 页数:102 大小:4.97MB
下载 相关 举报
应广科技双核心单片机P234系列双核心8位单片机数据手册(带ADC、LCD控制).pdf_第1页
第1页 / 共102页
应广科技双核心单片机P234系列双核心8位单片机数据手册(带ADC、LCD控制).pdf_第2页
第2页 / 共102页
点击查看更多>>
资源描述
P234CS20/P234CD20/P234CSS20 P234CS24/P234CK24/P234系列数据手册带ADC、LCD控制、采用FPPATM技术 双核心8位单片机第0 21版2011年2月28日Copyright 2011 by PADAUK Technology Co.,Ltd.,all rights reserved10F-2,No.1,Sec.2,Dong-Da Road,Hsin-Chu 300,Taiwan,R.O.C.TEL:886-3-532-7598 融.tw深圳市应广一级代理商 电话 136 864 864 52P234系列带ADC、LCD控制采用FPPATM技术双核心8位单片机PADAUK重要声明应广科技保留权利在任何时候变更或终止产品,建议客户在使用或下单前与应广科技或代理 商联系以取得最新、最正确的产品信息。应广科技不担保本产品适用于保障生命安全或紧急安全的应用,应广科技不为此类应用产品 承担任何责任。关键应用产品包括,但不仅限于,可能涉及的潜在风险的死亡,人身伤害,火灾 或严重财产损失。应广科技不承担任何责任来自于因客户的产品设计所造成的任何损失。在应广科技所保障的 规格范围内,客户应设计和验证他们的产品。为了尽量减少风险,客户设计产品时,应保留适当 的产品工作范围安全保障。提供本文档的中文简体版是为了便于了解,请勿忽视文中英文的部份,因为其中提供有关产品性能以及产品使用的 有用信息,应广科技暨代理商对于文中可能存在的差错不承担任何责任,建议参考本文件英文版。深圳市应广一级代理商 电话 136 864 864 52Copyright 2011,PADAUK Technology Co.LtdPage 2 of 102PDK-DS-P234-CN-V021-February 28,2011P234系列带ADC、LCD控制采用FPPATM技术双核心8位单片机PADAUK目录1.单片机特点.81.1.高性能RISC CPU架构.81.2.系统功能.82.系统概述和方框图.93.P234系列和引脚功能说明.104.器件电气特性.134.1.直流/交流特性.134.2.全部最大范围.144.3.P234单片机可工作频率和VDD的关系图.154.4.典型ILRC频率与VDD、温度关系的量测图.154.5.典型工作电流量测值系统时钟=ILRC-1.174.6.典型工作电流量测值系统时钟=ILRC+4.174.7.典型工作电流量测值系统时钟=IHRC+1.184.8.典型工作电流量测值系统时钟=IHRC-2.184.9.典型工作电流量测值系统时钟=IHRC+4.194.10.典型工作电流量测值系统时钟=IHRC+6.194.11.典型工作电流量测值系统时钟=IHRC+8.204.12.典型工作电流量测值系统时钟=IHRC-16.204.13.典型工作电流量测值系统时钟=IHRC-32.214.14.典型工作电流量测值系统时钟二16MHz晶振EOSC+1.214.15.典型工作电流量测值系统时钟=16MHz晶振EOSC+2.224.16.典型工作电流量测值系统时钟=16MHz晶振EOSC+4.224.17.典型工作电流量测值系统时钟二16MHz晶振EOSC+8.234.18.型工作电流量测值系统时钟=4MHz晶振EOSC+1.234.19.典型工作电流量测值系统时钟=4MHz晶振EOSC+2.244.20.典型工作电流量测值系统时钟=4MHz晶振EOSC+4.244.21.典型工作电流量测值系统时钟=4MHz晶振EOSC+8.254.22.典型工作电流量测值系统时钟=32KHz晶振EOSC+1.254.23.典型工作电流量测值系统时钟=32KHz晶振EOSC+2.264.24.典型工作电流量测值系统时钟=32KHZ晶振EOSC+4.264.25.典型IHRC频率与VDD、温度关系的量测图.274.26.典型IO引脚输出驱动电流和灌电流量测图.284.27.典型测量的IO输入阈值电压.294.28.典型IO引脚拉高阻抗量测图.304.29.典型(VDD/2)偏置电压和输出驱动电流/灌电流量测图.304.30.开机时序图.314.31.典型比较器响应时间量测(使用V INTERNAL#.深圳市应*二级代理商.32电话 136 864 864 52Copyright 2011,PADAUK Technology Co.LtdPage 3 of 102PDK-DS-P234-CN-V021-February 28,2011P234系列带ADC、LCD控制采用FPPATM技术双核心8位单片机PADAUK4.32.典型比较器响应时间量测.335.功能概述.345.1.处理单元.345.1.1.程序计数器.355.1.2.堆栈指针.355.2.OTP程序存储器.365.3.程序结构.385.4.启动程序-快速启动和正常开机.395.5.数据存储器.405.6.算术和逻辑单元.415.7.振荡器和时钟.415.7.1.内部高频振荡器(IHRC、ILRC).415.7.2.IHRC频率校准(.ADJUST_OTP_IHRCR).415.7.3.晶体振荡器.445.7.4.系统时钟和LVD水平.465.7.5.系统时钟切换.475.8.16 位计数器(TIMER16).485.9.8 位PWM定时器(Timer2).505.9.1.使用Timer2产生定期波形.515.9.2.使用Timer2产生8位PWM波形.525.9.3.使用Timer2产生6位PWM波形.545.10.看门狗定时器.555.11.中断.555.12.掉电模式.575.13.IO 端口.585.14.复位.595.15.比较器.605.15.1.比较器硬件方块图.605.15.2.仿真器讯号输入.615.15.3.内部参考电压(VinternalR).625.15.4.比较器中if.645.15.5.比较器输出与Timer2同步.645.15.6.比较器响应时间.655.157 使用比较器.金昔曾臭 向未定羲害籁。5.15.8.使用比较器和band-gap定电压器.655.16.VDD/2 偏置电压.665.17.数字转换(ADC)模块.675.17.1.5.17.2.5.17.3.5.17.4.AD转换的输入要求ADC分辨率选择.ADC时钟选择AD转换.68.69.69.69深圳市应广一级代理商电话 136 864 864 52Copyright 2011,PADAUK Technology Co.LtdPage 4 of 102PDK-DS-P234-CN-V021-February 28,2011P234系列带ADC、LCD控制采用FPPATM技术双核心8位单片机PADAUK5.17.5.模拟弓I脚的配置.695.17.6.使用ADC.695.18.程序产生器.706.IO寄存器.716.1.寄存器的地址表.716.2.寄存器功能描述.726.2.1.算术逻辑状态寄存器(flag),IO地址=0 x00.726.2.2.FPP单元允许寄存器(fppen),IO地址=0 x01.726.2.3.堆栈指针寄存器(sp),IO地址=0 x02.726.2.4.时钟控制寄存器(clkmd),IO地址=0 x03.736.2.5.中断允许寄存器(inten),IO地址=0 x04.736.2.6.中断请求寄存器(intrq),IO地址=0 x05.746.2.7.Timeri6 控制寄存器(t16m),IO地址=0 x06.746.2.8.通用数据输入/输出寄存器(gdio),I0地址=0 x07.756.2.9.外部晶体振荡器控制寄存器(eoscr),IO地址=0 x0a.756.2.10.内部高频RC振荡器控制寄存器(ihrcr,只写),IO地址=0 x0b.756.2.11.内中断边沿选择寄存器(integs,只写),IO地址=0 x0c.756.2.12.端口A数字输入禁止寄存器(padidr,只写),IO地址=OxOd.766.2.13.端口B数字输入禁止寄存器(pbdidr,只写),IO地址=OxOe.766.2.14.端口C数字输入禁止寄存器(pcdidr,只写),IO地址=OxOf.766.2.15.端口A数据寄存器(pa),IO地址=0 x10.776.2.16.端口A控制寄存器(pac),IO地址=0 x11.776.2.17.端口A上拉控制寄存器(paph),IO地址=0 x12.776.2.18.端口A开漏输出寄存器(paod,只写),IO地址=0 x13.776.2.19.端口B数据寄存器(pb),IO地址=0 x14.776.2.20.端口B控制寄存器(pbc),IO地址=0 x15.776.2.21.端口B上拉控制寄存器(pbph),IO地址=0 x16.776.2.22.端口C数据寄存器(pc),IO地址=0 x17.786.2.23.端口C控制寄存器(pcc),IO地址=0 x18.786.2.24.端口C上拉控制寄存器(pcph),IO地址=0 x19.786.2.25.ADC 控制寄存器(adcc),IO地址=0 x20.786.2.26.ADC模式控制寄存器(adcm,只写),IO地址=0 x21.796.2.27.ADC数据高位寄存器(adcrh,只读),IO地址=0 x22.796.2.28.ADC数据低位寄存器(adcrl,只读),IO地址=0 x23.796.2.29.杂项寄存器(misc),IO地址=0X3b.796.2.30.Timer2 控制寄存器(tm2c)O地址=0 x3c.806.2.31.Timer2 计数寄存器(tm2ct),IO地址=0 x3d.806.2.32.Timer2 分频器寄存器(tm2s),IO 地址=0 x37.816.2.33.Timer2 上限寄存器(tm2b),IO地址=0 x09.816.2.34.比较器控制寄存器(gpcc)。地址=0 x03e.816.2.35.比较器选择寄存器(gpcs),IO地址=0 x022.82深圳市应广一级代理商电话 136 864 864 52Copyright 2011,PADAUK Technology Co.LtdPage 5 of 102PDK-DS-P234-CN-V021-February 28,2011P234系列带ADC、LCD控制PADAUK 采用FPPA技术双核心8位单片机6.3.代码选项.827.指令.837.1.数据传输类指令.837.2.算术运算类指令.877.3.移位运算类指令.897.4.逻辑运算类指令.907.5.位运算类指令.927.6.条件运算类指令.937.7.系统控制类指令.957.8.指令执行周期综述.977.9.指令影响标志的综述.988.封装信息.998.1.封装丝印信息.998.2.SOP20 弓|脚.1008.3.SOP24 弓|脚.1008.4.DIP20 引脚.1018.5.SK-DIP24 引脚.1018.6.SSOP20 弓|脚.102深圳市应广一级代理商 电话 136 864 864 52Copyright 2011,PADAUK Technology Co.LtdPage 6 of 102PDK-DS-P234-CN-V021-February 28,2011P234系列带ADC、LCD控制采用FPPATm技术双核心8位单片机PADAUK修订历史:修订日期描述0.112010/03/02第一版0.122010/06/301.修正EOSCR寄存器为只写寄存器2.增加PCDIDR寄存器之位1、位0功能描述3.修正图10 Timer2硬件方块图,增加PA0,PA3,PA4时钟输入4.修正图4-14-4-24,misc.6=1是禁用XTAL高驱动电流5.增加比较器功能描述和响应时间图表0.132010/07/08修改Band-gap定电位参考电压规格0.202010/10/011.修改工作电压范围规格2.修改Band-gap定电位参考电压规格3.修改旧RC频率校准可调频率4.补充说明AD转换的输入需求5.删除SOP18,DIP18封装规格0.212011/02/281.增加PA7,PA6,PA5引脚功能说明(3)2.增修f|HRC,fRC器件电气特性部份规格(4.1)3.增加ILRC频率与温度关系的典型量测图(4.4)4.修改IHRC频率与温度关系的典型量测图(4.25)5.修正图8系统时钟选项图(5.7.4)6,修正 图11 Timer2模式1 PWM模式的时序图(5.9)7.修正杂项寄存器(misc)位6启用/禁用说明(6.2.29)深圳市应广一级代理商 电话 136 864 864 52Copyright 2011,PADAUK Technology Co.LtdPage 7 of 102PDK-DS-P234-CN-V021-February 28,2011P234系列带ADC、LCD控制采用FPPATM技术双核心8位单片机PADAUK1.单片机特点1.1.高性能RISC CPU架构 内置2个FPPAm处理单元 4Kxi 6 bits OTP程序存储器 200 Bytes数据存储器 提供100条指令 除间接寻址模式外的所有指令都是单周期(1T)指令 跳转指令是单周期指令 弹性化的堆栈深度,可程序设定 提供数据与指令的直接、间接寻址模式 提供位(Bit)处理指令 所有的数据存储器都可当数据指针(index pointer)程序代码保护功能 独立的I0地址以及存储地址,方便程序开发1.2.系统功能 时钟源:内部高频RC振荡器(IHRC)、内部32kHz振荡器(ILRC)、外部晶振 内置高频RC振荡器 内置上电复位和4级低电压检测器(LVD)以确保可工作的电压 内置一个硬件16位计数器 内置一个硬件8位计数器并可提供PWM模式输出 内置一个11通道12位分辨率A/D转换器,其中1通道是Band-gap定电压输入 内置Band-gap定电压产生器,提供1.200.20V参考电压 内置一个硬件比较器,提供外部输入信号、内部参考电压比较 内置VDD/2偏置电压产生器供液晶显示应用 最多提供4x16点LCD显示 提供快速开机与普通开机两种模式 提供快速唤醒与普通唤醒两种模式 22个I0弓|脚,每一 I0引脚具有12mA电流驱动能力 抗干扰能力强(high EFT)工作频率(晶振模式和内置高频RC振荡模式)DC 8MHzVDDN4V DC 4MHzVDD三3VDC 2MHzVDD三2.5V 工作电压:2.5V 5.5V 工作温度:-40 85 低功耗特性:loperating 1.2mA1MIPS,VDD=5.0V;I operating 40uA VDD=3.3V,ILRC 16KHzstandby-1 UAVDD=5.OV;I standby 0.5uAVDD=3.3V 封装类型:P234CS20:SOP20(300mil),P234CD20:DIP20(300mil),P234CSS20:SSOP20(150mil)P234CS24:SOP24(300mil),P234CK24:SK-DIP24(300mil)深圳市应广一级代理商 电话 136 864 864 52Copyright 2011,PADAUK Technology Co.LtdPage 8 of 102PDK-DS-P234-CN-V021-February 28,2011P234系列带ADC、LCD控制采用FPPATM技术双核心8位单片机PADAUK2.系统概述和方框图P234系列是一个带ADC、并行处理、完全静态,以OTP为程序存储基础的处理器,此处理器具有两个处理 单元。它基于RISC架构,获得(Field Programmable Processor Array现场可编程处理器阵列)技术专利,除了少 数间接寻址的指令是2个指令周期外,执行一个指令都是一个指令周期。在P234内部有4Kx16 bits OTP程序存储器以及200 Bytes数据存储器供两个FPP处理单元运算使用,芯片 内部还设置有11通道12位分辨率A/D转换器,其中1通道为内置的定电压产生器,它可以提供于绝对电压的测量,P234也提供一组硬件比较器,来做讯号电压的比较;另外,P234提供2组硬件时钟,一个为16位时钟,第二个为 8位时钟并且可产生PWM波形。Copyright 2011,PADAUK Technology Co.LtdPage 9 of 102PDK-DS-P234-CN-V021-February 28,2011P234系列带ADC、LCD控制采用FPPATm技术双核心8位单片机PADAUK3,P234系列和引脚功能说明P234CS20(SOP20-300mil)P234CD20(DIP20-300mil)P234CSS20(SSOP20-150mil)P234CS24(SOP24-300mil)P234CK24(SKDIP24-300mil)PC0/CIN3-PBO/ADO/INT1/COPB1/AD1/VrefPB2/AD2GNDPB3/AD3PB4/AD4PB5/AD5PB6/AD6PB7/AD7巨E E E E E E EPC5/CIN+PA4/AD9/CIN2-PA7/X1PA6/X2VDDPA3/AD8/PWM/COM3/CIN1-PA2/PWM/COM2PA1/PWM/COM1PA5/RESET#PAO/INTO/COMOP234CS20(SOP20-300mil)P234CD20(DIP20-300mil)P234CSS20(SSOP20-150mil)PC2PC1PC0/CIN3-PBO/ADO/INT1/COPB1/AD1/VrefPB2/AD2GNDPB3/AD3PB4/AD4PB5/AD5PB6/AD6PB7/AD7E L E L E L E L E L E L E L E L E L E L E L E lPC3PC4PC5/CIN+PA4/AD9/CIN2-PA7/X1PA6/X2VDDPA3/AD8/PWM/COM3/CIN1-PA2/PWM/COM2PA1/PWM/COM1PA5/RESET#PAO/INTO/COMOP234CS24(SOP24-300)P234CK24(Skinny DIP24-300)引脚功能说明电话 136 864 864 52引脚名称电器型态功能描述PA7/X1IOST/CMOS此引脚可用作(1)当使用内部IHRC振荡器时,它可以当Port A位7,并可编程 设定为数字输入/输出,弱上拉电阻,或开漏输出(open drain)模式。(2)使用 晶体振荡器时,作X1用。当此引脚设定为晶体振荡功能时,请用寄存器padidr位7关闭此引脚的数字输入 以减少漏电流。当此引脚设定禁用数字输入,在掉电模式的唤醒功能将同时被禁用。若您的应用对EFT要求高,请将PA7当输出引脚使用;或在当输入引脚使用时,请串接1Kohm的电阻。PA6/X2IOST/CMOS此引脚可用作(1)当使用内部振荡器IHRC或ILRC时,它可以当Port A位6,可编程设定为数字输入/输出,弱上拉电阻,或开漏输出(open drain)模式。(3)使用晶体振荡器时,作X2用。当此引脚设定为晶体振荡功能时,请用寄存器pad/5位6关闭此引脚的数字输入 以减少漏电流。当此引脚设定禁用数字输入,在掉电模式的唤醒功能将同时被禁 用。若您的应用对EFT要求高,请将PA6当输出引脚使用;或在当输入引脚使用时,请串接至少1Kohm的电阻。-深圳市应广级代理商-Copyright 2011,PADAUK Technology Co.LtdPage 10 of 102PDK-DS-P234-CN-V021-February 28,2011P234系列带ADC、LCD控制采用FPPATM技术双核心8位单片机PADAUK引脚名称电器型态功能描述PA5/RESET#IO(OC)ST/CMOS此引脚可用作(1)当单片机的硬件外部复位。(2)当Port A位5;此引脚没有上 拉或下拉电阻,当设定为输出时,只能输出低电位(开漏输出。pen drain),不能 输出高电位。如果此引脚没有用的话,请外加上拉电阻(输入模式)或将它驱动 低(输出),以防止漏电流。另外,可以用寄存器padidr位5来关闭此引脚在掉电时的唤醒功能。请避免选用PA5引脚做为输入脚。若只能选用PA5引脚做为输入脚时,请务必串接至少100ohm的电阻。PA4/AD9/CIN2-IOST/CMOS Analog此引脚可用作(1)Port A位4,这个引脚可编程设定为数字输入/输出,弱上拉电 阻,或开漏输出(open drain)模式。(2)ADC模拟输入通道9。(3)比较器的负 输入信号源。当此引脚设定为模拟输入时,请用寄存器pad/dr位4关闭此引脚的数字输入以减少 漏电流。当此引脚设定禁用数字输入,在掉电模式的唤醒功能将同时被禁用。PA3/AD8/PWM/COM3/CIN1-IOST/CMOS Analog此引脚可用作(1)PortA位3,这个引脚可用编程设定为数字输入/输出口,弱上 拉电阻,或开漏输出(open drain)模式。(2)ADC模拟输入通道8(3)比较 器负输入信号源(4)Timer2的PWM输出(5)产生COM3的(VDD/2)偏置电压 供给LCD应用。当此引脚设定为模拟输入时,请用寄存器pad/dr位3关闭此引脚的数字输入以减少 漏电流。当此引脚设定禁用数字输入,在掉电模式的唤醒功能将同时被禁用。PA2/PWM/COM2IOST/CMOS此引脚可用作(1)Port A位2,这个引脚可编程设定为数字输入/输出,弱上拉电 阻,或开漏输出(open drain)模式。(2)Timer2的PWM输出。(3)产生COM2 的(VDD/2)偏置电压给LCD应用。另外,可以用寄存器padidr位2来关闭此引脚在掉电时的唤醒功能。PA1/PWM/COM1IOST/CMOS此引脚可用作(1)PortA位1,这个引脚可编程设定为数字输入/输出,弱上拉电 阻,或开漏输出(open drain)模式。(2)Timer2的PWM输出。(3)产生COM1 的(VDD/2)偏置电压给LCD应用。另外,可以用寄存器pad/dr位1来关闭此引脚在掉电时的唤醒功能。PA0/INT0/COMOIOST/CMOS此引脚可用作(1)Port A位0,这个引脚可编程设定为数字输入/输出,弱上拉电 阻,或开漏输出(open drain)模式。(2)外部中断输入,中断服务可发生在上 升沿或下降沿。(3)产生COMO的(VDD/2)偏置电压给LCD应用。另外,可以用寄存器pad/dr位。来关闭此引脚在掉电时的唤醒功能。PB7/AD7IOST/CMOS Analog此引脚可用作(1)PortB位72,这6个引脚可用编程设定为数字输入、高低电 位输出,弱上拉电阻也可独立设定。(2)ADC模拟输入通道72。当此6个引脚设定为模拟输入时,请用寄存器pbd/5关闭此引脚的数字输入以减少 漏电流。当引脚设定禁用数字输入,在掉电模式的唤醒功能将同时被禁用。PB6/AD6PB5/AD5PB4/AD4PB3/AD3PB2/AD2深圳市应广一级代理商 电话 136 864 864 52Copyright 2011,PADAUK Technology Co.LtdPage 11 of 102PDK-DS-P234-CN-V021-February 28,2011P234系列带ADC、LCD控制采用FPPATM技术双核心8位单片机PADAUK注意:10:输入/输出;ST:施密特触发;0C:开漏输出;Analog:模拟输入CMOS:CMOS电压准位引脚名称电器型态功能描述PB1/AD1/VrefIOST/CMOS Analog此引脚可用作(1)PortB位1,这个引脚可用编程设定为数字输入、高低电位输 出,弱上拉电阻也可独立设定。(2)ADC模拟输入通道1。(3)AD的Vref输入 引脚。当此引脚设定为模拟输入时,请用寄存器pbd/dr关闭此引脚的数字输入以减少漏电 流。当此引脚设定禁用数字输入,在掉电模式的唤醒功能将同时被禁用。PBO/ADO/INT1/COIOST/CMOS Analog此引脚可用作(1)PortB位0,这个引脚可用编程设定为数字输入、高低电位输 出,弱上拉电阻也可独立设定。(2)ADC模拟输入通道0(3)外部中断输入,中 断服务可靠寄存器设定选择在上升沿或下降沿。(4)比较器输出。当此引脚设定为模拟输入时,请用寄存器pbd/dr关闭此引脚的数字输入以减少漏电 流。当此引脚设定禁用数字输入,在掉电模式的唤醒功能将同时被禁用。PC5/CIN+IOST/CMOS Analog此引脚可用作(1)PortC位5,这个引脚可用编程设定为数字输入、高低电位输 出,弱上拉电阻也可独立设定。(2)比较器正端或负端输入信号源。当此引脚设定为模拟输入时,请用寄存器ped/dr关闭此引脚的数字输入以减少漏电 流。当此引脚设定禁用数字输入,在掉电模式的唤醒功能将同时被禁用。PC4IOST/CMOSP。rtC位41。这4个数字输入引脚可用编程设定为高低电位输出,弱上拉电阻 也可独立设定。当此用寄存器ped/”设定引脚禁用数字输入,在掉电模式的唤醒 功能将同时被禁用。PC3PC2PC1PC0/CIN3-IOST/CMOS Analog此引脚可用作(1)PortC位0,这个引脚可用编程设定为数字输入、高低电位输 出,弱上拉电阻也可独立设定。(2)比较器负端输入信号源。当此引脚设定为模拟输入时,请用寄存器ped/”关闭此引脚的数字输入以减少漏电 流。当此引脚设定禁用数字输入,在掉电模式的唤醒功能将同时被禁用。VDD正电源GND地深圳市应广一级代理商 电话 136 864 864 52Copyright 2011,PADAUK Technology Co.LtdPage 12 of 102PDK-DS-P234-CN-V021-February 28,2011P234系列带ADC、LCD控制采用FPPATM技术双核心8位单片机PADAUK4.器件电气特性4.1.直流/交流特性深圳市应广一级代理商 电话 136 864 864 52符号特性最小值典型值最大值单位条件(Ta=25)Vdd工作电压2.55.05.5VI OP工作电流1.23.515040mA mA uA uAfSYs=1MIPS5.0VfSYs=8MIPS5.0VfSYs=5.0V,use ILRC 32KHzfSYs=3.3V,use ILRC 16KHzIpD待机电流1.00.5uA uAfSYs=0Hz,VDD=5.0VfSYs=0Hz,VDD=3.3VVil输入低电压00.2VddVV|H输入高电压0.8 VDDVddVloLIO引脚灌电流81218mAVdd=5.0V,Vol=0.5VI OHIO引脚驱动电流-7.5-11.5-17mAVdd=5.0V,Voh=4.5VRph上拉阻抗75KQVdd=5.0VVbrdLVD低电压侦测3.852.852.352.14.03.02.52.24.23.152.652.3VfsYS系统时钟IHRC&晶体振荡器IHRC&晶体振荡器IHRC&晶体振荡器内部低频RC振荡器00032K8M4M2MHzVDD=4.0VVDD=3.0VVDD=2.5VVDD=5.0Vt|NT中断脉冲宽度30nsVDD=5.0VVadcADC的可工作电压2.55.0VVadAD输入电压0VDDVADrsADC分辨率12bitADcsADC消耗电流0.90.8mA5V3VADcIkADC工作时钟周期2us2.5V 5.5VtADCONVADC转换时间(Tadclk是选定AD转换时钟周期)1314151617T ADCLK8位分辨率9位分辨率10位分辨率11位分辨率12位分辨率AD DNLAD微分非线性2*LSBAD INLAD积分非线性4*LSBCopyright 2011,PADAUK Technology Co.LtdPage 13 of 102PDK-DS-P234-CN-V021-February 28,2011P234系列带ADC、LCD控制采用FPPATm技术双核心8位单片机J2w PADAUK*这些参数是设计参考值,并不是每个芯片测试。*比较器反应时间的量测是在输入电压为(VDD-1.5)/2-100mV以及(VDD-1.5)/2+100mV符号特性最小值典型值最大值单位条件(Ta=25)ADosAD失调电压(offset)106.5 4mVVDD=5VVDD=4VVDD=3.3VVbgBandgap定电位参考电压1.001.201.40VVdr数据存储器数据维持电压*1.5VP234在待机模式下flHRCIHRC校准后频率25*15.8415.5214.7214.081616161616.1616.4817.2817.92MHz1%VDD=5V,253%VDD=2.5V-5.5V,258%VDD=2.5V-5.5V,07012%VDD=2.5V-5.5V,-4085flLRCILRC频率3216KHz35%VDD=5V&-40CTa85C35%VDD=3.3V&-40CTaADAUK 采用FPPA技术双核心8位单片机4.28.典型10引脚拉高阻抗量测图典型10拉高阻抗舆VDD信勤系量测值Rph4.29.典型(VDD/2)偏置电压和输出驱动电流/灌电流量测图si置rm流 灌雷:流深圳市应广一级代理商 电话 136 864 864 52Copyright 2011,PADAUK Technology Co.LtdPage 30 of 102PDK-DS-P234-CN-V021-February 28,2011P234系列带ADC、LCD控制采用FPPATm技术双核心8位单片机PADAUK4.30.开机时序图VDD看门狗定时器 超时溢出执行程序看门狗定时器超时溢出复位开机VDDReset#执行程序Reset#引脚复位开机深圳市应广一级代理商 电话 136 864 864 52Copyright 2011,PADAUK Technology Co.LtdPage 31 of 102PDK-DS-P234-CN-V021-February 28,2011P234系列带ADC、LCD控制采用FPPATM技术双核心8位单片机J2w PADAUK4.31.典型比较器响应时间量测(使用V.tereR)量测条件:正输入:PC5 负输入:V vernal R=(5 6)*VDD V eternal R:使用Case I,R1 固定V internal R,用PC5上升沿来量测响应时间量测条件:正输入:PC5 负输入:VjntemalR=(56)*VDD V internal R:使用Case I,R1 固定V internal R,用PC5下降沿来量测响应时间VDDVDD量测条件:正输入:V internal R=(5/16)*VDD 负输入:PC5 V internal R:使用Case I,R1 固定V eternal R,用PC5上升沿来量测响应时间量测条件:正输入:V vernal R=(5/1 6)*VDD 负输入:PC5 V internal R:使用Case I,R1 固定V eternal R,用PC5下降沿量测响应时间VDDVDD深圳市应广一级代理商 电话 136 864 864 52Copyright 2011,PADAUK Technology Co.LtdPage 32 of 102PDK-DS-P234-CN-V021-February 28,2011a P234系列然,带ADC、LCD控制2*JDAUK 采用FPPA技术双核心8位单片机4.32.典型比较器响应时间量测量测条件:正输入:PC5 负输入:PCO=(5/16)VDD 固定PCO,使用PC5上升沿来量测响应时间量测条件:正输入:PC5 负输入:PCO=(5/16)VDD 固定PCO,使用PC5下降沿量测响应时间VDDVDD量测条件:正输入:PC5=(5/16)VDD 负输入:PCO 固定PC5,使用PCO上升沿来量测响应时间量测条件:正输入:PC5=(5/16)VDD 负输入:PC0 固定PC5,使用PCO下降沿量测响应时间VDDVDD深圳市应广一级代理商 电话 136 864 864 52Copyright 2011,PADAUK Technology Co.LtdPage 33 of 102PDK-DS-P234-CN-V021-February 28,2011P234系列带ADC、LCD控制采用FPPATm技术双核心8位单片机PADAUK5.功能概述5.1.处理单元P234内有两个处理单元:FPPO和FPP1,在每一个处理单元中包括:(1)其本身的程序计数器来控制程序 执行的顺序(2)自己的堆栈指针用来存储或恢复程序计数器的程序执行(3)自己的累加器(4)状态标志以记录程 序执行的状态。在上电复位后只有FPPO是启用的,系统初始化将从FPPO开始,而FPP1可以由使用者的程序来 决定是否使用。FPPO和FPP1都有自己的程序计数器和累加器用以执行程序,标志寄存器以记录程序状态,堆栈指 针做为跳跃操作。基于这样的架构,FPPO和FPP1可以独立执行自己程序,达到并行处理效能。FPPO和FPP1共享4Kx16 bits OTP程序存储器,200 bytes数据SRAM以及所有的IO 口,这两个FPP单元 是各自独立运作在相斥的时钟周期,以避免干扰。芯片内部有一个工作切换硬件模块以决定FPPO和FPP1相对应 的周期。图1所示为FPPO和FPP1硬件框图以及基本时序图。对于FPPO而言,其程序将按顺序每两个系统时钟 执行一次,如图:FPPO在第(M-1),第M和第(M+1)时钟周期执行程序。对于FPP1而言,其程序将按顺序每 两个系统时钟执行一次,如图:FPP1在第(N-1),第N和第(N+1)时钟周期执行程序。系统时钟(M-1)th Mth(M+1)thn n I h.FPPO执行率序(N-1)th Nth(N+1FPP1执行理序图1:FPP单元架构以及基本时序每个FPP单元具有整个系统一半的计算能力,例如,如果系统时钟为8MHz,FPPO和FPP1将分另U在4MHz 时钟下工作。FPP单元可以通过允许寄存器编程来启用或禁用;上电复位后,只有FPPO是被启用的。系统初始化 将从FPPO开始,FPP1可以由用户的程序来决定是否启用。FPPO和FPP1可以被FPPO或FPP1中任一个禁用,包括禁用本身这一 FPP单元。深圳市应广一级代理商 电话 136 864 864 52Copyright 2011,PADAUK Technology Co.LtdPage 34 of 102PDK-DS-P234-CN-V021-February 28,2011P234系列带ADC、LCD控制采用FPPATM技术双核心8位单片机PADAUK5.1.1.程序计数器程序计数器(PC)记录下一个执行指令的地址,在每个指令周期后程序计数器会自动递增,以便指令码按顺序 从程序存储器取出。某些指令,如分支指令和子程序调用都会改变顺序并放入一个新值到程序计数器。P234程序计 数器的位长度是12。在硬件复位后,FPPO的程序计数器为0、FPP1为1。当中断发生时,程序计数器会跳转到510 的中断服务程序处。FPP0和FPP1都具有各自独立的程序计数器来控制其程序执行顺序。5.1.2.堆栈指针在每个处理单元的堆栈指针是用来指引堆栈存储器的顶部,该处是用来存储子程序的局部变量和参数的地方;堆栈指针寄存器(SP)的地址是I0 0 x02h。堆栈指针的数位是8位,堆栈存储器是与数据SRAM共享,所以堆栈 存储器的使用从地址OxOOh开始,并在200字节以内。FPPO和FPP1使用的堆栈存储器都可以由用户通过指定堆
展开阅读全文

开通  VIP会员、SVIP会员  优惠大
下载10份以上建议开通VIP会员
下载20份以上建议开通SVIP会员


开通VIP      成为共赢上传
相似文档                                   自信AI助手自信AI助手

当前位置:首页 > 包罗万象 > 大杂烩

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4009-655-100  投诉/维权电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服