收藏 分销(赏)

E1接口介绍全解.pptx

上传人:人****来 文档编号:4610099 上传时间:2024-10-07 格式:PPTX 页数:31 大小:228.03KB
下载 相关 举报
E1接口介绍全解.pptx_第1页
第1页 / 共31页
E1接口介绍全解.pptx_第2页
第2页 / 共31页
E1接口介绍全解.pptx_第3页
第3页 / 共31页
E1接口介绍全解.pptx_第4页
第4页 / 共31页
E1接口介绍全解.pptx_第5页
第5页 / 共31页
点击查看更多>>
资源描述

1、E1知识介绍知识介绍结合DS21Q59芯片浅谈E1的运用主要内容主要内容n n1、概述n n2、E1基础知识介绍n n3、名词解释n n4、收发器DS21Q59的运用一一 概述概述n n E1E1是是ITU-TITU-T制定并由欧洲邮政与电信协会(制定并由欧洲邮政与电信协会(CEPTCEPT)命名的数字传输系统一次群(即命名的数字传输系统一次群(即PCM30PCM30)标准,由)标准,由3232个个64kbps64kbps的的PCMPCM话路经过分时复用形成,其传输速率为话路经过分时复用形成,其传输速率为2.048Mbps2.048Mbps,其中,其中3030个话路传输语音等用户信息,另两个话

2、路传输语音等用户信息,另两个话路作为系统开销,传输同步码、信令码及其他辅助个话路作为系统开销,传输同步码、信令码及其他辅助信号。信号。E1E1接口的物理及电特性符合接口的物理及电特性符合CCITTCCITT的的G.703G.703标准。标准。我国也采用我国也采用E1E1标准作为标准作为PCMPCM系统和系统和N-ISDNN-ISDN的基群。目的基群。目前,建立在前,建立在G.703G.703基础上的基础上的E1E1接口在分组网、帧中继网、接口在分组网、帧中继网、GSMGSM移动基站及军事通信中得到广泛的移动基站及军事通信中得到广泛的应用,传送语音信号、数据、图像等业务。应用,传送语音信号、数据

3、、图像等业务。二、二、E1基础知识介绍基础知识介绍1、E1简介一条一条E1E1是是2.048M2.048M的链路,用的链路,用PCMPCM编码。编码。一个一个E1E1的帧长为的帧长为256256个个bit,bit,分为分为3232个时隙,一个时隙为个时隙,一个时隙为8 8个个bitbit。每秒有每秒有8k8k个个E1E1的帧通过接口,即的帧通过接口,即8K*256=2048kbps8K*256=2048kbps。每个时隙在每个时隙在E1E1帧中占帧中占8bit8bit,8*8k=64k8*8k=64k,即一条,即一条E1E1中含中含有有3232个个64K64K。2、E1帧结构 E1E1分为有成

4、帧,成复帧与不成帧三种方式,分为有成帧,成复帧与不成帧三种方式,在成帧的在成帧的E1E1中第中第0 0时隙用于传输帧同步数据,其余时隙用于传输帧同步数据,其余3131个时隙可以用于传输有效数据;在成复帧的个时隙可以用于传输有效数据;在成复帧的E1E1中,除了第中,除了第0 0时隙外,第时隙外,第1616时隙是用于传输信令的,时隙是用于传输信令的,只有第只有第1 1到到1515,第,第1717到第到第3131共共3030个时隙可用于传输个时隙可用于传输有效数据;而在不成帧的有效数据;而在不成帧的E1E1中,所有中,所有3232个时隙都个时隙都可用于传输有效数据。可用于传输有效数据。3、E1信道的

5、帧结构信道的帧结构 在在E1E1信道中,信道中,8bit8bit组成一个时隙(组成一个时隙(TSTS),由),由3232个个时隙组成了一个帧(时隙组成了一个帧(F F),),1616个帧组成一个复帧个帧组成一个复帧(MFMF)。在一个帧中,)。在一个帧中,TS0 TS0 主要用于传送帧定位主要用于传送帧定位信号(信号(FASFAS)、)、CRC-4CRC-4(循环冗余校验)和对端告(循环冗余校验)和对端告警指示,警指示,TS16TS16主要传送随路信令(主要传送随路信令(CASCAS)、复帧)、复帧定位信号和复帧对端告警指示,定位信号和复帧对端告警指示,TS1TS1至至TS15TS15和和TS

6、17TS17至至TS31TS31共共3030个时隙传送话音或数据等信息。我们个时隙传送话音或数据等信息。我们称称TS1TS1至至TS15TS15和和TS17TS17至至TS31TS31为为“净荷净荷”,TS0TS0和和TS16TS16为为“开销开销”。如果采用带外公共信道信令。如果采用带外公共信道信令(CCSCCS),),TS16TS16就失去了传送信令的用途,该时就失去了传送信令的用途,该时隙也可用来传送信息信号,这时帧结构的净荷为隙也可用来传送信息信号,这时帧结构的净荷为TS1TS1至至TS31TS31,开销只有,开销只有TS0TS0了。了。4 4、由由由由PCMPCM编码介绍编码介绍编码

7、介绍编码介绍E1E1 由由PCMPCM编码中编码中E1E1的时隙特征可知,的时隙特征可知,E1E1共分共分3232个时隙个时隙TS0-TS0-TS31TS31。每个时隙为每个时隙为64K64K,其中,其中TS0TS0为被帧同步码,为被帧同步码,Si Si、Sa4Sa4、Sa5Sa5、sa6sa6、Sa7Sa7、A A比特占用,若系统运用了比特占用,若系统运用了CRCCRC校验,校验,则则Si Si比特位置改传比特位置改传CRCCRC校验码。校验码。TS16TS16为信令时隙,当使用为信令时隙,当使用到信令到信令(共路信令或随路信令共路信令或随路信令)时,该时隙用来传输信令,时,该时隙用来传输信

8、令,用户不可用来传输数据。所以用户不可用来传输数据。所以2M2M的的PCMPCM码型有:码型有:PCM30PCM30:PCM30PCM30用户可用时隙为用户可用时隙为3030个,个,TS1-TS15,TS17-TS31TS1-TS15,TS17-TS31。TS16TS16传送信令,无传送信令,无CRCCRC校验。校验。PCM31PCM31:PCM30PCM30用户可用时隙为用户可用时隙为3131个,个,TS1-TS1-TS15,TS16-TS31TS15,TS16-TS31。TS16TS16不传送信令,无不传送信令,无CRCCRC校验。校验。PCM30CPCM30C:PCM30PCM30用户可

9、用时隙为用户可用时隙为3030个,个,TS1-TS1-TS15,TS17-TS31TS15,TS17-TS31。TS16TS16传送信令,有传送信令,有CRCCRC校验。校验。PCM31CPCM31C:PCM30PCM30用户可用时隙为用户可用时隙为3131个,个,TS1-TS1-TS15,TS16-TS31TS15,TS16-TS31。TS16TS16不传送信令,有不传送信令,有CRCCRC校验。校验。CE1,CE1,就是把就是把2M2M的传输分成了的传输分成了3030个个64K64K的时隙,一的时隙,一般写成般写成N*64N*64,你可以利用其中的几个时隙,也就,你可以利用其中的几个时隙,

10、也就是只利用是只利用n n个个64K64K,必须接在,必须接在CE1/priCE1/pri接口上。接口上。CE1/priCE1/pri接口拥有两种工作方式:接口拥有两种工作方式:E1E1工作方式(也工作方式(也称为非通道化工作方式)和称为非通道化工作方式)和CE1/PRICE1/PRI工作方式工作方式(也称为通道化工作方式)。(也称为通道化工作方式)。5、E1接口阻抗匹配接口阻抗匹配G703标准终端阻抗匹配非平衡为标准终端阻抗匹配非平衡为 75 ohm,平衡为,平衡为120 ohm6、E1三种使用方法三种使用方法将整个将整个2M2M用作一条链路,如用作一条链路,如DDNDDN(数字数据网)(数

11、字数据网)2M2M;将将2M2M用作若干个用作若干个64k64k及其组合,如及其组合,如128K128K,256K256K等,等,这就是这就是CE1CE1;在用作语音交换机的数字中继时,这也是在用作语音交换机的数字中继时,这也是E1E1最本最本来的用法,是把一条来的用法,是把一条E1E1作为作为3232个个64K64K来用,但是来用,但是时隙时隙0 0和时隙和时隙1515是用作是用作signalingsignaling即信令的,所以一即信令的,所以一条条E1E1可以传可以传3030路话音。路话音。PRIPRI就是其中的最常用的就是其中的最常用的一种接入方式,标准叫一种接入方式,标准叫PRAPR

12、A信令。信令。三、名词解释三、名词解释n nFAS Frame Alignment Signal FAS Frame Alignment Signal 基本帧信号基本帧信号n nCAS Channel Associated Signaling CAS Channel Associated Signaling 通道关联信令通道关联信令n nMFMF Multiframe Multiframe 复帧复帧n nSi International Bits Si International Bits 国际标准位国际标准位n nCRC4 Cyclical Redundancy CheckCRC4 Cycl

13、ical Redundancy Check 循环冗余检验循环冗余检验n nCCS Common Channel Signaling CCS Common Channel Signaling 公共信道信令公共信道信令n nSaSa Additional Bits Additional Bits 额外附加位额外附加位n nE-Bit CRC4 Error Bits E-Bit CRC4 Error Bits 循环冗余检验错误位循环冗余检验错误位n nLOCLOC Loss of Clock Loss of Clock 时钟丢失时钟丢失 TCLK TCLK 此文中此文中TCLKTCLK基本上引用发送

14、速率时钟和参考实际的输基本上引用发送速率时钟和参考实际的输 入信号或者内部驱动信号入信号或者内部驱动信号n nRCLK RCLK 引用帧恢复网络时钟和作为输出时钟或者内部信号的参考。引用帧恢复网络时钟和作为输出时钟或者内部信号的参考。四、四、DS21Q59应用应用1 1、DS21Q59DS21Q59概述概述 DS21Q59DS21Q59是美国是美国MAXIMMAXIM公司出品的单片四路公司出品的单片四路E1E1收收发器芯片,是一种优化的高密度发器芯片,是一种优化的高密度E1E1线路终端。它线路终端。它包含四个由线路接口单元(包含四个由线路接口单元(LIULIU)和成帧器组成的)和成帧器组成的完

15、全独立的收发器,具备了连接四条完全独立的收发器,具备了连接四条E1E1线路所需线路所需的各种功能,并且还有一个的各种功能,并且还有一个TDMTDM背板接口,用于背板接口,用于在片内进行多路在片内进行多路E1E1信号的交叉复用。该芯片是制信号的交叉复用。该芯片是制作四路作四路E1E1数字中继接口的极佳选择,可广泛用于数字中继接口的极佳选择,可广泛用于路由器、复用器、接入设备、数字程控交换机及路由器、复用器、接入设备、数字程控交换机及信道服务单元(信道服务单元(CSUCSU)与数据服务单元()与数据服务单元(DSUDSU)中。中。2、DS21Q59的主要性能与特点 n n有4个完整的E1收发器;n

16、 n32/128位的无晶振抖动抑制器,用于消除时钟或数据的相位抖动;n n片内的系统时钟合成器能够产生2.048MHz、4.096MHz、8.192MHz及16.384MHz等几种时钟,用于多路E1信号的交叉式PCM总线工作(IBO)方式;n n支持随路信令(CAS)和公共信道信令(CCS)n n接收通路有两帧容量的滑动缓冲存储器接收通路有两帧容量的滑动缓冲存储器,用于消除用于消除接收数据与背板异步时钟之间的相位差和频率差;接收数据与背板异步时钟之间的相位差和频率差;n n四个收发器具有独立的环回诊断能力,包括远端四个收发器具有独立的环回诊断能力,包括远端环回、本地环回与帧环回;环回、本地环回

17、与帧环回;n n附加的附加的8 8根输出引脚(每个收发器根输出引脚(每个收发器2 2根)可由用户根)可由用户灵活配置使用;灵活配置使用;n n能够检测并产生远端告警及能够检测并产生远端告警及AISAIS告警;告警;n n符合符合ITU-TITU-T的的G.703G.703、G.704G.704以及以及G.732G.732等等E1E1标准。标准。3、DS21Q59基本工作原理基本工作原理n nDS21Q59DS21Q59芯片主要集成了线路接口单元和成帧器功芯片主要集成了线路接口单元和成帧器功能,由外部的控制器或处理器通过串口或并口总能,由外部的控制器或处理器通过串口或并口总线对芯片实施控制与功能

18、配置。下图是线对芯片实施控制与功能配置。下图是DS21Q59DS21Q59内内部功能框图(图中只画出了四个收发器中的一个)。部功能框图(图中只画出了四个收发器中的一个)。TSER1TSER1是发送串行数据流的输入端,是发送串行数据流的输入端,RSER1RSER1是是接收串行数据流的输出端。线路接口单元包括发接收串行数据流的输出端。线路接口单元包括发送接口、接收接口和抖动抑制器,由送接口、接收接口和抖动抑制器,由LICRLICR寄存寄存器控制。器控制。n n数据发送数据发送发送数据时,发送成帧器提供发送数据时,发送成帧器提供E1E1传输所必须的传输所必须的帧和复帧数据开销,背板接口部分为成帧器提

19、供帧和复帧数据开销,背板接口部分为成帧器提供时钟、数据和帧同步信号,由成帧器插入适当的时钟、数据和帧同步信号,由成帧器插入适当的帧同步码型和告警信息,并通过计算插入帧同步码型和告警信息,并通过计算插入CRCCRC码字,码字,然后完成然后完成AMIAMI和和HDB3HDB3编码;最后利用一组经过激光编码;最后利用一组经过激光修整的延迟线和一个精密的修整的延迟线和一个精密的D/AD/A转换器产生波形,转换器产生波形,发送到发送到E1E1线路上去。波形的产生要根据使用的传线路上去。波形的产生要根据使用的传输介质的情况,产生相应的驱动波形,分别用于输介质的情况,产生相应的驱动波形,分别用于75 75

20、的同轴电缆或的同轴电缆或120 120 的双绞线对传输。发送波形的双绞线对传输。发送波形通常通过一个通常通过一个1 1:2 2的升压变压器耦合到同轴线或的升压变压器耦合到同轴线或屏蔽的双绞线对上去。屏蔽的双绞线对上去。n n数据接收接收时,接收时,E1E1波形从波形从RRINGRRING和和RTIPRTIP引脚进入引脚进入芯片,首先进行时钟和数据恢复,经过抖动抑制器芯片,首先进行时钟和数据恢复,经过抖动抑制器送到接收成帧器;接收成帧器完成对送到接收成帧器;接收成帧器完成对AMIAMI和和HDB3HDB3线路码的解码及数据流的同步,确定帧和复帧的码线路码的解码及数据流的同步,确定帧和复帧的码型,

21、同时完成型,同时完成CRCCRC码字的错误计数,检测接收到的码字的错误计数,检测接收到的AISAIS、同步丢失以及对端告警等各种告警信号,并、同步丢失以及对端告警等各种告警信号,并为背板接口部分提供时钟、数据和帧同步信号。接为背板接口部分提供时钟、数据和帧同步信号。接收通路有两帧容量的滑动缓冲存储器,可通过收通路有两帧容量的滑动缓冲存储器,可通过RCRRCR寄存器控制启用,用于消除接收数据与背板寄存器控制启用,用于消除接收数据与背板异步时钟异步时钟SYSCLKSYSCLK之间的相位差和频率差。之间的相位差和频率差。n n线路接口阻抗选择用户通过设置用户通过设置“CCR5CCR5”寄存器的寄存器

22、的“IRTSELIRTSEL”位位(CCR5.4CCR5.4),即可实现),即可实现DS21Q59DS21Q59芯片与芯片与75 75 或或120 120 接收终端的匹配。也可以使用内部的终端功能,接收终端的匹配。也可以使用内部的终端功能,此时,外部终端接电阻为此时,外部终端接电阻为120 120 欧(一般为两只欧(一般为两只60 60 电阻串联),将电阻串联),将“IRTSELIRTSEL”位置为位置为“1 1”,使,使DS21Q59DS21Q59的内部电阻与外部电阻相并联,从而将端的内部电阻与外部电阻相并联,从而将端接电阻调整到接电阻调整到75 75 欧。欧。n n相位抖动消除每个收发器都

23、有一个时钟与数据抖动抑制器,每个收发器都有一个时钟与数据抖动抑制器,通过通过LICRLICR寄存器的寄存器的JASJAS位(即位(即D3D3位),可以将位),可以将其配置到发送通路中,也可以配置到接收通路中,其配置到发送通路中,也可以配置到接收通路中,用于从发送或接收信号中消除相位抖动。也可以用于从发送或接收信号中消除相位抖动。也可以选择不用此项功能。选择不用此项功能。n n用户操作口“OUTAOUTA”和和“OUTBOUTB”是用户选用输出口,根据需要是用户选用输出口,根据需要可灵活配置。通过控制可灵活配置。通过控制“OUTACOUTAC”寄存器,可以使寄存器,可以使OUTAOUTA口输出口

24、输出CMICMI码,用于直接驱动光接口。码,用于直接驱动光接口。n n时钟合成器片内的系统时钟合成器能够产生片内的系统时钟合成器能够产生2.048MHz2.048MHz、4.096MHz4.096MHz、8.192MHz8.192MHz及及16.384MHz16.384MHz等频率的时钟,既为等频率的时钟,既为每个收发器提供时钟,还可以为多路每个收发器提供时钟,还可以为多路E1E1信号的交叉总线信号的交叉总线(简称(简称IBOIBO)方式提供时钟。以)方式提供时钟。以IBOIBO方式工作时,每个收方式工作时,每个收发器的接收缓冲存储器都必须启用,系统时钟合成器允发器的接收缓冲存储器都必须启用,

25、系统时钟合成器允许任意一条许任意一条E1E1线路被选中作为系统的参考时钟源,线路被选中作为系统的参考时钟源,16.384MHz16.384MHz的系统时钟支持最多的系统时钟支持最多8 8个个E1E1数据流复用到单条数据流复用到单条高速高速PCMPCM总线上(用两片总线上(用两片DS21Q59DS21Q59实现),高速的实现),高速的PCMPCM串串行数据流从行数据流从TSER1TSER1引脚输入、从引脚输入、从RSER1RSER1输出。输出。4、功能模块及其功能、功能模块及其功能(1)总线接口外部的微控制器或微处理器通过多路总线/简单总线或者串行接口总线来控制DS21Q59的工作。器件工作有I

26、ntel 和 Motorola 两种定时配置。由 PBTS/BTS1/BTS0来配置总线模式。(2)寄存器DS21Q59DS21Q59的工作环境是通过的工作环境是通过9 9个控制寄存器来配置的。接收控个控制寄存器来配置的。接收控制器(制器(RCRRCR)、发送控制器()、发送控制器(TCRTCR)和)和7 7个公共控制寄存器个公共控制寄存器(CCR1-CCR7CCR1-CCR7)。这些寄存器在上电时就初始化配置,正常工作)。这些寄存器在上电时就初始化配置,正常工作后无需改动,除非系统配置需要改变。后无需改动,除非系统配置需要改变。地址地址0F0F是一个地址识别寄存器(只读寄存器),高是一个地址

27、识别寄存器(只读寄存器),高4 4位固定为位固定为10011001,指出,指出E1E1收发器器件存在,低收发器器件存在,低4 4位用来识别器件的位用来识别器件的idid。此寄存。此寄存器仅存在收发器器仅存在收发器1 1(TS0TS0,TS1=0TS1=0)。)。工厂测试寄存器地址为工厂测试寄存器地址为1EHex1EHex,上电工作时,上电工作时,此寄存器应该设此寄存器应该设此寄存器应该设此寄存器应该设置为置为置为置为00h00h。DS21Q59DS21Q59有有有有4 4个寄存器表征数据帧实时状态信息。即状态寄存个寄存器表征数据帧实时状态信息。即状态寄存个寄存器表征数据帧实时状态信息。即状态寄

28、存个寄存器表征数据帧实时状态信息。即状态寄存器(器(器(器(SR1SR1)、状态寄存器()、状态寄存器()、状态寄存器()、状态寄存器(SR2SR2)、接收信息寄存器()、接收信息寄存器()、接收信息寄存器()、接收信息寄存器(RIRRIR)和同)和同)和同)和同步状态寄存器(步状态寄存器(步状态寄存器(步状态寄存器(SSRSSR)。)。)。)。RAF 接收帧定位寄存器(1BH)RNAF 接收帧非定位寄存器(40H)TAF 发送帧定位寄存器 TNAF 发送帧非定位寄存器(3)上电时序上电时,由于内部寄存器的内容都是无法预知的,上电时,由于内部寄存器的内容都是无法预知的,固固DS21Q59DS2

29、1Q59应配置所有的工作寄存器,包括设置测应配置所有的工作寄存器,包括设置测试寄存器为试寄存器为00H00H(地址为(地址为1EHex1EHex)。)。LIRSTLIRST(CCR4.7CCR4.7位)应该从位)应该从0 0置为置为1 1复位线路接口电路(设置复位线路接口电路(设置LIRSTLIRST后,大概需要后,大概需要40ms40ms后器件才能恢复),然后稳定输后器件才能恢复),然后稳定输入系统时钟(入系统时钟(SYSCLKSYSCLK),),同时同时ESRESR(CCR4.5CCR4.5和和CCR4.6CCR4.6)也需要从)也需要从0 0设置为设置为1 1(如果弹性存储不选择(如果弹

30、性存储不选择可以忽略这步设置)。可以忽略这步设置)。()()成帧器环路成帧器环路 环路运用在测试和调试应用中,环路运用在测试和调试应用中,SCT SCT 环路数据从环路数据从发送器返回到接收器。发送器返回到接收器。FLBFLB使能时,出现下面情况:使能时,出现下面情况:在在TPOSOTPOSO和和TNEGOTNEGO作为正常数据发送,数据通过作为正常数据发送,数据通过RPOSIRPOSI输入,输入,RNEGIRNEGI忽略;忽略;RCLKRCLK输出用输出用TCLKTCLK输入替代。输入替代。()远程环路CCR3.7=1CCR3.7=1,DS21Q59DS21Q59强制进入远程环路模式。强制进

31、入远程环路模式。此环路中,通过此环路中,通过RPOSIRPOSI和和RNEGIRNEGI引脚输入的数据引脚输入的数据返回到返回到TPOSOTPOSO和和TNEGOTNEGO引脚被发送。数据为正常引脚被发送。数据为正常模式连续的通过接收成帧器,而此时发送成帧器模式连续的通过接收成帧器,而此时发送成帧器的数据是被忽略的。的数据是被忽略的。()本地环路CCR3.6=1,进入本地环路模式。此环路中,数据作为正常模式连续发送。在RTIP和RRING接收的数据被发送数据替代。环路中的数据经过振动抑制器。n n()()系统时钟接口系统时钟接口 独立的系统时钟接口(独立的系统时钟接口(SCISCI)四个收发器

32、公用。)四个收发器公用。SCISCI可以可以设计为使用设计为使用4 4个接收器中的任一个来作为系统的主参考时钟。个接收器中的任一个来作为系统的主参考时钟。同理,多个同理,多个DS21Q59DS21Q59组成组成N N口系统,口系统,SCISCI允许允许N N路中任何一个路中任何一个作为主时钟。此参考时钟还可以通过作为主时钟。此参考时钟还可以通过REFCLKREFCLK引脚为其它引脚为其它DS21Q59DS21Q59提供时钟。提供时钟。REFCLKREFCLK作为输出,选择作为输出,选择4 4路接收之一作路接收之一作为参考。此引脚配置为输入(对为参考。此引脚配置为输入(对SCSxSCSx位写入位

33、写入0 0)时,其选择的)时,其选择的参考时钟不能作为主时钟。通过时钟合成器参考时钟不能作为主时钟。通过时钟合成器PLLPLL能产生能产生2.048M2.048M、4.098M4.098M、8.192M8.192M和和16.384M16.384M几种系统时钟。系统时几种系统时钟。系统时钟也可以同钟也可以同IBOIBO功能一起使用把功能一起使用把8 8路路E1E1线合并到一路高速的线合并到一路高速的PCMPCM总线上。当总线上。当E1E1线路口停止时(接收负载信号丢失条件下)线路口停止时(接收负载信号丢失条件下),系统时钟接口自动会把,系统时钟接口自动会把MCLKMCLK切换过来作为系统时钟,因

34、切换过来作为系统时钟,因此此MCLKMCLK实际上是作为主时钟的备份源。主机也能找到并选实际上是作为主时钟的备份源。主机也能找到并选择一个正在工作择一个正在工作E1E1口作为主源。由于被选择接口时钟需要通口作为主源。由于被选择接口时钟需要通过其它的过其它的DS21Q59DS21Q59器件上(在多器件配置中),因此一个器件上(在多器件配置中),因此一个DS21Q59DS21Q59时钟合成器总是一个高速时钟源,这允许在时钟源时钟合成器总是一个高速时钟源,这允许在时钟源能够平稳的切换。能够平稳的切换。SCISCI控制寄存器只在收发器控制寄存器只在收发器1 1中存在(中存在(TS0TS0,TS1=0T

35、S1=0)。)。n n()接收时钟和数据恢复()接收时钟和数据恢复DS21Q59DS21Q59具有一个数字时钟恢复系统。器件通过一个具有一个数字时钟恢复系统。器件通过一个1 1:1 1变压器与带屏蔽双绞线或者同轴电缆接收变压器与带屏蔽双绞线或者同轴电缆接收E1E1线路连接。线路连接。MCLKMCLK引脚提供的引脚提供的2.048MHz2.048MHz时钟通过内部时钟通过内部PLLPLL进行进行16x16x倍倍频,然后提供给时钟恢复系统。时钟恢复系统使用频,然后提供给时钟恢复系统。时钟恢复系统使用PLLPLL提提供的时钟形成一个供的时钟形成一个1616倍的超采样器,用来恢复时钟和数据。倍的超采样

36、器,用来恢复时钟和数据。此超采样技术确保了突出的抖动误差。此超采样技术确保了突出的抖动误差。通常通常RCLKRCLK是从是从RTIPRTIP和和RRINGRRING输入端输入端E1 E1 线上线上AMI/HDB3AMI/HDB3波形中恢复出来的,如果输入端不存在波形中恢复出来的,如果输入端不存在AMIAMI信信号时,号时,RCLKRCLK来源于来源于MCLKMCLK引脚。如果抖动抑制器用在发引脚。如果抖动抑制器用在发送模块或禁止时,由于超采样数字时钟恢复电路的缘故,送模块或禁止时,由于超采样数字时钟恢复电路的缘故,RCLKRCLK的高电平周期变短(的高电平周期变短(即正脉冲变窄即正脉冲变窄)。

37、而如果抖动)。而如果抖动抑制器用在接收模块(大部分方案应用)时,抖动抑制器抑制器用在接收模块(大部分方案应用)时,抖动抑制器恢复恢复RCLKRCLK几乎几乎50%50%的职责。的职责。()发送时钟源()发送时钟源根据根据DS21Q59DS21Q59的不同工作模式,发送时钟源也不同。的不同工作模式,发送时钟源也不同。基本配置时,基本配置时,IBOIBO功能禁止,发送时钟源来至功能禁止,发送时钟源来至TCLKTCLK引脚,引脚,这种模式一般这种模式一般TCLKTCLK引脚上是一个引脚上是一个2.048MHz2.048MHz50ppm50ppm。如果。如果TCLKTCLK丢失,则是自动切换到丢失,则

38、是自动切换到REFCLKREFCLK引脚上的系统参考引脚上的系统参考时钟或者同一接口上的恢复时钟由主机来分配。主机通过时钟或者同一接口上的恢复时钟由主机来分配。主机通过查询到发送时钟丢失中断来切换查询到发送时钟丢失中断来切换2 2个备份时钟的一个,而个备份时钟的一个,而此时不管此时不管TCLKTCLK脚状态如何脚状态如何 。当当IBOIBO功能模式时,由于在发送端时滑动(功能模式时,由于在发送端时滑动(slipsslips)是)是禁止的,故发送时钟必须与系统时钟同步。这种模式下,禁止的,故发送时钟必须与系统时钟同步。这种模式下,TCLKTCLK脚被忽略,发送时钟由脚被忽略,发送时钟由IBOIB

39、O电路自动提供电路自动提供SYSCLKSYSCLK上上当前时钟,被划为当前时钟,被划为2/4/82/4/8三种。如果三种。如果SYSCLKSYSCLK丢失,自动切丢失,自动切换到换到REFCLKREFCLK引脚上的系统参考时钟或者同一接口上的恢引脚上的系统参考时钟或者同一接口上的恢复时钟由主机来分配。复时钟由主机来分配。()()弹性存储器操作弹性存储器操作 DS21Q59DS21Q59在在接接收收端端有有容容纳纳2 2帧帧(512bit512bit)的的弹弹性性存存储储器器。用用于于消消除除接接收收数数据据与与背背板板异异步步时时钟钟之之间间的的相相位位差差和和频频率率差差。背背板板异异步步时

40、时钟钟主主要要是是2.048M2.048M(正正常常工工作作)、4.096M4.096M、8.192M8.192M或或者者16.384M16.384M(使使用用IBOIBO功功能能时时)。此此寄寄存存器器包包含含了了丰丰富富的的可可控滑动性能。控滑动性能。如如果果接接收收弹弹性性存存储储器器被被使使能能(RCR.4=1RCR.4=1),则则SYSCLKSYSCLK引引脚脚必必须须提提供供一一个个2.048MHz2.048MHz时时钟钟。如如果果是是IBOIBO功功能能,则则SYSCLKSYSCLK引引脚脚必必须须提提供供一一个个4.096/8.192/16.384MHz4.096/8.192/

41、16.384MHz时时钟钟。用用户户要要么么在在RSYNCRSYNC引引脚脚提提供供一一个个帧帧/复复帧帧同同步步时时钟钟(RCR.5=1RCR.5=1),要要么么在在帧帧/复复帧帧边边界界时时RSYNCRSYNC引引脚脚提提供供一一个个脉脉冲冲(RCR.5=0RCR.5=0)。通通过过控控制制RCR1.6=0/1RCR1.6=0/1为为单单帧帧/复复帧帧边边界界出出现现脉脉冲冲。在在弹弹性性存存储储模模式式下下,CASCAS(RCR.7=0RCR.7=0)/CRC4/CRC4(RCR.7=1RCR.7=1)复复帧帧边边界界通通过过RSYNCRSYNC引引脚脚来来指指示示。当当弹弹性性存存储储

42、器器是是满满载载或或者者空空载载时时,会会产产生生 一一 个个 可可 控控 制制 的的 滑滑 动动(slipslip),如如 果果 是是 空空 载载,满满 帧帧(256bits256bits)将将在在RSERRSER重重复复,这这时时SR1.4=1SR1.4=1和和RIR.3=1RIR.3=1;如如果果是满载,整帧数据被删除,是满载,整帧数据被删除,SR1.4=1SR1.4=1和和RIR.4=1RIR.4=1。(1)线路接口单元线路接口单元包括线路接口单元包括3 3部分:接收器,处理时钟部分:接收器,处理时钟和数据的恢复;发送器,波形发生和驱动和数据的恢复;发送器,波形发生和驱动E1E1线路;线路;抖动抑制器。由线路接口控制器来管理这抖动抑制器。由线路接口控制器来管理这3 3部分。部分。谢谢!

展开阅读全文
相似文档                                   自信AI助手自信AI助手
猜你喜欢                                   自信AI导航自信AI导航
搜索标签

当前位置:首页 > 包罗万象 > 大杂烩

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2024 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服