收藏 分销(赏)

基于51系列单片机的多路定时唤醒仪设计论文.doc

上传人:二*** 文档编号:4525962 上传时间:2024-09-26 格式:DOC 页数:60 大小:773KB
下载 相关 举报
基于51系列单片机的多路定时唤醒仪设计论文.doc_第1页
第1页 / 共60页
亲,该文档总共60页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

1、. . . . 毕业设计说明书(毕业论文)基于51系列单片机的多路定时唤醒仪设计摘 要时钟是人们生活和生产必不可少的一种工具,尤其在现在讲究效率的年代,更需要时常提醒人们时间。因此,设计一种多路定时唤醒仪也显得十分有意义。本文设计了一款能显示时钟、校对时钟、并且带有三路定时报警的数字时钟。本文对当前电子钟的开发手段进行了比较和分析,最终确定了采用单片机技术实现多路定时唤醒仪。本设计应用AT89C52芯片作为核心控制器,使用DS1302实时时钟日历芯片完成时钟的基本功能。另外,本设计还包含6位LED数码管显示模块,键盘模块以与单片机基本应用电路。这种实现方法的优点是电路简单,性能可靠,实时性好,

2、时间精度高,操作简单,编程容易。该唤醒仪可以应用于一般的生活和工作中,也可通过改装,提高性能,增加新功能,从而给人们的生活和工作带来更多的方便。关键词:电子时钟;多路定时;AT89C52;DS1302;唤醒仪 55 / 60The Design ofMulti-channel wake-up clock based on MCS-51 AbstractClock,as a tool, is essential to peoples lives and production. Particularly in the current era of efficient, it is necessar

3、y to remind people the time. Therefore, the design of a multi-channel clock is very meaningful.The paperdesigns a clock can not only display time, proofread time,but also can wakeup by multi-channel.Comparing and analysising the development technology of the electron clock, the design determines to

4、use the MCU technology to realize the multi-channel wake-up clock. This design utilizes AT89C52 as a core chip and uses DS1302 real-time clock chip to complete the basic function of the clock.In addition, the design also includes six LED digital display module, the keyboard module, as well as the ba

5、sic application of single-chip circuit.The method has the advantage of being simple circuit, reliable performance, good real-time, high precision of the time, simply operation, easy programming. The multi-channel wake-up clock can be applied to the general living and working ,can also be modified to

6、 improve performance, add new functions, and brings more convenient to peoples life and work.Key words: Electronic clock; Multi-channel; AT89C52; DS1302; wake-up clock目 录摘要IAbstractII第一章 引言11.1 多路唤醒仪研究的背景和意义11.2 唤醒仪的功能2第二章 多路唤醒仪方案设计32.1 现场可编程门阵列电路实现形式32.2 石英钟专用芯片实现形式32.3 NE555定时器电路实现形式42.4 单片机实现形式52

7、.5 总体方案设计6第三章 系统硬件设计73.1 主要IC芯片选择73.1.1 微处理器选择73.1.2 时钟日历芯片选择93.2 硬件电路设计163.2.1 实时时钟电路设计163.2.2 显示电路设计173.2.3 按键电路设计203.2.4 报警电路设计233.2.5 复位电路设计233.2.6 振荡电路设计25第四章 系统软件设计264.1 主程序设计264.2 子程序设计274.2.1 实时时钟子程序设计274.2.2 显示子程序设计284.2.3 键盘扫描子程序294.2.4 报警子程序设计31结论32参考文献33附录A 程序35附录B 多功能电子时钟元器件一览表53附录C 多功能

8、电子时钟硬件原理图54致55第一章 引 言现在是一个知识爆炸的新时代。新产品、新技术层出不穷,电子技术的发展更是日新月异。可以毫不夸的说,电子技术的应用无处不在,电子技术正在不断地改变我们的生活,改变着我们的世界。在这快速发展的年代,时间对人们来说是越来越宝贵,在快节奏的生活时,人们往往忘记了时间,一旦遇到重要的事情而忘记了时间,这将会带来很大的损失。因此我们需要一个定时系统来提醒这些忙碌的人。多路定时唤醒仪给人们带来了极大的方便。1.1 多路唤醒仪研究的背景和意义20世纪末,电子技术获得了飞速的发展。在其推动下,现代电子产品几乎渗透到了社会的各个领域,有力的推动和提高了社会生产力的发展与信息

9、化程度,同时也使现代电子产品性能进一步提升,产品更新换代的节奏也越来越快。 时间对人们来说总是那么宝贵,工作的忙碌和繁杂容易使人忘记当前的时间。然而遇到重大事情的时候,一旦忘记时间,就会给自己或他人造成很大麻烦。平时我们要求上班准时,约会或召开会议必然要提与时间;火车要准点到达,航班要准点起飞;工业生产中,很多环节都需要用时间来确定工序替换时刻。所以说能随时准确的知道时间并利用时间,是我们生活和工作中必不可少的1。想知道时间,手表当然是一个很好的选择,但是,在忙碌当中,我们还需要一个“助理” 与时的给我们提醒时间。所以,计时器最好能够拥有一个定时系统,随时提醒容易忘记时间的人。 最早能够定时、

10、报时的时钟属于机械式钟表,但这种时钟受到机械结构、动力和体积的限制,在功能、性能以与造价上都没办法与电子时钟相比。 电子钟是采用电子电路实现对时、分、秒进行数字显示的计时装置,广泛应用于个人家庭,车站, 码头办公室等公共场所,成为人们日常生活中不可少的必需品。由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,远远超过老式钟表,钟表的数字化给人们生产生活带来了极大的方便,而且大扩展了钟表原先的报时功能。诸如定时自动报警、0按时自动打铃、定时广播、自动起闭路灯、定时开关烘箱、通断动力设备、甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。然而,更多时候需要提醒人们

11、时间,甚至一天之提醒人们不同的时间。因此,研究和设计一款多路定时唤醒仪,有着非常现实的意义。1.2 唤醒仪的功能唤醒仪主要是利用电子技术将时钟电子化、数字化,并且带有多路定时报警功能,拥有时间精确、体积小、界面友好、可扩展性能强等特点,被广泛应用于生活和工作当中。当今市场上的电子时钟品类繁多,外形小巧别致。也有体型较大的,诸如公共场所的大型电子报时器等。多路定时唤醒仪首先是数字化了的带有三路定时报警的电子时钟,在此基础上,人们可以根据不同场合的要求,在时钟上加置其他功能,比如万年历,环境温度、湿度检测,环境空气质量检测,USB扩展口功能等。本设计唤醒仪主要功能为:1. 具有时间显示功能,24小

12、时制; 2. 能随意设定走时起始时间。对电子钟而言,最基本的功能是具有对时功能,即能随意设定走时起始时间;3. 具有报警功能,唤醒仪能以声或光的形式告警提示实现多路(三路)定时唤醒;4. 掉电后无需重新设置时间和日期。第二章 多路唤醒仪方案设计多路唤醒仪就是一个带有三路定时报警的电子时钟,既可以通过纯硬件实现,也可以通过软硬件结合实现,根据电子时钟里的核心部件秒信号的产生器,通常有以下四种实现形式:采用FPGA电路的实现形式、采用石英钟专用芯片的实现形式、采用NE555时基电路的实现形式和基于单片机的实现形式。2.1 现场可编程门阵列电路实现形式现场可编程门阵列(Field Programma

13、ble Gate Array,FPGA),它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物,是20世纪70年代发展起来的一种可编程逻辑器件,是目前数字系统设计的主要硬件基础。FPGA在结构上由逻辑功能块排列为阵列,并由可编程的部连线连接这些功能块,来实现一定的逻辑功能。可编程逻辑器件的设计过程是利用EDA开发软件和编程工具对器件进行开发的过程。由于EDA技术拥有系统的模拟和仿真功能,可读性、可重复性、可测性非常好,所以利用EDA开发FPGA是目前比较流行的方式。当然,有时根据需要,也会应用MAX+plus开发集成环境进行设计。正因为FPGA在设计过程中方便、快捷,而且FPGA

14、技术功能强大,能够应用其制作诸如基代码发生器、数字频率计、电子琴、电梯控制器、自动售货机控制系统、多功能波形发生器、步进电机定位控制系统、电子时钟等。应用FPGA能够将时钟设计分为四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上述四种时钟类型的任意组合 4。2.2 石英钟专用芯片实现形式采用石英钟专用计时芯片实现的电子钟,具有实现简单、计时精度高的特点。石英计时芯片(简称“机芯”)比较多,常见型号的有STP5512F、SM5546A和D60400等。现结合康巴丝石英钟常用的5512F型为例作简单介绍。利用5512F的2秒输出信号作为秒加法电路的计数脉冲,可实现电子时

15、钟。5512F的引脚图如图2.1所示:图2.1 5512F的引脚图其中,引脚7、8为外接晶振与振荡电路,引脚1接电源正极,电源为1.5,引脚3、4原为指针用步进电机线圈的输出驱动,这里可用3脚作为脉冲输出,频率决定于外接晶振的频率。2.3 NE555定时器电路实现形式555定时器是美国Signetics公司1972年研制的用于取代机械式定时器的中规模集成电路,因输入端设计有三个5K的电阻而得名。目前,流行的产品主要有4种:BJT两个:555,556(含有两个555);CMOS两个:7555,7556(含有两个7555)。采用NE555时基电路或其他振荡电路产生秒脉冲信号,作为秒加法电路的时钟信

16、号或微处理器的外部中断输入信号,可构成电子钟。由555构成的秒脉冲发生器电路见图2.2。图2.2 基于555的秒脉冲发生器输出的脉冲信号V0的频率F为: 式(2.1)可通过调节式2.1中的3个参数,使输出V0的频率为精确的1Hz。采用555定时器设计电子时钟,成本低,容易实现。但是受芯片引脚数量和功能限制,不容易实现电子时钟的多功能性。2.4 单片机实现形式单片机是微型机的一个主要分支,它在结构上的最大特点使把CPU、存储器、定时器和多种输入/输出接口电路集成在一块超大规模集成电路芯片上。就其组成和功能而言,一块单片机芯片就是一台微型计算机。单片机具有如下特点:1 有优异的性能价格比;2 集成

17、度高、体积小、有很高的可靠性、控制功能强;3 低功耗、低电压,便于生产便携式产品;4 外部总线增加了I2C、ISP等串行总线方式,进一步缩小了体积,简化了结构;5 单片机的系统扩展、系统配置较典型、规,容易构成各种规模的应用系统。所以单片机的应用非常广泛,在智能仪表、机电一体化、实时控制、分布式多机系统以与人们的生活中均有用武之地。单片机应用的重要意义还在于,它从根本上改变了传统的控制系统设计思路和设计方法。从前必须由模拟电路或数字电路实现的大部分功能,现在已能用单片机通过软件方法来实现了。这种用软件代替硬件的控制技术,是对生产控制技术的一次革命。利用单片机的智能性,可方便地实现具有智能的唤醒

18、仪设计。单片机均具有时钟振荡系统,利用系统时钟借助微处理器的定时器/计数器可实现电子钟功能。然而系统时钟误差较大,电子钟的积累误差也可能较大,所以可以通过误差修正软件加以修正,或者在设计中加入高精度时钟芯片,以精确时间。2.5 总体方案设计在比较了以上四种实现方案之后,考虑单片机货源充足、价格低廉,可软硬件结合使用,能够较方便的实现系统的多功能性,故采用单片机作为本设计的硬件基础。多路唤醒仪至少要包括秒信号发生器、时间显示电路、按键电路、供电电源、报警指示电路等几部分。硬件电路框图参照图2.3。该系统使用AT89C52单片机作为核心,通过读取时钟芯片DS1302的数据,完成此唤醒仪的主要功能时

19、钟显示、多路定时报警。使用比较通用的8段共阴数码管,做6位显示,分别显示时、分、秒。图2.3 多路定时唤醒仪硬件系统框图键盘是为了完成时钟的校对和定时时间的设置功能。由于此电子时钟要求具有报警功能,所以设计有报警电路,用发光二极管提醒报警。整个电路使用了两种电源,+5V电源将为整个电路供电。而+3V电源仅作为DS1302的备用电源。当+5V电源被切断后,DS1302启用+3V电源,可以保持DS1302继续工作。从而不会因为断电使系统复位到初始化时间,避免了重新校时的麻烦。第三章 系统硬件设计在选定设计方案以后,要选择合适的器件,设计合适的硬件电路图才能实现多路唤醒仪的具体功能。3.1 主要IC

20、芯片选择3.1.1 微处理器选择目前在单片机系统中,应用比较广泛的微处理器芯片主要为8XC5X系列单片机。该系列单片机均采用标准MCS-51核,硬件资源相互兼容,品类齐全,功能完善,性能稳定,体积小,价格低廉,货源充足,调试和编程方便,所以应用极为广泛。例如比较常用的AT89C2051单片机,带有2KB Flash可编程、可擦除只读存储器(E2PROM)的低压、高性能8位CMOS微型计算机。拥有15条可编程I/O引脚,2个16位定时器/计数器,6个中断源,可编程串行UART通道,并能直接驱动LED输出。仅仅是为了完成时钟设计或者是定时报警设置,应用AT89C2051单片机完全可以实现。但是将两

21、种功能结合在一片单片机上,就需要更多的I/O引脚,故本设计采用具有32根I/O引脚的AT89C52单片机。AT89C52单片机是一款低功耗,低电压,高性能CMOS 8位单片机,片含8KB(可经受1000次擦写周期)的FLASH可编程可反复擦写的只读程序存储器(EPROM),器件采用CMOS工艺和ATMEI公司的高密度、非易失性存储器(NURAM)技术制造,其输出引脚和指令系统都与MCS-51兼容。片的FLASH存储器允许在系统可改编程序或用常规的非易失性存储器编程器来编程。因此,AT89C52是一种功能强,灵活性高且价格合理的单片机,可方便的应用在各个控制领域6。AT89C52具有以下主要性能

22、:1. 与MCS51产品指令和引脚完全兼容;2. 8KB可重擦写Flash闪速存储器;3. 全静态操作:024Hz;4. 1000次擦写周期;5. 三级加密程序存储器;6. 2568字节部RAM;7. 32个外部双向输入/输出(I/O)口;8. 6个中断优先级; 3个16位可编程定时/计数器;9. 可编程串行UART通道;10. 低功耗空闲和掉电模式。此外,AT89C52是用静态逻辑来设计的,其工作频率可下降到0Hz,并提供两种可用软件来选择的省电方式空闲方式(Idle Mode)和掉电方式(Power Down Mode)。在空闲方式中,CPU停止工作,而RAM、定时器/计数器、串行口和中断

23、系统都继续工作。在掉电方式中,片振荡器停止工作,由于时钟被“冻结”,使一切功能都暂停,只保存片RAM中的容,直到下一次硬件复位为止8。图3.1 AT89C52芯片PDIP封装引脚图AT89C52为适应不同的产品需求,采用PDIP、TQFP、PLCC三种封装形式,本系统采用双列直插PDIP封装形式,如图3.1。3.1.2 时钟日历芯片选择3.1.2.1常用时钟日历芯片比较在电子时钟设计中,常用的实时时钟芯片有DS12887、DS1216、DS1643、DS1302。每种芯片的主要时钟功能基本一样,只是在引脚数量、备用电池的安装方式、计时精度和扩展功能等方面略有不同。DS12887与DS1216芯

24、片都有嵌式锂电池作为备用电池; X1203引脚少,没有嵌入式锂电池,跟DS1302芯片功能相似,只是相比较之下,X1203与AT89C52搭配使用时占用I/O口较多。DS1643为带有全功能实时时钟的8K8非易失性SRAM,集成了非易失性SRAM、实时时钟、晶振、电源掉电控制电路和锂电池电源,BCD码表示的年、月、日、星期、时、分、秒,带闰年补偿。同样,DS1643拥有28只管脚,硬件连接起来占用微处理器I/O口较多,不方便系统功能拓展和维护。故而从性价比和货源上考虑,本设计采用实时时钟日历芯片DS1302。3.1.2.2 DS1302简介DS1302是美国DALLAS公司推出的一种高性能、低

25、功耗的实时时钟日历芯片,附加31字节静态RAM,采用SPI三总线接口与CPU进行同步通信,并可采用突发方式一次传送多个字节的时钟信号和RAM数据。实时时钟可提供秒、分、时、日、星期、月和年,一个月小于31天时可以自动调整,且具有闰年补偿功能。工作电压宽达2.55.5V。采用双电源供电(主电源和备用电源),可设置备用电源充电方式,提供了对后备电源进行涓细电流充电的能力,并且可以关闭充电功能。有主电源和备份电源双引脚,而且备份电源可由大容量电容(1F)来替代。需要强调的是,DS1302需要使用32.768KHz的晶振。3.1.2.3DS1302引脚说明DS1302引脚图参照图3.2。VCC1为后备

26、电源,VCC2为主电源。在主电源关闭的情况下,也能保持时钟的连续运行。DS1302由VCC1或VCC2两者中的较大者供电。当VCC2大于VCC1+0.2V时,VCC2给DS1302供电。当VCC2小于VCC1时,DS1302由VCC1供电。X1、X2为振荡源,外接32.768Hz晶振。RST是复位/片选线,通过把RST输入驱动置高电平来启动所有的数据传送。RST输入有两种功能:(1) RST接通控制逻辑,允许地址/命令序列送入移位寄存器;(2) RST提供了终止单字节或多字节数据的传送手段。当RST为高电平时,所有的数据传送被初始化,允许对DS1302进行操作。如果在传送过程中置RST为低电平

27、,则会终止此次数据传送,并且I/O引脚变为高阻态。上电运行时,在VCC2.5V之前,RST必须保持低电平。只有在SCLK为低电平时,才能将RST置为高电平。I/O为串行数据输入输出端(双向),下文有详细说明。SCLK为时钟输入端。图3.2 DS1302芯片引脚图其引脚功能参照表3.1。表3.1 DS1302引脚功能说明引脚号名称功能1VCC1备份电源输入2X132.768KHz晶振输入3X232.768KHz晶振输出4GND地5RST控制移位寄存器/复位6I/O数据输入/输出7SCLK串行时钟8VCC2主电源输入3.1.2.4 DS1302的控制字和读写时序说明在编程过程中要注意DS1302的

28、读写时序。DS1302是SPI总线驱动方式。它不仅要向寄存器写入控制字,还需要读取相应寄存器的数据。要想与DS1302通信,首先要先了解DS1302的控制字。DS1302的控制字如表3.2。表3.2 DS1302控制字(即地址与命令字节)BIT7BIT6BIT5BIT4BIT3BIT2BIT1BIT01RAMA4A3A2A1A0RD控制字的作用是设定DS1302的工作方式、传送字节数等。每次数据的传输都是由控制字开始。控制字各位的含义和作用如下:1. BIT7:控制字的最高有效位,必须是逻辑1,如果它为0,则不能把数据写入到DS1302中。2. BIT 6:如果为0,则表示存取日历时钟数据,为

29、1表示存取RAM数据;3. BIT 5至BIT 1(A4A0):用A4A0表示,定义片寄存器和RAM的地址。定义如下:当BIT 6位=0时,定义时钟和其他寄存器的地址。A4A0=06,顺序为秒、分、时、日、月、星期、年的寄存器。当A4A0=7,为芯片写保护寄存器地址。当A4A0=8,为慢速充电参数选择寄存器。当A4A0=31,为时钟多字节方式选择寄存器。当BIT 6=1时,定义RAM的地址,A4A0=030,对应各子地址的RAM,地址31对应的是RAM多字节方式选择寄存器。4. BIT 0(最低有效位):如为0,表示要进行写操作,为1表示进行读操作。控制字总是从最低位开始输出。在控制字指令输入

30、后的下一个SCLK时钟的上升沿时,数据被写入DS1302,数据输入从最低位(0位)开始。同样,在紧跟8位的控制字指令后的下一个SCLK脉冲的下降沿,读出DS1302的数据,读出的数据也是从最低位到最高位。图3.3 DS1302数据读写时序DS1302的数据读写方式有两种,一种是单字节操作方式,一种是多字节操作方式。每次仅写入或读出一个字节数据称为单字节操作,每次对时钟/日历的8字节或31字节RAM进行全体写入或读出的操作,称其为多字节操作方式。当以多字节方式写时钟寄存器时,必须按数据传送的次序依次写入8个寄存器。但是,当以多字节方式写RAM时,不必写所有31字节。不管是否写了全部31字节,所写

31、的每一个字节都将传送至RAM。为了启动数据的传输,CE引脚信号应由低变高,当把CE驱动至逻辑1的状态时,SCLK必须为逻辑0,数据在SCLK的上升沿串行输入。无论是读周期还是写周期,也无论送方式是单字节传送还是多字节传送,都要通过控制字指定40字节中的哪个将被访问。在开始8个时钟周期把命令字(具有地址和控制信息的8位数据)装入移位寄存器之后,另外的时钟在读操作时输出数据,在写操作时输入数据,所有的数据在时钟的下降沿变化。所有写入或读出操作都是先向芯片发送一个命令字节。对于单字节操作,包括命令字节在,每次为2个字节,需要16个时钟;对于时钟/日历多字节模式操作,每次为7个字节,需要72个时钟;而

32、对于RAM多字节模式操作,每次则为32字节,需要多达256个时钟。这里仅给出单字节读写时序,如图3.3。多字节操作方式与其类似,只是后面跟的字节数不止一个。3.2.1.5DS1302的片寄存器通过控制字对DS1302片寄存器进行寻址之后,即可就所选中寄存器的各位进行操作。片各寄存器与各位的功能定义如表3.3。表3.3 DS1302有关日历、时间的寄存器读寄存器写寄存器BIT7BIT6BIT5BIT4BIT3BIT2BIT1BIT0围81H80HCH10秒秒00-5983H82H10分分00-5985H84H010时时1-120-23AM/PM87H86H0010日日1-3189H88H0010

33、月月1-128BH8AH00000周日1-78DH8CH10年年00-998FH8EHWP0000000DS1302有关日历、时间的寄存器共有10个,时钟/日历包含在其中的7个写/读寄存器,这7个寄存器分别是秒、分、小时、日、月、星期和年。小时寄存器(85H、84H)的位7用于定义DS1302是运行于12小时模式还是24小时模式。当为12小时制式时,位5为“0”表示AM;为“1”表示PM。在24小时制式下,位5是第二个10小时位(2023时)。 秒寄存器(81H、80H)的位7定义为时钟暂停标志(CH)。当该位置为1时,时钟振荡器停止,DS1302处于低功耗状态;当该位置为0时,时钟开始运行。

34、一般在设置时钟时,可以停止其工作,设定完之后,再启动其工作。控制寄存器(8FH、8EH)的位7是写保护位(WP),其它7位均置为0。在任何片时钟/日历寄存器和RAM,在写操作之前,WP位必须为0,否则将不可写入。当WP位为1时,写保护位防止对任一寄存器的写操作。因此,通过置写保护位,可以提高数据的安全性。另外,还有慢速充电控制寄存器和RAM寄存器。如表3.4。表3.4 充电控制寄存器和RAM寄存器各位定义BIT7BIT6BIT5BIT4BIT3BIT2BIT1BIT0充电控制寄存器TCSTCSTCSTCSDSDSRSRSRAM寄存器慢速充电寄存器控制着DS1302的慢速充电特性。寄存器的BIT

35、4BIT7(TCS)决定是否具备充电性能:仅在编码为1010的条件下才具备充电性能,其他编码组合不允许充电。BIT2和BIT3选择在VCC2和VCC1之间是一个还是两个二极管串入其中。如果编码DS是01,选择一个二极管;如果编码是10,选择两个二极管;其他编码将不允许充电。该寄存器的BIT0和BIT1用于选择与二极管相串联的电阻值。其中编码RS=01为2 K,RS=10为4 K,RS=11为8 K,而RS=00将不允许进行充电。因此,根据慢速充电寄存器的不同编码可得到不同的充电电流。其具体计算如公式3.1: 式(3.1)式中:V0所接入的5.0V工作电压;VD二极管压降,一个按0.7V计算;R

36、慢速充电控制寄存器0和1位编码决定的电阻值;VEVCC1脚所接入的电池电压。RAM寄存器寻址空间一次排列的31字节静态RAM可为用户使用,备用电源位RAM提供了掉电保护功能。寄存器和RAM的操作通过命令字节的BIT6加以区别。当BIT6为“0”时对RAM区进行寻址;否则将对时钟/日历寄存器寻址11。其操作方法与前述一样。具体驱动程序参见附录A。3.2 硬件电路设计硬件设计主要是先搭建硬件平台,然后利用万用表等工具对电路检查,最后应用程序进行功能调试。硬件设计比较费时,需要细心和耐心,也需要熟练掌握电路原理。多路定时唤醒仪要实现其功能,至少要包括时钟发生电路、时间显示电路、按键电路、供电电源、报

37、警指示电路以与单片机基本电路等几部分。3.2.1 实时时钟电路设计系统时钟应用了实时时钟日历芯片DS1302,其连接如图3.4。该硬件电路设计简单,抗干扰能力强。如图,AT89C52单片机P2.6直接连接DS1302的RST端,上电后,AT89C51的P2.6脚自动输出高电平。P2.4作为串行时钟接口,P2.5作为时钟数据的I/O。DS1302采用双电源供电,平时由+5V电源供电,当+5V掉电之后,由图中BT1(+3V备用电池)供电。特别需要注意X1和X2两端连接的晶振M1,该晶振的频率为32.768KHz。图3.4 实时时钟电路该电路除了包含DS1302芯片,还应包括主电源、备用电源、晶振等

38、部分。为了保证电路连接正确、电气连通,在与单片机连接的过程中需要注意以下几点:1. 清楚DS1302与单片机连接的管脚。本设计定义为:DS1302的SCLK连接P2.4,I/O连接P2.5,RST连接P2.6。2. 注意电源正负极连接。3. DS1302接32.768KHz的晶振。该晶振体型比较小,在焊接时要小心,注意不要将晶振引脚弄断。同时也要尽量使晶振离DS1302的X1、X2引脚近距离焊接。4. 编写DS1302的时钟/日历程序,只要求能够正确显示时间。烧录进单片机,检查电路电源正负极连接是否正确,检查P1.0和P1.1引脚接线是否正确。检查无误后可以上电检查。3.2.2 显示电路设计就

39、时钟而言,通常可采用LCD显示或LED显示。对于一般的段式LCD,需要专门的驱动电路,而且LCD显示的可视性较差;对于具有驱动电路和微处理器接口的液晶显示模块(字符或点阵),一般采用并行接口,对微处理器的接口要求较高,占用资源多。另外,AT89C52本身没有专门的液晶驱动接口。LED结构简单,体积小,功耗低,响应速度快,易于匹配,寿命长,可靠性高,而且显示亮度高,价格便宜,市场上也有专门的时钟显示组合LED。故本设计中应用6位8段共阴LED实现显示部分,显示面板分布如图3.5。LED显示分动态显示和静态显示:动态显示方式的硬件电路简单。但设计上如果处理不当,易造成亮度低,闪烁问题。因此合理的设

40、计既应保证驱动电路易实现,又要保证图像稳定,无闪烁。动态显示采用多路复用技术的动态扫描显示方式,复用的程度不是无限增加的, 因为利用动态扫描显示使我们看到一幅稳定画面的实质是利用了人眼的暂留效应和发光二极管发光时间的长短,发光的亮度等因素。对于一组数码管动态扫描显示需要由两组信号来控制:一组是字段输出口输出的字形代码,用来控制显示的字形,称为段码;另一组是位输出口输出的控制信号,用来选择第几位数码管工作,称为位码。由于各位数码管的段线并联,段码的输出对各位数码管来说都是一样的。因此,在同一时刻如果各位数码管的位选线都处于选通状态的话,8位数码管将显示一样的字符。若要各位数码管能够显示出与本位相

41、应的字符,就必须采用扫描显示方式。即在某一时刻,只让某一位的位选线处于导通状态,而其它各位的位选线处于关闭状态。同时,段线上输出相应位要显示字符的字型码。这样在同一时刻,只有选通的那一位显示出字符,而其它各位则是熄灭的,如此循环下去,就可以使各位数码管显示出将要显示的字符。虽然这些字符是在不同时刻出现的,而且同一时刻,只有一位显示,其它各位熄灭,但由于数码管具有余辉特性和人眼有视觉暂留现象,只要每位数码管显示间隔足够短,给人眼的视觉印象就会是连续稳定地显示。数码管不同位显示的时间间隔可以通过调整延时程序的延时长短来完成。数码管显示的时间间隔也能够确定数码管显示时的亮度,若显示的时间间隔长,显示

42、时数码管的亮度将亮些,若显示的时间间隔短,显示时数码管的亮度将暗些。若显示的时间间隔过长的话,数码管显示时将产生闪烁现象。所以,在调整显示的时间间隔时,即要考虑到显示时数码管的亮度,又要数码管显示时不产生闪烁现象。静态显示,是由微型计算机一次输出显示模型后,就能保持该显示结果,直到下次发送新的显示模型为止。静态显示驱动程序简单,且CPU占用率低,但每个LED数码管需要一个锁存器来锁存每一个显示位的笔段代码,硬件开销大,仅适合显示位数较少的场合。为了在显示部分节省单片机I/O口,故采用动态显示方式。电路图参见图3.6。高效、方便的LED显示驱动电路是构成完善的单片机系统必不可少的元素。常用的LE

43、D显示驱动电路有并行译码方式、串行并行转换方式等。串行并行转换方式显示同样的位数使用单片机的口线大大减少,并且可以让LED显示BCD码以外的字符(如A、B、C、D 等),但是,当要显示的位数较多时,仍需占用较多的口线,并且在许多情况下需要串口工作在UART方式,以便进行串行通信,从而限制了这种方式的使用围。本设计采用并行译码方式,译码后动态显示。4位BCD码数据从其P1.0P1.3和P1.4P1.7并行输出,经2片7段LED显示驱动电路CD4511译码后驱动LED显示,这样只需向P1.0P1.3和P1.4P1.7写入要显示数字的BCD码,即可显示出相应的数字。P2.0P2.1输出位码,控制要现

44、实的位数。CD4511是一个用于驱动共阴极LED(数码管)显示器的BCD码七段码译码器,特点:具有BCD转换、消隐和锁存控制、七段译码与驱动功能的CMOS电路能提供较大的拉电流。可直接驱动LED显示器。CD4511是一片CMOS BCD锁存/7 段译码/驱动器,引脚排列如图 2 所示。其中a b c d为BCD码输入,a为最低位。LT为灯测试端,加高电平时,显示器正常显示,加低电平时,显示器一直显示数码“8”,各笔段都被点亮,以检查显示器是否有故障。BI为消隐功能端,低电平时使所有笔段均消隐,正常显示时,B1端应加高电平。另外CD4511有拒绝伪码的特点,当输入数据越过十进制数9(1001)时

45、,显示字形也自行消隐。LE是锁存控制端,高电平时锁存,低电平时传输数据。ag是7段输出,可驱动共阴LED数码管。另外,CD4511显示数“6”时,a段消隐;显示数“9”时,d段消隐,所以显示6、9这两个数时,字形不太美观。所谓共阴LED数码管是指7段LED的阴极是连在一起的,在应用中应接地。限流电阻要根据电源电压来选取,电源电压5V时可使用300的限流电阻。关于CD4511的具体编程方法,请参见第四章4.2.5显示子程序设计部分。图3.5 显示面板LED分布图为了电路能正常显示时间,在连接显示电路之前要明确共阴型8段LED的10个管脚与各段发光二极管的对应关系,熟悉CD4511管脚位置,然后才

46、能开始进行连接19。在连接过程中,需要注意以下几点:1. LED数码管各管脚与CD4511各管脚的对应关系要十分清楚,所有LED数码管与CD4511的连接方式要统一。2. 明确单片机管脚功能。本设计定义了P0口连接两片的CD4511脚,P2.0 P2.2作为位选,通过三极管是否导通来选择要显示的LED。3. 编写一段显示程序,烧录进单片机,检查好电源正负端和P0连接是否正确。检查无误后上电,检查显示电路是否正确。3.2.3 按键电路设计根据功能需要,本时钟需要设置以下功能键:校对选择键,加1操作键,减1操作键,闹铃定时选择键,闹铃路数选择键,跳出校对/设置时间按键,闹铃开关键。按照键盘与CPU的连接方式可分为独立式键盘和矩阵式键盘。独立式键盘是各个按键相互独立,每个按键占用一个I/O口线,每根I/O口线上的按键不会影响其他I/O口上按键工作状态。独立式键盘电路配置灵活,软件结构简单,但每个按键必须占用一根I/O口,在按键数量较多时,I/O口线浪费较大,且电路结构复杂。矩阵式键盘适合按键较多时使用。当系统所需按键个数较多时,为减少键盘电路占用I/O引脚数目,一般采用矩阵键盘形式。在矩阵键盘电路中,行线是输入引脚,列线是输出引脚(当然也可以将行线作为输出引脚,而列线作为输入引脚)24。

展开阅读全文
相似文档                                   自信AI助手自信AI助手
猜你喜欢                                   自信AI导航自信AI导航
搜索标签

当前位置:首页 > 学术论文 > 其他

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2024 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服