资源描述
PCB走线惯用规则
PCB走线惯用规则:1:低频数字信号线,10-20mil就可以了。高频信号线要走等长蛇形线。2:电源,地线。普通来说依照系统功耗需求而定。普通数字系统基本上走30-50mil。如果电流再大可以依照实际状况加粗或者增长电源管理散热解决等。3:模仿信号和数字信号隔离。特别是模仿地和数字地最佳在两片地之间串联一种或者几种磁阻。
关于PCI卡PCB布线规则
感觉不错,转载在此,只为传播更多知识!
PCI卡布线比较讲究,这是PCI信号特点决定。在常规性高频数字电路设计中咱们总是力求
避免阻抗不匹配导致信号反射、过冲、振铃、非单调性现象,但是PCI信号却恰恰是运用了信号反射
原理来传播物理信号,为使可以合理运用信号反射同步又竭力避免较大过冲、振铃和非单调性等副作
用,PCI-SIG在PCI规范中对PCB物理实现做了某些规定。
PCI-SIG推荐PCI卡使用四层PCB板,PCI-SIG规定PCI连接器信号分布也正是为便于四层板布线而
优化定义。PCI-SIG对PCI控制器引脚分布也做了一种推荐性示意图,事实上AMCC、PLX、OXFORD等
PCI控制器生产商也执行了这个推荐,在这个推荐pin分布下,使用两层PCB板事实上也是很以便布线
,但是如果PCI卡系统硬件很复杂,需要各种电源分割层面状况下还是多层PCB更好。
PCI卡上任何一种PCI信号仅能连接到一种负载(涉及也不能此外连接到一种上拉电阻)。除了CLK,
RST,INTA#~INTD#,JTAG这些pin之外,所有pin从金手指与卡座接触点算起到负载端不得不不大于1.5inch
;CLK信号长度为2.5+-0.1inch,这个长度有点长,因此许多状况下需要绕弯走线以达到长度规定,这
就是为什么经常在PCI卡上见到CLK蛇形走线因素;对别的几种pin没有特殊规定。多层PCB时信号走
线不要跨越不同电源层面(至少,存在分割电源层面那一层应位于PCB另一面),这也就是为什么
经常用到PCI卡上A面金手指走上来所有信号往往都打个过孔走到B面(元件面)因素。
每个PCI信号特性阻抗为60~100欧姆,负载电容不得超过10pf,ICIO
Pad应可以承受-3.5V下
冲和+7.1V信号过冲。对于AMCC、PLX、OXFORD等PCI控制器生产商来说,她们控制器IC都满足这些规
定,顾客不必考虑,但是如果使用CPLD/FPGA来实现PCI控制器则必要考虑使用型号与否满足这些规定
,普通Altera、Xilinx等CPLD/FPGA厂商会在其数据手册中明确声明该型号CPLD/FPGA与否兼容PCI信号规
范。
好了,普通32位33MHz
PCI卡布线还是比较简朴,重要满足长度规定就可以了。其实如果没有非
常严格按照布线规定来作话普通也不会浮现问题,但是依照主板芯片组不同,一旦引起信号兼容性问
题,要硬件调试PCI卡,那将是电路设计中最痛苦经历了。
总结: PCB设计中注意事项
作为一种电子工程师设计电路是一项必备硬功夫,但是原理设计再完美,如果电路板设计不适当性能将大打折扣,严重时甚至不能正常工作总结出如下某些PCB设计中应当注意地方,但愿能对您有所启示
不论用什么软件,PCB设计有个大体程序,按顺序来会省时省力,因而我将按制作流程来简介一下(由于protel界面风格与windows视窗接近,操作习惯也相近,且有强大仿真功能,使用人比较多,将以此软件作阐明)
原理图设计是前期准备工作,经常用到初学者为了省事直接就去画PCB板了,这样将得不偿失,对简朴板子,如果纯熟流程,不妨可以跳过但是对于初学者一定要按流程来,这样一方面可以养成良好习惯,另一方面对复杂电路也只有这样才干避免出错
在画原理图时,层次设计时要注意各个文献最后要连接为一种整体,这同样对后来工作有重要意义由于,软件差别有些软件会浮现看似相连实际未连(电气性能上)状况如果不用有关检测工具检测,万一出了问题,等板子做好了才发现就晚了因而屡次强调按顺序来做重要性,但愿引起人们注意
原理图是依照设计项目来,只要电性连接对的没什么好说下面咱们重点讨论一下详细制板程序中问题
[ 本帖最后由 anboapple 于 -1-29 15:36 编辑 ]
搜索更多有关主题帖子:设计 电路板设计 硬功夫 程序 风格
有关主题
· USB芯片HOST电路及PCB设计注意事项
· Protel布线设计注意事项
· DRC检测出错
· Allegro线宽、间距、等长、差分
UID
187921
帖子
47
精华
0
威望
0
芯币
135 枚
E金币
0 枚
阅读权限
10
在线时间
31 小时
注册时间
-1-9
最后登录
-7-10
查看详细资料
回答 | 引用 | 评分 | 建议精华 | 建议删除 | 道具 TOP↑
anboapple
一粒金砂
芯币
135 枚
E金币
0 枚
· 个人空间
· 发短消息
· 加为朋友
· 当前离线
anboapple所有文章
沙发 大 中 小 刊登于 -1-29 11:04 只看该作者
l、制作物理边框
封闭物理边框对后来元件布局、走线来说是个基本平台,也对自动布局起着约束作用,否则,从原理图过来元件会不知所措但这里一定要注意精准,否则后来浮现安装问题麻烦可就大了尚有就是拐角地方最佳用圆弧,一方面可以避免尖角划伤工人,同步又可以减轻应力作用此前我一种产品老是在运送过程中有个别机器浮现面壳PCB板断裂状况,改用圆弧后就好了 2、元件和网络引入
把元件和网络引人画好边框中应当很简朴,但是这里往往会出问题,一定要细心地按提示错误逐个解决,否则背面要费更大力气这里问题普通来说有如下某些:
元件封装形式找不到,元件网络问题,有未使用元件或管脚,对照提示这些问题可以不久搞定3、元件布局
元件布局与走线对产品寿命、稳定性、电磁兼容均有很大影响,是应当特别注意地方普通来说应当有如下某些原则:
3.l放置顺序
先放置与构造关于固定位置元器件,如电源插座、批示灯、开关、连接件之类,这些器件放置好后用软件LOCK功能将其锁定,使之后来不会被误移动再放置线路上特殊元件和大元器件,如发热元件、变压器、IC等最后放置小器件
3.2注意散热
元件布局还要特别注意散热问题对于大功率电路,应当将那些发热元件如功率管、变压器等尽量靠边分散布局放置,便于热量散发,不要集中在一种地方,也不要高电容太近以免使电解液过早老化 4、布线
布线原则
走线学问是非常高深,每人都会有自己体会,但还是有些通行原则
◆高频数字电路走线细某些、短某些好
◆大电流信号、高电压信号与小信号之间应当注意隔离(隔离距离与要承受耐压关于,普通状况下在2KV时板上要距离2mm,在此之上以比例算还要加大,例如若要承受3KV耐压测试,则高低压线路之间距离应在3.5mm以上,许多状况下为避免爬电,还在印制线路板上高低压之间开槽)
◆两面板布线时,两面导线宜互相垂直、斜交、或弯曲走线,避免互相平行,以减小寄生耦合;作为电路输人及输出用印制导线应尽量避兔相邻平行,以免发生回授,在这些导线之间最佳加接地线
◆走线拐角尽量不不大于90度,杜绝90度如下拐角,也尽量少用90度拐角
◆同是地址线或者数据线,走线长度差别不要太大,否则短线某些要人为走弯线作补偿
◆走线尽量走在焊接面,特别是通孔工艺PCB
◆尽量少用过孔、跳线
◆单面板焊盘必要要大,焊盘相连线一定要粗,能放泪滴就放泪滴,普通单面板厂家质量不会较好,否则对焊接和RE-WORK都会有问题
◆大面积敷铜要用网格状,以防止波焊时板子产气愤泡和由于热应力作用而弯曲,但在特殊场合下要考虑GND流向,大小,不能简朴用铜箔填充了事,而是需要去走线
◆元器件和走线不能太靠边放,普通单面板多为纸质板,受力后容易断裂,如果在边沿连线或放元器件就会受到影响
◆必要考虑生产、调试、维修以便性
对模仿电路来说解决地问题是很重要,地上产生噪声往往不便预料,可是一旦产生将会带来极大麻烦,应当未雨绸缎对于功放电路,极微小地噪声都会由于后级放大对音质产生明显影响;在高精度A/D转换电路中,如果地线上有高频分量存在将会产生一定温漂,影响放大器工作这时可以在板子4角加退藕电容,一脚和板子上地连,一脚连到安装孔上去(通过螺钉和机壳连),这样可将此分量虑去,放大器及AD也就稳定了
此外,电磁兼容问题在当前人们对环保产品倍加关注状况下显得更加重要了普通来说电磁信号来源有3个:信号源,辐射,传播线晶振是常用一种高频信号源,在功率谱上晶振各次谐波能量值会明显高出平均值可行做法是控制信号幅度,晶振外壳接地,对干扰信号进行屏蔽,采用特殊滤波电路及器件等
需要特别阐明是蛇形走线,由于应用场合不同其作用也是不同,在电脑主板中用在某些时钟信号上,如 PCIClk、AGP-Clk,它作用有两点:1、阻抗匹配 2、滤波电感
对某些重要信号,如 INTELHUB架构中HUBLink,一共13根,频率可达233MHZ,规定必要严格等长,以消除时滞导致隐患,这时,蛇形走线是唯一解决办法
普通来讲,蛇形走线线距>=2倍线宽;若在普通PCB板中,除了具备滤波电感作用外,还可作为收音机天线电感线圈等等 5、调节完善
完毕布线后,要做就是对文字、个别元件、走线做些调节以及敷铜(这项工作不适当太早,否则会影响速度,又给布线带来麻烦),同样是为了便于进行生产、调试、维修
敷铜普通指以大面积铜箔去填充布线后留下空白区,可以铺GND铜箔,也可以铺VCC铜箔(但这样一旦短路容易烧毁器件,最佳接地,除非不得已用来加大电源导通面积,以承受较大电流才接VCC)包地则普通指用两根地线(TRAC)包住一撮有特殊规定信号线,防止它被别人干扰或干扰别人
如果用敷铜代替地线一定要注意整个地与否连通,电流大小、流向与有无特殊规定,以保证减少不必要失误 6、检查核对网络
有时候会由于误操作或疏忽导致所画板子网络关系与原理图不同,这时检察核对是很有必要因此画完后来切不可急于交给制版厂家,应当先做核对,后再进行后续工作 7、使用仿真功能
完毕这些工作后,如果时间容许还可以进行软件仿真特别是高频数字电路,这样可以提前发现某些问题,大大减少后来调试工作量
UID
187921
帖子
47
精华
0
威望
0
芯币
135 枚
E金币
0 枚
阅读权限
10
在线时间
31 小时
注册时间
-1-9
最后登录
-7-10
查看详细资料
回答 | 引用 | 评分 | 建议精华 | 建议删除 | 道具 TOP↑
anboapple
一粒金砂
芯币
135 枚
E金币
0 枚
· 个人空间
· 发短消息
· 加为朋友
· 当前离线
anboapple所有文章
板凳 大 中 小 刊登于 -1-29 15:35 只看该作者
powerpcb开始设立:
1. 设立钻孔对,对于pcb中用到钻孔对药清晰,普通是top到bottom层。呵呵,如果有埋孔和盲孔就要再设立了。
2.设立pcb布线规则之类,
3.导入原理图网表,然后同步起来logic和pcb,再执行Tools/Disperse Component打散元器件。
4.设立颜色
5.设立过孔 setup/Pad Stacks
6.设立布线角度和DRC检查 Tools/Options中Design选项卡
7.设立布线参数,Tools/Options中Routing选项卡
8.设立设计栅格和过孔栅格 Tools/Options中Grids选项卡
UID
187921
帖子
47
精华
0
威望
0
芯币
135 枚
E金币
0 枚
阅读权限
10
在线时间
31 小时
注册时间
-1-9
最后登录
-7-10
查看详细资料
回答 | 引用 | 评分 | 建议精华 | 建议删除 | 道具 TOP↑
anboapple
一粒金砂
芯币
135 枚
E金币
0 枚
· 个人空间
· 发短消息
· 加为朋友
· 当前离线
anboapple所有文章
4楼 大 中 小 刊登于 -1-29 15:43 只看该作者
关于在powerpcb中迅速绕线办法:
第一步:在setup/preferences面板design下miters中设立为arc,且ratio为3.5。
第二步:布直角线。
第三步:选中该线,右击鼠标,选中add miters命令即可不久画出绕线。
你可先走直角线,把线绕等长,但普通要饶长一点,由于在直角生成弧度角后,线长将变短!
第一步,走直角线
第二步,按着shift点线,选中后,右键点出菜单,选取“add miters”,这样就可得到点特性比较好弧形走线了,并且也比较快!
显示覆铜外框必要在preferences->split/mixed plane->mixed plane display中设立快捷键:R 变化显示线宽到;W 变化线宽到QL 迅速测量配线长度,用法:一方面选中线段,网络或者配线对,然后输入QL就会得到报告。Q 迅速测量,可以测量dx,dy,之类。PO 自动覆铜外形显示切换;O 用外形显示焊盘和配线;N 用来让NET高亮显示,如 N GND高亮显示地。对于差分信号线实用解释:差分线事实上是两条平行耦合线,耦合线两个导体电压幅度相等、相位相反。例如你经常在电路图上看到TX+和TX-就是一对差分线。由于差分线又阻抗规定,因此一对差分线线宽、线据均有详细规定。走差分线好处是减少串扰,在传播不持续时减少损失。
展开阅读全文