收藏 分销(赏)

单片机外文翻译—MAX-II-CPLD系列概述及应用(英文-译文).doc

上传人:w****g 文档编号:2572754 上传时间:2024-06-01 格式:DOC 页数:8 大小:83.50KB
下载 相关 举报
单片机外文翻译—MAX-II-CPLD系列概述及应用(英文-译文).doc_第1页
第1页 / 共8页
单片机外文翻译—MAX-II-CPLD系列概述及应用(英文-译文).doc_第2页
第2页 / 共8页
单片机外文翻译—MAX-II-CPLD系列概述及应用(英文-译文).doc_第3页
第3页 / 共8页
单片机外文翻译—MAX-II-CPLD系列概述及应用(英文-译文).doc_第4页
第4页 / 共8页
单片机外文翻译—MAX-II-CPLD系列概述及应用(英文-译文).doc_第5页
第5页 / 共8页
点击查看更多>>
资源描述

1、MAX II CPLD: Lowest Power, Lowest Cost CPLD Family Ever Alteras MAX II family of CPLD family are the lowest power, lowest cost CPLDs ever. MAX II CPLD family is based on a groundbreaking architecture that delivers the lowest power and the lowest cost per I/O pin of any CPLD family. With the introduc

2、tion of the MAX IIZ CPLD, there are now three variants that all use the same innovative CPLD architecture: MAX II CPLD MAX IIG CPLD MAX IIZ CPLD This instant-on, non-volatile CPLD family targets general-purpose, low-density logic andportable applications, such as cellular handset design. In addition

3、 to delivering the lowest cost for traditional CPLD designs, the MAX II CPLD drives power and cost improvements to higher densities, enabling you to use a MAX II CPLD in place of a higher power or higher cost ASSP or and standard-logic CPLD. Advanced CPLD features The MAX II CPLD enables a high leve

4、l of functional integration to reduce system design costs. This section describes the advanced features found in every MAX II CPLD. Low power CPLD One-tenth the power consumption (compared toa previous-generation 3.3-VMAX CPLD) 1.8-V core voltage for reduced power consumption and increased reliabili

5、ty CPLD industrys lowest standby specification, allowing longer usein battery powered applications Auto start/stop capability for turning off the CPLD when not in use Cost-optimized architecture Four times the density at half the price (compared to previous MAXCPLD generations) Designedfor minimum d

6、ie size, giving the lowest cost per I/O pin in the industry High performance Support for internal clock frequency rates of up to 300 MHz Twicethe performance (compared to a 3.3-V MAX CPLD) Unique features On-board oscillatorand userflashmemory Reduces chip count by eliminating discrete oscillators o

7、rnon-volatile storage devices Real-time in-system programmability (ISP) Capable of downloading a second design while the device is operational Reduces the cost of remote field updates MultiVolt core flexibility On-chip voltage regulator accepts 3.3-V, 2.5-V, or 1.8-V supply Simplifies board design w

8、ith fewer power rails Parallel flash loader megafunction Improves configuration efficiency of non-JTAG-compliant flash devices on the board Simplifies board management by allowing JTAG command implementation via the MAX IICPLD I/O capabilities MultiVolt I/O capability allows interface with devices a

9、t 1.5-V, 1.8-V, 2.5-V, or 3.3-V logic levels Schmitt triggers, programmable slew rate, andprogrammable drive strength improve signal integrity Easiest-to-use software Alteras no-cost QuartusII Web Edition software supports all devices in the MAX II CPLD familyandoptimizes pin-locked fittingand perfo

10、rmance New MAX+PLUSII look-and-feel option in the Quartus II software enhances ease of use CPLD Applications The MAX II CPLD family targets common control path applications, including: Power-up sequencing System configuration I/O expansion Interface bridging MAX II CPLD系列概述及应用 Altera的MAX II 系列CPLD是有

11、史以来功耗最低、成本最低的CPLD。MAX II CPLD基于突破性的体系结构,在所有CPLD系列中,其单位I/O引脚的功耗和成本都是最低的。随着MAX IIZ的推出,有三种型号产品都使用了同样的创新CPLD体系结构: MAX II CPLD MAX IIG CPLD MAX IIZ CPLD 这一瞬时接通的非易失器件系列面向蜂窝手机设计等通用低密度逻辑应用。不但具有传统CPLD设计的低成本特性,MAX II CPLD还进一步提高了高密度产品的功耗和成本优势,这样,您可以使用MAX II CPLD来替代高功耗和高成本ASSP以及标准逻辑CPLD。 MAX II 器件系列的高级特性 MAX II

12、 CPLD支持高级功能集成,以降低系统设计成本。这一部分介绍MAX II CPLD的高级特性。 低功耗 十分之一的功耗 (和前一代3.3V MAX器件相比) 1.8V内核电压降低了功耗,提高可靠性。 CPLD业界最低的待机规范,大大延长了电池供电时间。 自动启动/停止功能,CPLD不使用时关断。 低成本体系结构 以一半的价格实现四倍的密度 (和前一代 MAX 器件相比) 通过设计,减小了管芯面积,单位I/O引脚成本在业界是最低的。 高性能 支持高达300 MHz的内部时钟频率 性能加倍(和3.3-V MAX器件相比 ) 独特的特性 板上振荡器和用户闪存 不需要分立振荡器或者非易失存储器,减少了

13、芯片数量。 实时在系统可编程能力(ISP) 器件工作时,可下载第二个设计。 降低了远程现场更新的成本 灵活的MultiVolt内核 片内电压稳压器支持3.3-V、2.5-V和1.8-V供电 减少了电源数量,简化了电路板设计。 并行闪存加载程序宏功能 提高了板上不兼容JTAG闪存的配置效率 通过MAX II 器件实现JTAG命令,简化了电路板管理。 I/O能力 MultiVolt I/O支持和1.5-V、1.8-V、2.5-V以及3.3-V逻辑电平器件的接口 施密特触发器、可编程摆率和可编程驱动能力提高了信号完整性 使用方便的软件 Altera免费的Quartus II 网络版软件支持所有的MA

14、X II CPLD,优化了引脚锁定适配,提高了性能。 Quartus II 软件中新的MAX+PLUS II “look-and-feel”选项增强了软件的易用性 MAX II CPLD应用 MAX II 器件面向常见的控制通道应用,包括: 上电排序 系统配置 I/O扩展 接口桥接 目 录第一章 总 论1第一节 项目概述1第二节 可行性研究的依据3第三节 可行性研究的范围和内容3第五节 技术经济指标4第二章 项目背景和建设的必要性5第一节 项目提出的背景5第二节 项目建设的必要性7第三章需求分析及服务规模与标准9第一节需求分析9第二节服务规模与标准10第四章项目选址及建设条件13第一节 项目选

15、址13第二节项目区自然条件13第三节项目区社会经济条件18第四节项目区基础设施状况20第五章规划设计和建设方案23第一节 设计依据和目标23第二节 规划方案分析25第三节 建设方案31第六章消 防46第七章环保和劳动安全卫生47第一节 环境保护47第二节 劳动安全卫生48第三节 建议50第八章节能分析52第一节 概 述52第二节 节能设计依据52第三节 能耗分析53第四节 节能措施54第九章项目组织管理和实施进度58第一节 项目组织管理58第二节进度计划安排60第十章招投标方案62第一节招标管理62第二节项目招标基本情况65第十一章投资估算与资金筹措66第一节 投资估算66第二节 资金筹措70第十二章效益分析71第一节 经济效益71第二节 社会效益73第十三章结 论75

展开阅读全文
相似文档                                   自信AI助手自信AI助手
猜你喜欢                                   自信AI导航自信AI导航
搜索标签

当前位置:首页 > 教育专区 > 其他

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2024 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服