资源描述
(第一套)
一、填空题:(每空1分,共15分)
1.逻辑函数的两种标准形式分别为( )、( )。
2.将2004个“1”异或起来得到的结果是( )。
3.半导体存储器的结构主要包含三个部分,分别是( )、()、( )。
4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为( )v;当输入为10001000,则输出电压为( )v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,( )和( )是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对( )进行编程设定其( )的工作模式来实现的,而且由于采用了( )的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)
1. 1. 将逻辑函数 P=AB+AC写成与或非型表达式,并用集电极开路门来实现。
2. 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路,写出F1、F2的逻辑表达式,说明电路的逻辑功能。图中所用器件是8选1数据选择器 74LS151。
四、设计一位十进制数的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最简与非门实现的逻辑电路图。 (15分)
五、已知电路及CP、A的波形如图5(a)(b)所示,设触发器的初态均为“0”,试画出输出端B和C 的波形。
(8分)
B
C
六、用T触发器和异或门构成的某种电路如图6(a)所示,在示波器上观察到波形如图6(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
七、电路如图7所示,其中RA=RB=10kΩ,C=0.1μf,试问:
1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=?
2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,列出状态转换表,画出完整的状态转换图;
3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=6/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态? (共15分)
八、图8所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉分频电路。ROM中的数据见表8所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。 (16分)
表8
地址输入
数据输出
A3 A2 A1 A0
D3 D2 D1 D0
0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
1 0 0 0
1 0 0 1
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1
1 1 1 1
0 0 0 0
0 0 1 1
0 1 0 0
0 1 0 1
1 0 1 0
1 0 0 1
1 0 0 0
1 1 1 1
1 1 0 0
0 0 0 1
0 0 1 0
0 0 0 1
0 1 0 0
0 1 1 1
0 0 0 0
CP波形如图所示:
(第一套)参考答案
一、 一、填空(每空1分,共15分)
1.
2.0 3.地址译码器、存储矩阵、输出缓冲器 4.0.039、5.31
5.双积分型、逐次逼近型 6.施密特触发器、单稳态触发器
7.结构控制字、输出逻辑宏单元、E2CMO
二、根据要求作题:(共15分)
1.,OC门线与实现图略
2.
三、
(1) 列真值表:
(2) 逻辑功能:全减器
四、设用A3A2A1A0表示该数,输出F。列出真值表如下:
逻辑表达式为:
逻辑图如下:
五、
六、T=1, 连线,图略。
七、1.多谐振荡器 f0=476Hz;
2.写出驱动方程3分,状态方程3分,列出状态转换000->100->110->111->011->001->回到100;
3.Q3Q2Q1=100(3分)
八、 D3、D2、D1、D0频率比分别是1/15、3/15、5/15、7/15;
(第二套)
一、填空题:(每空1分,共16分)
1.逻辑函数有四种表示方法,它们分别是( )、( )、( )和( )。
2.将2004个“1”异或起来得到的结果是( )。
3目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和()电路。
4.施密特触发器有( )个稳定状态.,多谐振荡器有( )个稳定状态。
5.已知Intel2114是1K* 4位的RAM集成电路芯片,它有地址线( )条,数据线()条。
6.已知被转换的信号的上限截止频率为10kHz,则A/D转换器的采样频率应高于( )kHz;完成一次转换所用的时间应小于( )。
7.GAL器件的全称是( ),与PAL相比,它的输出电路是通过编程设定其( )的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使用更为方便灵活。
二、根据要求作题:(共16分)
3. 1. 试画出用反相器和集电极开路与非门实现逻辑函数 。
2、图1、2中电路由TTL门电路构成,图3由CMOS门电路构成,试分别写出F1、F2、F3的表达式。
三、已知电路及输入波形如图4(a)(b)所示,其中FF1是D锁存器,FF2是维持-阻塞D触发器,根据CP和D的输入波形画出Q1和Q2的输出波形。设触发器的初始状态均为0。
四、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。
五、设计一位8421BCD码的判奇电路,当输入码为奇数时,输出为1,否则为0。要求使用两种方法实现:
(1)用最简与非门实现,画出逻辑电路图;
(2)用一片8选1数据选择器74LS151加若干门电路实现,画出电路图。 (20分
六、电路如图7所示,其中RA=RB=10kΩ,C=0.1μf,试问:
1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=?
2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;
4. 2. 设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=5/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?
七、集成4位二进制加法计数器74161的连接图如图8所示,LD是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;LD为低电平时电路开始置数,LD为高电平时电路计数。试分析电路的功能。要求:
(1)列出状态转换表; (2)检验自启动能力;
(3)说明计数模值。 (15分)
(第二套)参考答案
二、 一、填空(每空1分,共16分)
1. 真值表、逻辑图、逻辑表达式、卡诺图; 2.0;
3.TTL 、 CMOS ; 4.两、0 ; 5.10 、4 ;
6.20 、50μS; 7.通用阵列逻辑、输出逻辑宏单元、E2CMOS;
二、根据要求作题:(共16分)
1.A
B
R
+VCC
C
2.
三、
四、(1)表达式
(2)真值表
(3)逻辑功能为:全减器
五、首先,根据电路逻辑描述画出卡诺图:
(1)最简“与-或式”为:;
(2)“与非-与非式”为:
(与非门实现图略)
六、
(1) (1) 多谐振荡器;
(2) (2) 驱动方程:
状态方程:
状态转换图:
(3)初态为000,五个周期后将保持在100状态。
七、(1)状态转换图:
(2)可以自启动; (3)模=8;
(第三套)
一、填空(每题1分,共10分)
1. TTL门电路输出高电平为 V,阈值电压为 V;
2. 触发器按动作特点可分为基本型、 、 和边沿型;
3. 组合逻辑电路产生竞争冒险的内因是 ;
4. 三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为 ;
5. 如果要把一宽脉冲变换为窄脉冲应采用 触发器;
6. RAM的扩展可分为 、 扩展两种;
7. PAL是 可编程,EPROM是 可编程;
8. GAL中的OLMC可组态为专用输入、 、寄存反馈输出等几种工作模式;
9. 四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为 V;
10. 如果一输入电压的最大值为1V,采用3位ADC时它的量化阶距为 V。
(第三套)参考答案
一、 一、填空题:
1. 1. 3.4 V 、1.4 V ; 2. 同步型 、主从型 ;
2. 3. 逻辑器件的传输延时 ; 4. 001 ;
3. 5. 积分型单稳态 ; 6. 字扩展 、位扩展 ;
4. 7. 与阵列 、或阵列 ; 8. 组合输出 ;
9. 5/3 V ; 10. 1/7 V;
(第四套)
一、填空(每题2分,共20分)
1. 如图1所示,A=0时,Y= ;A=1,B=0时,Y= ;
2. ,Y的最简与或式为 ;
3. 如图2所示为TTL的TSL门电路,EN=0时,Y为 ,EN=1时,Y= ;
4. 触发器按逻辑功能可分为RSF、JKF、 、 和DF;
5. 四位二进制减法计数器的初始状态为0011,四个CP脉冲后它的状态为 ;
6. EPROM2864的有 地址输入端,有 数据输出端;
7. 数字系统按组成方式可分为 、 两种;
8. GAL是 可编程,GAL中的OLMC称 ;
9. 四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为 V;
10. 如果一输入电压的最大值为1V,采用3位ADC时它的量化阶距为 V。
参考答案
二、 一、填空题:
1. 1. Y=0、Y=1 ; 2. ;
2. 3. 高阻态、; 4. TF 、T’F ;
3. 5. 1111 ; 6. 13个、8个;
4. 7. 组合逻辑电路、时序逻辑电路 ; 8. 与阵列、输出逻辑宏单元 ;
5. 9. 5/3 ; 10. 1/7 ;
12 / 12
展开阅读全文