ImageVerifierCode 换一换
格式:PPT , 页数:31 ,大小:1.24MB ,
资源ID:683349      下载积分:11 金币
验证码下载
登录下载
邮箱/手机:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/683349.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  
声明  |  会员权益     获赠5币     写作写作

1、填表:    下载求助     留言反馈    退款申请
2、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
3、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
4、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
5、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【胜****】。
6、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
7、本文档遇到问题,请及时私信或留言给本站上传会员【胜****】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。

注意事项

本文(EDA技术与Verilog设计第六章课后习题部分答案PPT课件.ppt)为本站上传会员【胜****】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4008-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

EDA技术与Verilog设计第六章课后习题部分答案PPT课件.ppt

1、6-116-11 试编写求补码的Verilog程序,输入是带符号的8位二进制数module wytest(data_in,data_out);/习题6-11 input7:0 data_in;output7:0 data_out;reg7:0 data_out;always(data_in)begin if(data_in7)/正数负数判断,从最高是否为1来判断 data_out=(data_in)+1)|8h80;else data_out=data_in;end endmodule16-11仿真波形8A-原码表示的十进制数-10 0A-十进制数10B6-原码表示的十进制数-54 36-十进

2、制数5380-原码表示的十进制数12826-12 6-12 编写两个四位二进制数相减的verilog程序v module wytest(opr1,opr2,out_data);/完成Opr1-opr2的运算v input3:0 opr1,opr2;v output4:0 out_data;v v reg3:0 out;v reg cout;v function3:0 abs;v input3:0 data;v case(data3)v 1b0:abs=data;v 1b1:abs=(data)+1;/对负数求绝对值,按位取反再加1v endcasev endfunction 36-12valw

3、ays(opr1 or opr2)v case(opr13,opr23)v 2b00:cout,out=opr1-opr2;/两个正数相减v 2b01:cout,out=opr1+abs(opr2);/正数减负数,化为加v 法运算v 2b10:cout,out=-(abs(opr1)+opr2);/负数减正数,化为加v 法再取反 v 2b11:cout,out=abs(opr2)-abs(opr1);/负数相减,化为绝v 对值相减(顺序调换)v endcasev vassign out_data=cout,out;v vendmodule46-126-12 仿真波形56-13 6-13 有一个

4、比较电路,当输入的一位BCD码 大于4时,输出1,否则输出0。module wytest(bcd_in,out);input3:0 bcd_in;output out;assign out=(bcd_in4)?1:0;endmodule66-13仿真波形76-13vmodule wytest(bcd_in,out);/习题6-13v input3:0 bcd_in;v output out;v /assign out=(bcd_in4)?1:0;v v reg out;v always(bcd_in)v if(bcd_in-40)v out=1;v elsev out=0;vendmodule

5、86-1396-14试编写一个实现3输入与非门的verilog程序;vmodule wytest(a,o);vinput2:0 a;voutput o;vnand nand3(o,a0,a1,a2);vendmodule106-14116-156-15 设计74138译码器电路 126-15vmodule wytest(s1,s2,in,out);vinput s1;vinput1:0 s2;vinput2:0 in;voutput7:0 out;vreg8:0 out;valways(s1 or s2 or in)vbeginv if(s1=0)v out=8hff;v else if(!s

6、20)|(!s21)v out=8hff;velsev case(in)v 3d0:out=8b11111110;v 3d1:out=8b11111101;v 3d2:out=8b11111011;v 3d3:out=8b11110111;v 3d4:out=8b11101111;v 3d5:out=8b11011111;v 3d6:out=8b10111111;v 3d7:out=8b01111111;v endcasevendvendmodule 136-15146-16CO=Q3 Q2 Q1 Q0 CTT注意:异步清零、同步置位6-16 设计一个74161的电路。156-16vmodul

7、e wytest(reset,load,ctt,ctp,clk,data_in,out,co);/习题6-16vinput reset,load,ctt,ctp,clk;vinput3:0 data_in;voutput3:0 out;voutput co;vreg3:0 out;vreg co;valways(posedge clk or negedge reset)v v if(!reset)v beginv out=4b0;v co=1b0;v endv else if(!load)v out=data_in;v else if(!ctt)v out=out;v else if(!ctp

8、)v out=out;v elsev beginv out=out+1;v if(out=14)v co=1;v elsev co=0;v endvendmodule 166-1617四级流水线实现的32位加法器module wytest(clk,a,b,sum,cout);input31:0 a,b;input clk;output31:0 sum;output cout;/最后输出的结果reg31:0 sum;reg cout;/第一级流水线的输出reg7:0 fist_sum;reg first_cout;/第一级流水线要缓存的数据/未用的数据缓存 reg7:0 first_a_31_2

9、4,first_a_23_16,first_a_15_8;reg7:0 first_b_31_24,first_b_23_16,first_b_15_8;18四级流水线实现的32位加法器v/第二级流水线的输出vreg7:0 second_sum;vreg second_cout;v/第二级流水线要缓存的数据v/未用的数据缓存 vreg7:0 second_a_31_24,second_a_23_16;vreg7:0 second_b_31_24,second_b_23_16;v/第一级流水线计算结果缓存vreg7:0 first_sum_1;/第一级流水线计算结果第一次缓存v/第三级流水线输出

10、vreg7:0 third_sum;vreg third_cout;v/第三级流水线要缓存的数据v/未用的数据缓存 vreg7:0 third_a_31_24;vreg7:0 third_b_31_24;v/第一级、第二级流水线计算结果缓存vreg7:0 first_sum_2;/第一级流水线计算结果第二次缓存;vreg7:0 second_sum_1;/第二级流水线计算结果第一次缓存;19四级流水线实现的32位加法器/第一级流水线always(posedge clk)begin first_cout,fist_sum=a7:0+b7:0+cout;first_a_31_24=a31:24;f

11、irst_b_31_24=b31:24;first_a_23_16=a23:16;first_b_23_16=b23:16;first_a_15_8=a15:8;first_b_15_8=b15:8;end/第二级流水线always(posedge clk)begin second_cout,second_sum=first_a_15_8+first_b_15_8+first_cout;second_a_31_24=first_a_31_24;second_b_31_24=first_b_31_24;second_a_23_16=first_a_23_16;second_b_23_16=fir

12、st_b_23_16;first_sum_1=fist_sum;end20四级流水线实现的32位加法器/第三级流水线always(posedge clk)beginthird_cout,third_sum=second_a_23_16+second_b_23_16+second_cout;third_a_31_24=second_a_31_24;third_b_31_24=second_b_31_24;first_sum_2=first_sum_1;second_sum_1=second_sum;end/第四级流水线always(posedge clk)begin cout,sum31:24=

13、third_a_31_24+third_b_31_24+third_cout;sum23:0=third_sum,second_sum_1,first_sum_2;endendmodule21四级流水线实现的32位加法器228x8乘法器实现module wytest(out,a,b,clk);input7:0 a,b;input clk;output15:0 out;reg15:0 out;reg3:0 firsta,firstb;reg3:0 seconda,secondb;wire7:0 outa,outb,outc,outd;always(posedge clk)begin firsta

14、3:0=a7:4;seconda3:0=a3:0;firstb3:0=b7:4;secondb3:0=b3:0;endmul4x4 m1(outa,firsta,firstb,clk),m2(outb,seconda,firstb,clk),m3(outc,firsta,secondb,clk),m4(outd,seconda,secondb,clk);always(posedge clk)out=(outa8)+(outb4)+(outc 4)+outd;endmodule238x8乘法器实现用另一种方法实现:将8位数字分成4段,每段两位,那么操作数可表示如下:A=A1X26+A2X24+A

15、3X22+A4 B=B1X26+B2X24+B3X22+B4 AXB=(A1X26+A2X24+A3X22+A4)X(B1X26+B2X24+B3X22+B4)上式展开后,要做16次2X2的乘法,调用16次lookup函数 然后再做移位相加的处理。247-5 编写4位并-串转换电路module wytest(clk,rst,in,out);input clk,rst;input3:0 in;output out;reg out;reg1:0 i;always(posedge clk)begin if(rst)begin i=2d0;out=1d0;end else if(i=3)begin o

16、ut=ini;i=i+1;end end25模为9的占空比50%的奇数分频vmodule wytest(RESET,CLK,COUT);vinput CLK,RESET;output COUT;vreg3:03:0 m,n;vwire COUT;vreg COUT1,COUT2;vassign COUT=COUT1|COUT2;valways(posedge CLK)vbeginv if(!RESET)v begin v COUT1=0;/输出信号初出信号初态为0v m=0;/计数初数初值为0v endelse if(RESET)begin if(m=8)/n-1 begin m=0;end

17、else m=m+1;if(m=3)/N/2-1.5 COUT1=COUT1;else if(m=7)/N-2 COUT1=COUT1;endend26always(negedge CLK)begin if(!RESET)begin COUT2=0;n=0;endelse if(RESET)begin if(n=8)begin n=0;end else n=n+1;if(n=3)COUT2=COUT2;else if(n=7)COUT2=COUT2;endendEndmodule模为9的占空比50%的奇数分频27模为9.3的小数分频分分频方法方法:9分分频7次,次,10分分频3次次vmodul

18、e fdiv8_1(clk_in,rst,clk_out);vinput clk_in,rst;voutput clk_out;vreg clk_out;vreg3:0 cnt1;/cnt1计8分分频的次数的次数vreg3:0 cnt2;/cnt2为两个分两个分频器的器的计数数值valways(posedge clk_in or posedge rst)vbeginv if(rst)v begin v cnt1=0;cnt2=0;clk_out=0;v endv else if(cnt17)/9分分频7次次v begin v if(cnt28)/9分分频的前的前8个脉冲的个脉冲的处理理v be

19、gin v cnt2=cnt2+1;v clk_out=0;v endv else /处理最后一个理最后一个输入脉冲入脉冲v beginv cnt2=0;v clk_out=1;v cnt1=cnt1+1;v end v end28模为9.3的小数分频 else if(cnt110cnt110)begin if(cnt29cnt29)/10分频的前9个脉冲处理 begin cnt2=cnt2+1;clk_out=0;end else begin cnt2=0;clk_out=1;if if(cnt1=9cnt1=9)cnt1=0;cnt1=0;else cnt1=cnt1+1;else cnt

20、1=cnt1+1;end endendendmodule29习题10-3 “1001”二进制序列检测器S0S1S2S31/00/00/00/01/11/01/00/0RESET30vmodule wytest(reset,clk,in,out);vinput reset,clk,in;voutput out;vreg out;vreg1:0 state,next_state;vparameter s0=2d0,s1=2d1,s2=2d2,s3=2d3;valways(posedge clk)vbeginv if(!reset)v state=s0;v elsev state=next_stat

21、e;vendvalways(state or in)vcase(state)vs0:if(in=1)next_state=s1;v else next_state=s0;vs1:if(in=0)next_state=s2;v else next_state=s1;vs2:if(in=0)next_state=s3;v else next_state=s1;vs3:if(in=1)next_state=s1;v else next_state=s0;vdefault:next_state=s0;vendcasealways(state or in)case(state)s0:if(in=1)out=0;else out=0;s1:if(in=0)out=0;else out=0;s2:if(in=0)out=0;else out=0;s3:if(in=1)out=1;else out=0;default:out=0;endcaseendmodule31

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服