ImageVerifierCode 换一换
格式:DOC , 页数:6 ,大小:126.50KB ,
资源ID:6268642      下载积分:10 金币
快捷注册下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/6268642.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

开通VIP折扣优惠下载文档

            查看会员权益                  [ 下载后找不到文档?]

填表反馈(24小时):  下载求助     关注领币    退款申请

开具发票请登录PC端进行申请

   平台协调中心        【在线客服】        免费申请共赢上传

权利声明

1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。

注意事项

本文(实验六 流水线与分频技术.doc)为本站上传会员【pc****0】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4009-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

实验六 流水线与分频技术.doc

1、 实验六:流水线与分频设计实验 班级: 姓名: 学号: 作业完成后,以班级为单位,班长或课代表收集齐电子版实验报告,统一提交. 文件命名规则如“通1_王五_学号” 一、实验目的 1、 掌握分频技术思路 2、 掌握流水线设计的方法和基本形式 二、预习要求 1.了解veirlogHDL行为语句。 2..流水线和分频设计方法。 三、 实验基本概念 o 偶数分频2N:模N计数器,0到N,输出翻转 o 奇数分频2N+1: n (1)占空比X/(2N+1):用模2N+1的计数器,0

2、翻转,计数到2N+1再再翻转,并复位计数器。 n (2)占空比50%:基于(1)中占空比为非50%的输出时钟在输入时钟的上升沿触发翻转;若在同一个输入时钟周期内,此计数器的两次输出时钟翻转分别在与(1)中对应的下降沿触发翻转,输出的时钟与(1)中输出的时钟进行逻辑或,即可得到占空比为50%的奇数倍分频时钟。当然其输出端再与偶数倍分频器串接则可以实现偶数倍分频。 o N-0.5分频: n N模计数器,从0开始上升沿奇数,N-1时输出翻转,在时钟翻转后经历0.5个周期时,计数器输出时钟必须进行再次翻转,即当CLK为下降沿时计数器的输入端应为上升沿脉冲,使计数器计数达到N而复位为0重新开始

3、计数同时输出时钟翻转。这个过程所要做的就是对CLK进行适当的变换,使之送给计数器的触发时钟每经历N-0.5个周期就翻转一次。 o 任意N+A/B分频 n 分别设计一个分频值为N和分频值N+1的整数分频器,采用脉冲计数来控制单位时间内两个分频器出现的次数。 n 设N出现的频率为a,则N×a+(N+1)×(B-a)=N×B+A 求解a=B-A; 所以N+1出现的频率为A。 n 例如: o 8.1分频 N=8 N+1=9 A=1 B=10 a=9 o N*a+(N+1)x1=8*9+9*1 o 10.23分频: N=10 N+1=11 A=23 B=100 a=77

4、 N*a+(N+1)x1=10*77+11*23 o 【例9.10】 占空比50%的奇数分频(模7) o module count7(reset,clk,cout); o input clk,reset; output wire cout; o reg[2:0] m,n; reg cout1,cout2; o assign cout=cout1|cout2; //两个计数器的输出相或 o always @(posedge clk) o begin o if(!reset) begin cout1<=0; m<=0; end o else begin if

5、m==6) m<=0; else m<=m+1; o if(m<3) cout1<=1; else cout1<=0; end o end o always @(negedge clk) o begin o if(!reset) begin cout2<=0; n<=0; end o else begin if(n==6) n<=0; else n<=n+1; o if(n<3) cout2<=1; else cout2<=0; end o end o endmodule o 【例9.11】 占空比50%的奇数分频 o modul

6、e count_num(reset,clk,cout); o parameter NUM=13; o input clk,reset; output wire cout; o reg[4:0] m,n; reg cout1,cout2; o assign cout=cout1|cout2; o always @(posedge clk) o begin if(!reset) begin cout1<=0; m<=0; end o else o begin if(m==NUM-1) m<=0; else m<=m+1; o if(m<(NUM-1)/2) c

7、out1<=1; else cout1<=0; o end o end o always @(negedge clk) o begin if(!reset) begin cout2<=0; n<=0; end o else begin o if(n==NUM-1) n<=0; else n<=n+1; o if(n<(NUM-1)/2) cout2<=1; else cout2<=0; end o end o endmodule o 【例9.12】 5.5半整数分频源代码 o module fdiv5_5(clkin,clr,clkout);

8、o input clkin,clr; output reg clkout; o reg clk1; wire clk2; integer count; o xor xor1(clk2,clkin,clk1); //异或门 o always@(posedge clkout or negedge clr) //2分频器 o begin if(~clr) begin clk1<=1'b0; end o else clk1<=~clk1; o end o always@(posedge clk2 or negedge clr) //模5分频器 o begin if(

9、~clr) o begin count<=0; clkout<=1'b0; end o else if(count==5) //要改变分频器的模,只需改变count的值 o begin count<=0; clkout<=1'b1; end o else begin count<=count+1; clkout<=1'b0; end o end o endmodule o 【例9.13】 8.1小数分频源代码 o module fdiv8_1(clk_in,rst,clk_out); o input clk_in,rst; output reg cl

10、k_out; o reg[3:0] cnt1,cnt2; //cnt1计分频的次数 o always@(posedge clk_in or posedge rst) o begin if(rst) begin cnt1<=0; cnt2<=0; clk_out<=0; end o else if(cnt1<9) //9次8分频 o begin o if(cnt2<7) begin cnt2<=cnt2+1; clk_out<=0; end o else begin cnt2<=0; cnt1<=cnt1+1;

11、clk_out<=1; end o end o else begin //1次9分频 o if(cnt2<8) begin cnt2<=cnt2+1; clk_out<=0; end o else begin cnt2<=0; cnt1<=0; clk_out<=1; end o end o end o endmodule 流水线: 如某个复杂逻辑功能的实现需较长的延时,可将其分解为几个(如3个)步骤来实现,每一步的延时变小,在各步间加入寄存器,以暂存中间结果,这样可大大提

12、高整个系统的最高工作 两级流水实现的8位加法器 module adder_pipe2(cout,sum,ina,inb,cin,clk); input[7:0] ina,inb; input cin,clk; output reg[7:0] sum; output reg cout; reg[3:0] tempa,tempb,firsts; reg firstc; always @(posedge clk) begin {firstc,firsts}=ina[3:0]+inb[3:0]+cin; tempa=ina[7:4]; tempb=inb[7:4]; end

13、always @(posedge clk) begin {cout,sum[7:4]}=tempa+tempb+firstc; sum[3:0]=firsts; end endmodule 四级流水线实现的8位加法器 module pipeline(cout,sum,ina,inb,cin,clk); output[7:0] sum;output cout; input[7:0] ina,inb;input cin,clk; reg[7:0] tempa,tempb,sum; reg tempci,firstco,secondco,thirdco, cout;

14、 reg[1:0] firsts, thirda,thirdb; reg[3:0] seconda, secondb, seconds; reg[5:0] firsta, firstb, thirds; always @(posedge clk) begin tempa=ina; tempb=inb; tempci=cin; end //输入数据缓存 always @(posedge clk) begin {firstco,firsts}=tempa[1:0]+tempb[1:0]+tempci; //第一级加(低2位) firsta=tempa[7:2];

15、firstb=tempb[7:2]; //未参加计算的数据缓存 end always @(posedge clk) begin {secondco,seconds}={firsta[1:0]+firstb[1:0]+firstco,firsts}; seconda=firsta[5:2]; secondb=firstb[5:2]; //数据缓存 end always @(posedge clk) begin {thirdco,thirds}={seconda[1:0]+secondb[1:0]+secondco,seconds}; thirda=seconda[3

16、2];thirdb=secondb[3:2]; //数据缓存 end always @(posedge clk) begin {cout,sum}={thirda[1:0]+thirdb[1:0]+thirdco,thirds}; //第四级加(高两位相加) end endmodule 四、实验内容 1、将偶数、奇数、点5、小数分频的实例进行仔细的分析和总结,可自己设定分频倍数,分别设计分频电路,并进行相关验证,并尝试在DE2开发套件上进行输入和显示操作。 2、参考8位加法的2级和4级流水线设计,理解流水线的设计思路,并在DE2上通过sw输入两个8位数和7段管来显示结果。 五、实验要求 1、按照上面的提示完善报告 2、将程序编译过程中出现的主要错误及解决方案进行总结 3、掌握和练习数字系统的分析步骤,并将一些核心步骤进行记录 4、将编写的程序与仿真结果进行记录 6

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2026 宁波自信网络信息技术有限公司  版权所有

客服电话:0574-28810668  投诉电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服