ImageVerifierCode 换一换
格式:DOCX , 页数:19 ,大小:812.55KB ,
资源ID:5926644      下载积分:10 金币
验证码下载
登录下载
邮箱/手机:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/5926644.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  
声明  |  会员权益     获赠5币     写作写作

1、填表:    下载求助     留言反馈    退款申请
2、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
3、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
4、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
5、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【xrp****65】。
6、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
7、本文档遇到问题,请及时私信或留言给本站上传会员【xrp****65】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。

注意事项

本文(数字电子技术综合实验HelpDocc.docx)为本站上传会员【xrp****65】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4008-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

数字电子技术综合实验HelpDocc.docx

1、数字电子技术综合实验 -MAX+PLUS II快速入门MAX+PLUS II是Altera公司的全集成化可编程逻辑设计环境。它的界面友好,在线帮助完备,初学者也可以很快学习掌握。完成高性能的设计。另外,在进行原理图输入时,可以直接放置74系列逻辑芯片,所以对于普通爱好者来说,即使不使用Altera的可编程器件,也可以把MAX+PLUS II作为逻辑仿真工具,不用搭建硬件电路,即可对自己的设计进行调试,验证。下面以具体实例介绍MAX+PLUS II V10.0的使用。功能 MAX+PLUS II的编译核心支持Altera的FLEX 10K、FLEX 8K、MAX9000、MAX7000、FLAS

2、Hlogic、MAX5000、Classic系列可编程逻辑器件; MAX+PLUS II的设计输入、处理与校验功能一起提供了全集成化的一套可编程逻辑开发工具,可加快动态调试,缩短开发周期; MAX+PLUS II支持各种HDL设计输入,包括VHDL、Verilog和Altera的AHDL; MAX+PLUS II可与其他工业标准设计输入、综合与校验工具链接。与CAE工具的接口符合EDIF200和209、参数化模块库(LPM)、Verilog、VHDL及其它标准。设计者可使用Altera或标准CAE设计输入工具去建立逻辑设计,使用MAX+PLUS II编译器对Altera器件设计进行编译,并使用

3、Altera或其它CAE校验工具进行器件或板级仿真。MAX+PLUS II支持与Synopsys、Viewlogic、Mentor Graphics、Cadence、Exemplar、Data I/O、Intergraph、Minc、OrCAD等公司提供的工具接口; 使用使用MAX+PLUS II进行设计包括四个阶段:设计输入、设计处理、设计验证和器件编程。下面以一个最简单的例子,用ALTERA的EPLDEPF10k10实现二分频器,来示范用MAX+PLUS II进行开发的全过程。首先启动MAX+PLUS II,进入集成开发环境运行:maxstart.exe设计输入建立一个新设计输入文件,这里

4、我们采用原理图方式Graphic Editor file (*.gdf)来进行设计输入,这是最方便,最直观的逻辑输入方法选择“OK”进入编辑状态接着输入逻辑元件,在编辑区的空白处双击鼠标。在Symbol Name栏输入dff,表示D触发器选择“OK”,D触发器就被放在编辑区内。放置器件时,在Symbol Libraries框中选择prim库,就可以选择常用的门器件;在Symbol Libraries框中如选择mf库,就可以选择常用的74系列逻辑芯片。下面再放一个反相器not:在反相器上按鼠标右键,将反相器旋转180度下面放置I/O脚,输入脚:input,输出脚:output 。常用器件名称pr

5、im库(三态门-btri;与门-and2,and3.;与非门-band2,.;或门-or2,or3.,异或门-xor,非门-not,D触发器-dff, dffe带有使能端;JK触发器-jkff.;T触发器-tff;输入-input;输出-output; mf库(74ls161-74161;74ls290-74290;. 依次对应),注意在设计时只用在器件的输出部分才可以用三态门,逻辑电路的内部不要使用三态门,这是由器件结构所决定的,可参看数电关于cpld,fpga结构部分)。鼠标移动到器件的端上就变小十字,拖动即可画线,如图连接在PING_NAME上单击,选edit pin name 编辑管脚

6、名为clk,clr、q1,q0.好了,设计输入告一段落,将设计文件存盘,file-Save ascount4.gdf编译上面已经完成了原理图的输入,需要给设计指定一个工程名,选择File-Project-Set Project to Current File,将当前工程名设为当前文件名下面定义器件,即定义用哪种器件来实现设计,选择Assign-Device,在弹出窗口中选择FLEX10K系列的EPF10K10LC84-4,确认。注:若找不到EPF10K10LC84-4,请将上图show only fastest speed grades前面的去掉,就可找到EPF10K10LC84-4。准备开始

7、编译,选择MAX+plus II-Compiler,弹出编译窗口,按 Start 开始编译编译结束之后,在编译窗口中的rpt图标上双击,可打开编译报告文件,其中有便宜后的管脚分配图,可看到我们定义的管脚clk,clr,q1和q0。分配I/O脚上面MAX+PLUS II完成了编译,把我们定义的I/O脚自动分配给了器件EPF10K10LC84-4,也许你对MAX+PLUS II自动分配的管脚不满意,没关系,自己定义,选择MAX+plus II-Floorplan Editor,进入底层编辑工具,再选择Layout-Device View和Layout-Current Assignments Flo

8、orplan,显示当前的管脚分配情况。可看到EPF10K10的底层图,右上角为Unassigned Nodes & Pins如果不满意当前分布,选1所至图标-选中该管脚-单击右键-delete.该管脚将出现在右上角为Unassigned Nodes &Pins,你可以直接将Unassigned Nodes & Pins中的管脚拖到适的地方,当对应管脚出现对应字符Waveform Editor 下面开始输入要仿真的信号名称,在文件空白处击右键选 Enter Node From SNF,在弹出的对话框中按List按钮,可以看到我们前面定义的I/O:clk,clr,q1,q0按=选择要增加的Node

9、s,把clk,clr,q1,q0都加入,确定,in、out出现在Wave Editor中。然后确定仿真的时长,选择File-End Time,输入1us,确定.还需要确定仿真的最小时间单位,选择Option-Grid Size,输入10ns,确定。按clr的图标,选中信号clr,在左侧的工具按钮上选择1或0赋值可选为全1或0 ,也可用鼠标单击拖动任选一段变为黑色即可赋值。选clk信号,击时钟图标,赋时钟。在弹出的对话框中按确认,用左侧工具调整显示比例。将波形文件存盘为count4.scf,选择MAX+plus II-Simulator调入仿真器.直接按Start启动仿真,仿真结束后按Open

10、SCF,可以看到仿真结果可以看出q1,q0脚输出正确,实现了4分频计数,另外,输出和输入之间的实际时延也被仿真出来了重新打开count4.gdf文件。File-Creat defaut symbol 生成count4模块供以后调用,在新的xx.gdf文件中便可作为元件调用。编程至此,一个设计已经全部完成,你可以在设计目录下找到生成的编程文件*.pof,要将它实现需要对EPF10K10进行编程,最方便又廉价的方法是用Altera的ByteBlaster下载电缆将编程文件.pof从电脑的并行口直接写入器件。选择MAX+plus II-Programmer,第一次要选择Options-Hardware Setup,如下配置硬件可以看到count4.pof已经自动被Programmer选中了这时,确认硬件正确连接,目标板电源打开,按下Configure即可开始对目标板上的器件进行编程了。编程完毕后,可以按定义的输入输出验证电路了。以上尽是简单实用的一个流程,面很窄,涉及其它部分,可借阅图书馆与EDA,VHDL,数字系统设计类书学习软件使用。编程成功,可连线实验了。

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服