1、
数 字 实 践 课 程 设 计
班 级: 12电本
姓 名: 黄钰芸
学 号:201292150112
指导教师: 崔用明
用74LS161和四选一数据选择器设计一个输出序列为00011101的序列信号发生器
一.摘要
序列信号发生器的构成方法有很多种,一般是用组合逻辑电路和时序逻辑电路的方法设计,电路的设计相对来讲是比较简单,直观。
英文摘要(Translation):
Sequence using a trigger signal generator plus general combinational logic circuits
2、 and sequential logic circuits designed, circuit design and implementation more complex.
关键词:序列信号发生器、双四选一数据选择器
二、设计要求:
1.学会构建序列信号发生器的基本方法。
2.掌握对序列信号发生器序列信号的测试分析方法。
3.用74LS161和四选一数据选择器设计一个输出序列为00011101的序列信号发生器。
三、设计步骤:
1.电路原理图:
2.器件的选择
一片四位同步二进制计数器74LS161、一片双四选一的数据选择器
74HC153、一个
3、反相器和一个或非门74LS02。
3.序列信号发生器的实现步骤
首先,将双四选一的数据选择器连接成八选一的,再将它与74LS161相连,再外接或非门输出,输出端接一个LED灯,观察灯的亮灭情况。
4.工作原理
当CP信号连续不断地加到计数器上,Q2Q1Q0的状态(也就加到 74HC153上的地址输入代码A2A1A0)便按照下表中所示的顺序输出,D0~D7的状态循环不断地依次出现Y’端。只要令D0=D1=D2=D4=1,D3=D5=D6=D7=0,就能得到不断循环的序列信号00010111。在需要修改序列信号时,只要修改D0~D7的高、低电平即可实现,而不需对电路结构做任何更动。
4、因此,这种电路既灵活又方便。
电路的状态转换表
CP顺序
Q2
Q1
Q0
Y’
0
1
2
3
4
5
6
7
8
0
0
0
0
1
1
1
1
0
0
0
1
1
0
0
1
1
0
0
1
0
1
0
1
0
1
0
0
0
0
1
0
1
1
1
0
四位同步二进制计数器74LS161的功能表
CP
RD’
LD’
EP
ET
工作
5、状态
X
X
X
0
1
1
1
1
X
0
1
1
1
X
X
0
X
1
X
X
1
0
1
置零
预置数
保持
保持(C=0)
计数
四位同步二进制计数器74LS161的时序图
四位同步二进制计数器74LS161的引脚图
四.仿真
经过仿真,由LED的亮灭情况发现实现了用74LS161和四选一数据选择器设计一个输出序列为00011101的序列信号发生器。
五.心得体会
通过本次实践,我更深刻的理解了用74LS161和四选一数据选择器设计一个输出序列为00011101的序列信号发生器。掌握了数字电路设计的基本方法,设计步骤和综合能力。这次实践让我知道“学无止境”。