ImageVerifierCode 换一换
格式:DOCX , 页数:16 ,大小:1.51MB ,
资源ID:4750958      下载积分:5 金币
验证码下载
登录下载
邮箱/手机:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/4750958.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  
声明  |  会员权益     获赠5币     写作写作

1、填表:    下载求助     留言反馈    退款申请
2、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
3、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
4、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
5、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【二***】。
6、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
7、本文档遇到问题,请及时私信或留言给本站上传会员【二***】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。

注意事项

本文(quartus软件及modelsim仿真实验报告.docx)为本站上传会员【二***】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4008-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

quartus软件及modelsim仿真实验报告.docx

1、Verilog实验报告实验一 Quartus及Modelsim软件的基本使用一、 实验目的熟悉Quartus和Modelsim软件的基本使用方法和步骤,熟悉基本的Verilog语法,学会用Verilog语言编写简单的程序。二、 实验要求熟练掌握Quartus和Modelsim软件工程建立、添加文件、编译运行和仿真的方法,学会写程序文件和测试文件。三、 实验仪器和设备1、 硬件:计算机2、 软件:Quartus、Modelsim、(UE)四、 实验内容1、 运行Quartus软件建立工程并添加程序.v文件,编译运行,查看电路图。2、 运行Modelsim软件建立工程并添加测试.v文件,进行仿真,

2、查看波形图。五、 实验方法和步骤(一)Quartus软件的使用1、 启动Quartus软件:双击桌面的Quartus快捷图标,进入如图1所示的界面。图1-1 启动界面2、 建立工程:选择菜单栏的【File】【New Project Wizard】命令,弹出图2所示新建工程向导。图1-2 新建工程向导单击【Next】跳转至下一页。为方便工程管理,在新建工程之前,先新建一个文件夹,把工程保存在新建的文件下,并对工程进行命名。如图3所示。图1-3 命名和存放单击【Next】跳转至下一页。添加事先写好的.v文件。如图4所示。图1-4 添加文件(此处也可不添加,直接在建立好的工程中,选择【File】【N

3、ew】命令,新建一个Verilog HDL File,如图5所示。图1-5 新建.v文件)单击【Next】跳转至下一页。选择FPGA型号,如图6所示。因为本次实验不在硬件上实现,因此此步跳过。直接单击【Next】跳转至下一页。图1-6 选择FPGA型号直到出现【Summary】界面,单击【Finish】。如图7所示。图1-7 结束3、 编写程序:由按键控制led灯的亮灭。如图8。图1-8 编写程序4、 编译程序:在【Task】栏中找到如图所示,编译程序。如图9所示。图1-9 编译程序编译成功如图10所示。图1-10 编译成功5、 查看电路图:在【Netlist Viewers】文件夹下的【RT

4、L Viewer】中查看程序对应电路图。如图11所示。图1-11 电路图(二)Modelsim软件的使用1、启动Modelsim软件:双击桌面的Modelsim快捷图标,进入如图12所示的界面。图1-12 启动界面2、建立工程:选择菜单栏的【File】【New】【Project】命令,弹出图所示新建工程向导。如图13所示。图1-13 新建工程在弹出窗口中选择【Add Exiting File】,添加事先写好的测试文件和程序文件,如图14所示。图1-14 添加文件3、 编译运行:在空白处右键,在弹出窗口中选择【Compile】【Compile All】,编译成功后如图15所示。图1-15 编译成

5、功4、 进行仿真:选择【Library】标签,单击【work】前的【+】,在选中的测试文件中单击右键,在弹出菜单中选择【Simulate】,如图16所示。图1-16 开始仿真稍等后在如图17所示界面中选择【_inst】文件,右键选择【Add Wave】。图1-17 添加波形单击菜单栏中的图标开始绘制波形图。仿真结果如图18所示:图1-18 仿真结果六、 实验参考程序1、 程序文件module ex1(input wire clk,/定义输入输出input wire rst_n,output reg led);always(posedge clk)/设置时钟沿检测if(rst_n=0)/按键按下

6、则led熄灭led=0;elseled=1;endmodule2、 测试文件timescale1ns/1ns/定义时间单位,/后面是时间精度module tb_ex1(); /测试模块名定义tbreg clk;regrst_n;initial/初始化beginclk=1;rst_n=0;#200/延时200nsrst_n=1;/结束复位endalways#5clk=clk;/延时5ns后取反,得到clk周期ex1ex1_inst(/实例化(相当于函数调用).clk(clk),/关联程序文件和测试文件的端口.rst_n(rst_n),/前面用.连接.led(led);endmodule七、 实验

7、小结1、 做实验要养成良好的习惯,每次做实验时,都要建立一个新的文件夹存放实验所需的程序文件,为仿真时添加文件做准备,也方便以后的查找和使用。2、 写程序前要想清楚电路实现原理,根据所学数电知识对各个元器件进行控制。3、 写程序时注意排版美观整洁,同时注意添加注释。4、注意程序中模块名要和文件名一致,否则程序报错,无法编译通过。实验二 时钟分频和流水灯八、 实验目的学会对时钟进行分频,任意定义一段时间。同时写一个简单的流水灯程序。九、 实验要求能够掌握分频原理,并能进行任意时间的分频。运用分频,写一个流水灯程序,并用Modelsim软件进行仿真,查看波形图。十、 实验仪器和设备3、 硬件:计算

8、机4、 软件:Quartus、Modelsim、(UE)十一、 实验内容5、 编写时钟分频程序和测试程序,并进行仿真。查看波形图。6、 编写流水灯程序和测试程序,并进行仿真。查看波形图。十二、 实验方法和步骤(一)时钟分频6、 编写分频程序。7、 编写测试程序。8、 进行仿真,波形如图1所示。图2-1 分频仿真结果(一) 流水灯1、编写分频程序。7、 编写测试程序。3、进行仿真,波形如图2所示。图2-2 流水灯仿真结果十三、 实验参考程序(一) 时钟分频1、程序文件module div_clk(/模块名与文件名一致。定义端口列表,inputwireclk,/输入线型inputwirerst_n

9、,output regclk_4/输出定义为寄存器型);reg3:0cnt;/中括号定义位宽,定义中间变量cntalways(posedge clk)if(rst_n=0)cnt=0;/复位为0,计数器也为0else if(cnt=3)/当计数器=3时清零(可用else if)cnt=0;elsecnt=cnt+1;/计数器自加1always(posedge clk)if(rst_n=0)clk_4=0;/复位为0.clk_4为0else if(cnt=1)clk_4=1;/当计数器为1时,时钟跳变为1else if(cnt=3)clk_4=0;/当计数器为3时,时钟跳变为0endmodule

10、2、测试文件timescale1ns/1nsmodule tb_div_clk();regclk;regrst_n;wire clk_4;initialbeginclk=0;rst_n=0;#100rst_n=1;endalways#5clk=clk;div_clk div_clk_inst(.clk(clk),.rst_n(rst_n),.clk_4(clk_4);endmodule(二) 流水灯1、 程序文件module LSD(/模块名与文件名一致。定义端口列表,inputwireclk,/输入线型inputwirerst_n,outputreg3:0led);reg5:0cnt;/中括

11、号定义位宽,定义中间变量cntregclk_4;always(posedge clk)if(rst_n=0)cnt=0;/复位为0,计数器也为0else if(cnt=49)/当计数器=3时清零(可用else if)cnt=0;elsecnt=cnt+1;/计数器自加1always(posedge clk or negedge clk)/异步复位if(rst_n=0)clk_4=0;/复位为0.clk_4为0else if(cnt=24)clk_4=1;/当计数器为1时,时钟跳变为1else if(cnt=49)clk_4=0;/当计数器为3时,时钟跳变为0elseclk_4=clk_4;al

12、ways(posedge clk_4 or negedge clk_4)if(rst_n=0)led=4b0001;elseled=led2:0,led3;/位拼接endmodule2、 测试文件timescale1ns/1nsmodule LSD();regclk;regrst_n;regcnt;wire led;initialbeginclk=0;rst_n=0;#100rst_n=1;endalways#5clk=clk;LSD LSD_inst(.clk(clk),.rst_n(rst_n),.led(led);endmodule十四、 实验小结1、 位拼接的用法:a=4b1010b=3b101c=4b0101d=5b10001用位拼接d=b2:1,c1,a2:1流水灯4b00014b00104b01004b1000相当于把低三位左移,并最高位放在最低位用位拼接可写为:led=led2:0, led3; 低三位 最高位2、 仿真时,可以选择不同的进制。在想要更改的地方右键,选择【Radix】,其中【Binary】为二进制。如图3所示。图2-3 更改进制

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2024 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服