1、计算机构成原理形成性考核第一次形成性考核:作业一(5月11日讨论时上交)一、选取题:1机器数 中,零表达形式是唯一。A原码B补码C移码D反码2某计算机字长16位,采用补码定点小数表达,符号位为1位,数值位为15位,则可表达最大正小数为 ,最小负小数为 。ABCD3加法器采用并行进位目是 。A提高加法器速度B迅速传递进位信号C优化加法器构造D增强加法器功能4构成一种运算器需要各种部件,但下面所列 不是构成运算器部件。A状态寄存器B数据总线CALUD地址寄存器二、判断题:判断下列说法与否对的,并阐明理由。1ASCII编码是一种中文字符编码;2普通采用补码运算二进制减法器,来实现定点二进制数加减法运
2、算;3在浮点数表达法中,阶码位数越多,能表达数值精度越高;4只有定点数运算才也许溢出,浮点数运算不会产生溢出。三、简答题:1简述奇偶校验码和海明校验码实现原理。2名词解释:上溢、下溢、规格化。3定点运算器ALU普通可以完毕对那几种数据运算?4浮点运算器构成比起定点运算器构成更复杂,重要体当前哪些方面?四、计算题:1将十六进制数据14.4CH表达到二进制数,然后表达到八进制数和十进制数。2对下列十进制数表达到8位(含一位符号位)二进制数原码和补码编码。(1)17;(2)-173已知下列各x原,分别求它们x反和x补。(1)x原0.10100;(2)x原1.00111;(3)x原010100;(4)
3、x原1101004写出X10111101,Y00101011双符号位原码、反码、补码表达,并用双符号补码计算两个数差。第一次讨论时间:5月11日13:30地点:宁波电大实验楼425论题:就检错纠错码在计算机系统中使用状况进行讨论。提示:(1) 为什么要使用检错纠错码(2) 计算机系统中检错纠错码应用状况(3) 惯用检错纠错码有哪些,详细应用于哪些场合。(4) 奇校验码编码原则,码距。(5) 为4位有效信息1100,设计检二纠一错海明校验码。分组:班级名称学号姓名07秋计本屈巍第一组07秋计本徐艺珊07秋计本徐园磊07秋计本占思宇07秋计本刘维景07秋计本张晶晶第二组07秋计本毛勇俊07秋计本沈
4、贝贝07秋计本曾寅生07秋计本柳松杰07秋计本苏忠雷第三组07秋计本蔡琦07秋计本潘宏龙07秋计本阮建波07秋计本楼东升07秋计本巫长青第四组07秋计本童成斌07秋计本张仲皓07秋计本李阳07秋计本章怀豪参加人员:任课教师、班主任、书记员、摄像计算机构成原理形成性考核第二次形成性考核:作业二(6月1日讨论时上交)一、选取题:1计算机硬件能直接辨认和运营只能是 程序。A机器语言 B汇编语言 C高档语言 DVHDL2指令中用到数据可以来自 (可多选)。A通用寄存器 B微程序存储器 C输入输出接口 D指令寄存器E. 内存单元 F. 磁盘3汇编语言要通过 翻译才干在计算机中执行。A编译程序 B数据库管
5、理程序 C汇编程序 D文字解决程序4在设计指令操作码时要做到 (可多选)。A能区别一套指令系统中所有指令B能表白操作数地址C长度随意拟定D长度恰当规范统一5控制器功能是 。A向计算机各部件提供控制信号 B执行语言翻译 C支持汇编程序 D完毕数据运算6从资源运用率和性能价格比考虑,指令流水线方案 ,多指令周期方案 ,单指令周期方案 。A最佳 B次之 C最不可取 D都差不多二、判断题:判断下列说法与否对的,并阐明理由。1变址寻址需要在指令中提供一种寄存器编号和一种数值。2计算机指令越多,功能越强越好。3程序计数器PC重要用于解决指令执行顺序。4微程序控制器运营速度普通要比硬连线控制器更快。三、简答
6、题:1一条指令普通由哪两个某些构成?指令操作码普通有哪几种组织方式?各自应用在什么场合?各自优缺陷是什么?2如何在指令中表达操作数地址?普通使用哪些基本寻址方式? 3为读写输入/输出设备,普通有哪几种惯用寻址方式用以指定被读写设备?4简述计算机中控制器功能和基本构成,微程序控制器和硬连线控制器在构成和运营原理方面有何相似和不同之处?5控制器设计和该计算机指令系统是什么关系?6指令采用顺序方式、流水线方式执行重要差别是什么?各有什么长处和缺陷?第二次小组讨论安排时间:6月1日13:30(同步第二次作业上交)地点:宁波电大实验楼425讨论题:第二次作业中同窗们感兴趣话题任选一题准备后陈述。可以采用
7、下列方式之一开展活动:(1)小构成员共同选一种较大讨论题,由组长分解任务后每人完毕自己某些准备,并选出一位代表人们做重要发言,其她人补充发言。(2)也可个人独自完毕准备并做重要发言,其她同窗参加讨论。测评原则:对每位学生评价包括参加限度和掌握限度两方面。对知识掌握限度按下列四个层次予以成绩评估:(1)概念精确;(2)描述清晰;(3)评价和分析能力;(4)创新思想。此外,在讨论过程中对别人发言予以对的补充或改正,及基本较差学生通过本次活动得到知识和能力成长,均应作为评价根据。分组:班级名称学号姓名07秋计本屈巍第一组07秋计本徐艺珊07秋计本徐园磊07秋计本占思宇07秋计本刘维景(组长)07秋计
8、本张晶晶第二组07秋计本毛勇俊07秋计本沈贝贝(组长)07秋计本曾寅生(主持人)07秋计本柳松杰07秋计本苏忠雷第三组07秋计本蔡琦07秋计本潘宏龙(组长)07秋计本阮建波07秋计本楼东升07秋计本巫长青第四组07秋计本童成斌07秋计本张仲皓07秋计本李阳07秋计本章怀豪(组长)参加教师:任课教师、班主任、教务员、摄像或录音计算机构成原理形成性考核第四次形成性考核:作业三一、选取题:1下列部件(设备)中,存取速度最快是 。A光盘存储器 BCPU寄存器 C软盘存储器 D硬盘存储器2某SRAM芯片,其容量为1K8位,加上电源端和接地端,该芯片引出线至少数目应为 。A23 B25 C50 D203在
9、主存和CPU之间增长Cache目是 。A扩大主存容量B增长CPU中通用寄存器数量C解决CPU和主存之间速度匹配D代替CPU中寄存器工作4在独立编址方式下,存储单元和I/O设备是靠 来区别。A不同地址和指令代码B不同数据和指令代码C不同数据和地址D不同地址5随着CPU速度不断提高,程序查询方式很少被采用因素是 。A硬件构造复杂B硬件构造简朴CCPU与外设串行工作DCPU与外设并行工作6在采用DMA方式I/O系统中,其基本思想是在 之间建立直接数据通路。ACPU与外设B主存与外设CCPU与主存D外设与外设二、判断题:判断下列说法与否对的,并阐明理由。1CPU访问存储器时间是由存储器容量决定,存储器容量越大,访问存储器所需时间越长。2引入虚拟存储系统目,是为了加快外存存取速度。3按主机与接口间数据传送方式,输入/输出接口可分为串行接口和并行接口。4DMA控制器通过中断向CPU发DMA祈求信号。三、简答题:1在三级存储体系中,主存、外存和高速缓存各有什么作用?各有什么特点?2什么是随机存取方式?哪些存储器采用随机存取方式?3什么是虚拟存储器?它能解决什么问题?为什么?4什么是串行接口和并行接口?简述它们数据传播方式和合用场合。5CPU在每次执行中断服务程序先后应做哪些工作?6总线信息传播有哪几种方式?详细阐明几种方式特点。
©2010-2024 宁波自信网络信息技术有限公司 版权所有
客服电话:4008-655-100 投诉/维权电话:4009-655-100