ImageVerifierCode 换一换
格式:DOC , 页数:8 ,大小:1.30MB ,
资源ID:2670523      下载积分:6 金币
快捷注册下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/2670523.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

开通VIP折扣优惠下载文档

            查看会员权益                  [ 下载后找不到文档?]

填表反馈(24小时):  下载求助     关注领币    退款申请

开具发票请登录PC端进行申请

   平台协调中心        【在线客服】        免费申请共赢上传

权利声明

1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。

注意事项

本文(组合逻辑3-8译码器.doc)为本站上传会员【精****】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4009-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

组合逻辑3-8译码器.doc

1、个人收集整理 勿做商业用途 EDA基础及应用实验项目报告 项目题目: 组合逻辑3-8译码器的设计 姓 名: 胡小琴 院 系:电子信息工程学院 专 业:电子信息工程(对口高职) 学 号: 201315294127 指导教师: 徐正坤 综合成绩: 完成时间: 2015年

2、 5月 13日 一、实验目的: 1、通过3-8译码器的设计,让学生掌握组合逻辑电路的设计方法。 2、掌握组合逻辑电路的静态测试方法. 3、初步了解可编程器件设计的全过程。 二、实验步骤: 74LS138译码器的逻辑电路图1所示,其真值表如1所示,这里输出时低电平有效。从74LS138译码器的逻辑电路图可以看出,它具有三个附加的控制端G1、G2A、和G2B。当G1=1、G2A+G2B=0的时候,译码器将处在译码工作状态;否则译码器将被禁止,所有的输出端将被封锁在高电平,如真值表所示。实际上,这三个输出端也可叫做“片选”输入端,利用片选的作用可以将多片74LS138译码器连接

3、起来以扩展译码器的功能,例如用两片74LS138可以连接成一个四线—十六线译码器。 图1 74LS138 译码器逻辑图 表1 74LS138译码器的真值表 G1 G2A G2B C B A Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 X 1 X X X X 1 1 1 1 1 1 1 1 X X 1 X X X 1

4、 1 1 1 1 1 1 1 0 X X X X X 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 1 1 0 1 1 1 1 1 1 1 0 0 0 1 0 1 1 0 1 1 1 1 1 1 0 0 0 1 1 1 1 1 0 1 1 1 1 1 0 0 1 0 0 1 1 1 0 1 1 1 1 0 0 1 0 1 1 1 1

5、 1 1 0 1 1 1 0 0 1 1 0 1 1 1 1 1 1 0 1 1 0 0 1 1 1 1 1 1 1 1 1 1 0 输出控制:M[3:0]=0001使实验箱的拨动开关SW1~SW16接到16位数据总线 1、打开QuartusII软件。 2、选择路径.选择File/New Project Wizard,指定工作目录,指定工程和顶层设计实体称;注意:工作目录名不能有中文. 3、选择FPGA器件.Family选择Cyclone IV E,Available device选EP4CE22F17C8,Packg

6、e选择Any,Pin Count 选择256,Speed grade选择Any;点击“Next". 4、选择外部综合器、仿真器和时序分析器。Quartus II支持外部工具,可通过选中来指定工具的路径.默认使用Quartus II自带的工具。这里我们对仿真工具做选择,如下图所示。 5、结束设置。单击“Next”,弹出“工程设置统计”窗口,上面列出了工程的相关设置情况。最后单击“Finish”,结束工程设置. 8 将全加器的VHDL代码输入上图空白处 代码: LIBRARY IEEE; USE IEEE。STD_LOGIC_1164。ALL; ENTITY deco

7、der_3_8 IS PORT(A,B,C,G1,G2A,G2B:IN STD_LOGIC; y:OUT STD_LOGIC_VECTOR(7 downto 0); M : out std_logic_vector(3 downto 0)); ——加入4位功能选择位); END decoder_3_8; ARCHITECTURE rtf OF decoder_3_8 IS signal input:STD_LOGIC_VECTOR(2 downto 0); BEGIN M 〈= "0001"; ——”0001"表示选择功能为SW1——SW16点用总线BUS_D0

8、BUS_D15. input<=C&B&A; process(input,G1,G2A,G2B) BEGIN if(G1=’1’ AND G2A=’0' AND G2B='0') then case input IS when ”000"=〉y〈="11111110" ; when "001”=>y<="11111101" ; when ”010"=〉y<="11111011” ; when "011"=>y〈=”11110111” ; when "100”=〉y〈="11101111” ; when ”101"=〉y<=

9、"11011111" ; when "110"=>y<=”10111111" ; when "111”=>y<="01111111” ; when others=>y<="XXXXXXXX”; END case; else y<="11111111"; END if; END process; END rtf; 9、预编译。选择Processing/Start/Start Analysis&Synthesis,进行综合。 10、添加管脚信息。当综合完成后,网表信息才会生成。选择Assignments/Pins。 13、为每个节点分

10、配引脚。 EP4CE22F17C8器件 在做Quartus II工程时必须将未分配的管脚置为三态输入。Quartus II --〉 Assignments --> Device… -—〉 Device —-> Device & Pin Options… —-〉 Unused Pins ——〉 Reserve all unused pins : AS input tri-stated。如未将未分配管脚置为三态输入,将可能导致主芯片或外围芯片损坏,属人为使用不当,公司将不负责。 11 全局编译。Processing—〉Star

11、t Compilation 12、下载。下载可以选择JTAG方式和AS方式(JTAG下载方式把文件直接下载到FPGA里面,AS下载方式把文件下载到配置芯片里面,因此可以掉电存储)。选择Tools—>Programmer,mode选择JTAG下载方式,选择Add File,添加。sof文件(AS下载选择.pof文件)并选中Program/Configure,点击“Start"后开始下载.第一次使用下载时,首先点击“Hardware Setup。。.”,打开Hardware Setup对话框,然后点击Currently selected hardware右边的选择箭头,选择USB -Blaste

12、r后单击"Close”关闭对话框。然后可以在下载窗口的按键Hardware Setup的右边看到有“USB—Blaster”。 选择下载文件, 点击“Start”开始下载,并可以看到下载进度 三、实验接线及说明 A、B、C、G1、G2AN、G2BN分别对应实验箱底板SW1-SW6 Y0N—Y7N分别对应实验箱底板IO9—IO16 实验接线:用导线将IO9—IO16与8位LED L1—L8相连,LED为高电平点亮 控制拨码开关SW1—SW6,观察L1—L8显示状态是否与预期输出结果一置。 四、 项目试验结果 G1 G2A G2B

13、 C B A Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 X 1 X X X X 1 1 1 1 1 1 1 1 X X 1 X X X 1 1 1 1 1 1 1 1 0 X X X X X 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 1 1 0 1 1 1 1 1 1 1 0 0 0 1 0 1 1 0 1 1 1 1 1 1 0

14、 0 0 1 1 1 1 1 0 1 1 1 1 1 0 0 1 0 0 1 1 1 0 1 1 1 1 0 0 1 0 1 1 1 1 1 1 0 1 1 1 0 0 1 1 0 1 1 1 1 1 1 0 1 1 0 0 1 1 1 1 1 1 1 1 1 1 0 输出控制:M[3:0]=0001使实验箱的拨动开关SW1~SW16接到16位数据总线 五、 实验结果分析 通过本次实验,得知实验结果与真值表结果一致。但是,G1为低电平时,无效。只有当G1为高电平时有效。 六、 实验注意事项 1、在本次实验中应注意每个针脚与LED上的连线,应一一对应,不然会导致实验出现错误 2、还有针脚的设置一定要按照实验指导书上的针脚一一设定 3、注意一定要检查硬件驱动的安装.

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2026 宁波自信网络信息技术有限公司  版权所有

客服电话:0574-28810668  投诉电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服