ImageVerifierCode 换一换
格式:DOC , 页数:5 ,大小:73.50KB ,
资源ID:2311180      下载积分:6 金币
验证码下载
登录下载
邮箱/手机:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/2311180.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  
声明  |  会员权益     获赠5币     写作写作

1、填表:    下载求助     留言反馈    退款申请
2、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
3、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
4、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
5、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【天****】。
6、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
7、本文档遇到问题,请及时私信或留言给本站上传会员【天****】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。

注意事项

本文(SOPC期末考试-整理.doc)为本站上传会员【天****】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4008-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

SOPC期末考试-整理.doc

1、_翻译题:SOC:system on chip 片上系统IP:intellectual property 知识产权SOPC:system on a programmable chip 片上可编程系统EDS:Embedded Design Suite 嵌入式开发包1、RISC Reduced Instruction Set Computer 精简指令集计算机2、DMIPS Dhrystone Million Instructions executed Per Second 主要用于测试整数计算能力3、MFLOPS Million Floating-point Operation Per Seco

2、nd 每秒百万个浮点操作寄存器文件:Register file算术逻辑单元:Arithmetic Logic Unit用户指令逻辑接口:Interface to Custom Instruction Logic异常控制器:Exception Controller中断控制器:Interrupt Controller数据总线:Data Bus指令总线:Instruction Bus指令和数据缓存:Instruction and Data Cache Memories紧耦合的数据和指令存储器接口:Tightly Coupled Memory Interfaces for Instructions a

3、nd DataJTAG调试模块:JTAG Debug Module1、IP知识产权的简称,SOC和SOPC在设计上都是以集成电路IP核为基础的。集成电路IP经过预先设计、验证,符合产业界普遍认同的设计规范和设计标准,并具有相对独立并可重复利用的电路模块或子系统。2、IP核模块有行为、结构和物理三个不同级别的设计,对应描述功能的不同分为三类,即软核、硬核、固核。3、Nios 软核处理器简介:可以帮助用户将产品迅速推向市场,延长产品生命周期,防止出现处理器过时的弊病。(P4)4、Avalon交换架构:能够进行多路数据同时处理,实现无与伦比的系统吞吐量。(P6)5、SOPC设计流程1)系统需求分析,

4、包括功能需求和性能要求等。2)建立Quartus 工程,建立顶层实体。3)调用SOPC Builder生成一个用户定制的系统模块。4)将SOPC系统模块集成到硬件工程中,并添加一些模块。5)在顶层实体中,将SOPC系统模块、Altera的LPM或用户自定义的模块连接起来。6)分配引脚和编译工程,编译生成系统的硬件配置文件.sof和.pof文件。7)下载工程,验证,将配置文件下载到开发板上进行验证。8)软件开发,开发可以使用IDE开发环境,也可以使用SDK Shell。9)编译软件工程,生成可执行文件.elf。10)调试程序,将硬件配置文件下载到RAM,直到软硬件协同工作。6、JTAG UART

5、接口7、设计优化:在基于FPGA的SOPC设计中,设计优化是一个很重要的课题。设计优化主要包括节省占用FPGA的面积和提高设计系统运行速度两个方面。【面积:设计所消耗的FPGA的逻辑资源的数量,速度:设计的系统在目标芯片上稳定运行时能够达到的最高频率】8、Nios 体系结构:Nios 处理器是一种采用流水线技术、单指令流的32位的通用RISC处理器核,其大部分指令都可以在一个时钟周期内完成。9、指令和数据总线的特点:指令总线和数据总线都是遵循Avalon主端口接口规范的主端口。数据主端口连接存储器和外设,而指令主端口只连接存储器。10、寻址方式:立即数寻址,绝对寻址,寄存器间接寻址,寄存器寻址

6、,移位寻址11、Avalon总线的优点:简单性,易于理解、使用占用资源少,减少对FPGA片内资源的占用。高性能专用的地址总线、数据总线和控制总线支持高达1024位的数据宽度,Avalon接口支持任意的数据宽度,支持不是2的偶数幂的数据宽度支持同步操作支持动态地址对齐Avalon总线规范时一个开放的标准,用户可以在未经授权的情况下使用Avalon总线接口来自定义外设。12、Avalon端口分为主端口和从端口,主端口可以在Avalon总线上发起数据传输,目标从端口在Avalon总线上响应主端口发起的数据传输。一个Avalon外设可能有一个或多个主端口,一个或多个从端口,也可能既有多个主端口,又有多

7、个从端口。13、主从端口对是指在数据传输过程中,通过Avalon交换架构相互连接起来的主端口和从端口。在传输过程中,主端口的控制和数据信号通过Avalon交换架构和从端口相交互。14、Avalon端口支持如下属性:1)等待周期:固定或可变(只对从端口)2)流水线:固定或可变的延迟3)建立和保持时间(只对从端口)4)突发5)三态6)改变特定信号的行为7)需要一个或多个信号类型来实现该属性15、从端口基本读传输16、从端口基本写传输17、为什么实现DSP Builder(P114)一方面,经由MATLAB/DSP Builder和Quartus 软件工具开发的DSP模块或其他功能模块可以成为单片F

8、PGA电路系统的一个组成部分,可以承担一定的功能;另一方面可以通过MATLAB/DSP Builder,为Nios嵌入式处理器设计各类加速器,并可以以指令的形式加入到Nios 的指令系统,从而成为Nios 系统的一个接口设备,与整个片内嵌入式系统融为一体,即利用DSP Builder和Nios CPU,用户可以根据项目的具体要求,随心所欲地构建自己的DSP处理器系统。18、DSP Builder支持自动流程和手动流程两种方式:自动流程中可以选择让DSP builder自动调用Quartus 等EDA软件来完成相应的工作;手动模式允许用户选择相应的软件来完成相应的工作,手动模式需要更多的干预,同

9、时提供了更大的灵活性,用户可以指定综合、适配等过程的条件。19、正弦发生器模块的设计(P116)IncCountSinLUTDelayProductStepSinCtrlOut20、使用MATLAB的FDATool进行滤波器系数的计算21、Nios EDS提供了一个统一的平台,适合用于所有Nios 处理器系统。Nios EDS提供了两种不同的设计流程,包括很多生成Nios 程序的软件工具,包括需要版权的和开源软件工具如GNU C/C+工具集。Nios EDS提供两种开发流程:第一种开发流程是用户在集成开发环境Nios IDE中完成所有工作;第二种开发流程是在命令行和脚本环境中使用Nios 软件

10、生成工具,然后将工程导入到IDE中进行调试。22、运行和调试程序(P191)调试的环境:Nios Hardware(Nios 硬件)Nios Instruction Set Simulator(Nios 指令集仿真器)运行的环境:Nios Hardware(Nios 硬件)Nios Instruction Set Simulator(Nios 指令集仿真器)Nios Modelsim(在Modelsim软件环境下运行)23、应用程序和驱动程序嵌入式系统的软件开发分为两个部分:应用程序开发和设备驱动程序的开发。应用程序开发占有更大的比重,包括系统的main()函数和其他的子程序。应用程序同系统硬

11、件资源的通信是通过C标准库函数或者HAL API 。驱动程序是提供给应用程序开发人员开发应用程序之用的,驱动程序通过底层的硬件访问函数和硬件通信。24、异常中断类型1)硬件中断2)软件异常:为实现的指令 软件指令 其他异常二、简答:1、Nios采用什么体系结构?指令和数据总线有何特点?答:NiosII处理器采用哈佛结构,数据总线和指令总线分开,采用了流水线技术,其大部分指令都可以在一个时钟周期内完成。2、如何改善Nios的ISR性能?1)软件性能改进 Nios IDE为软件开发提供哪些功能?1)工程管理器2)编辑器和编译器3)调试器4)闪存编程器(1)将长的处理移到应用程序中 (2)将长的过程移到硬件 (3)增大缓冲器的容量 (4)使用双缓冲(5)保持中断使能(6)使用快速存储器(7)使用嵌套的ISR(8)使用编译器优化2)硬件性能改进(1)添加快速存储器(2)添加DMA控制器(3)将异常处理程序地址放入快速存储器(4)使用快速Nios内核(5)选择中断优先级(6)使用中断向量定制指令Welcome ToDownload !欢迎您的下载,资料仅供参考!精品资料

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2024 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服