ImageVerifierCode 换一换
格式:DOC , 页数:12 ,大小:194KB ,
资源ID:1727498      下载积分:8 金币
快捷注册下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/1727498.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

开通VIP折扣优惠下载文档

            查看会员权益                  [ 下载后找不到文档?]

填表反馈(24小时):  下载求助     关注领币    退款申请

开具发票请登录PC端进行申请

   平台协调中心        【在线客服】        免费申请共赢上传

权利声明

1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。

注意事项

本文(三输入或门版图设计的.doc)为本站上传会员【a199****6536】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4009-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

三输入或门版图设计的.doc

1、 1 绪 论 1.1 设计背景 随着集成电路技术的日益进步,使得计算机辅助设计(CAD)技术已成为电路设计师不可缺少的有力工具[1]。国内外电子线路CAD软件的相继推出与版本更新,使CAD技术的应用渗透到电子线路与系统设计的各个领域,如芯片版图的绘制、电路的绘图、模拟电路仿真、逻辑电路仿真、优化设计、印刷电路板的布线等。CAD技术的发展使得电子线路设计的速度、质量和精度得以保证。在众多的CAD工具软件中,Spice程序是精度最高、最受欢迎的软件工具,tanner是用来IC版图绘制软件,许多EDA系统软件的电路模拟部分是应用Spice程序来完成的,而tanner软件是一款学习阶段应用的版

2、图绘制软件,对于初学者是一个上手快,操作简单的EDA软件。 Tanner集成电路设计软件是由Tanner Research 公司开发的基于Windows平台的用于集成电路设计的工具软件。该软件功能十分强大,易学易用,包括S-Edit,T-Spice,W-Edit,L-Edit与LVS,从电路设计、分析模拟到电路布局一应俱全。其中的L-Edit版图编辑器在国内应用广泛,具有很高知名度。 L-Edit Pro是Tanner EDA软件公司所出品的一个IC设计和验证的高性能软件系统模块,具有高效率,交互式等特点,强大而且完善的功能包括从IC设计到输出,以及最后的加工服务,完全可以媲美百万美元级的

3、IC设计软件。L-Edit Pro包含IC设计编辑器(Layout Editor)、自动布线系统(Standard Cell Place & Route)、线上设计规则检查器(DRC)、组件特性提取器(Device Extractor)、设计布局与电路netlist的比较器(LVS)、CMOS Library、Marco Library,这些模块组成了一个完整的IC设计与验证解决方案[2]。L-Edit Pro丰富完善的功能为每个IC设计者和生产商提供了快速、易用、精确的设计系统。 虽然SPICE开发至今已超过20年,然而其重要性并未随着制程的进步而降低。就国内的设计环境而言,商用的SPIC

4、E模拟软件主要有Hspice、Pspice、SBTspice、SmartSpice与Tspice等。 HSpice是Spice程序应用在PC上的程序,它的主要算法与Spice相同。由于 整理doc . HSpice A/D程序集成了模拟与数字电路的仿真运算法,它不仅可以仿真单一的模拟电路或数字电路,而且可以有效、完善地仿真模拟和数字混合电路。经过多年的改版,HSpice A/D以其强大的功能及高度的集成性而成为先进最受欢迎的电路仿真软件。 1.2 设计目标 1.用MOS场效应管实现三输入或门电路。 2.用tanner软件中的原理图编辑器S-Edit编辑三输入或门电路原理图。 3

5、用tanner软件中的W-Edit对三输入或门电路进行仿真,并观察波形。 4.用tanner软件中的L-Edit绘制三输入或门版图,并进行DRC验证。 5.用W-Edit对三输入或门的版图电路进行仿真并观察波形。 6.用tanner软件中的layout-Edit对三输入或门进行LVS检验观察原理图与版图的匹配程度。 整理doc . 2三输入或门电路原理图编辑 2.1电路结构 用CMOS实现三输入或门电路,PMOS和NMOS管进行全互补连接方式,栅极相连作为输入,电路上面是三个PMOS并联,PMOS的漏极与下面NMOS的漏极相连作为输

6、出,POMS管的源极和衬底相连接高电平,三个NMOS管的源极与衬底相连接低电平;原理图如图2.1所示。 图2.1 与非门电路的原理图 其工作原理为: 当A=0,B=0,C=0时,Y=0; 当A=0,B=0,C=1时,Y=1; 当A=0,B=1,C=0时,Y=1; 当A=0,B=1,C=1时,Y=1; 当A=1,B=0,C=0时,Y=1; 当A=1,B=0,C=1时,Y=1; 当A=1,B=1,C=0时,Y=1; 当A=1,B=1,C=1时,Y=1; 及当输入A,B,C都为0时,与其相连的PMOS管导通,与其相连的NMOS管截至,与GND相连的NMOS

7、导通,输出为GND的值; 整理doc . 当输入A=0,B=0,C=1时,与C相连的NMOS管导通,输出为C的值; 当输入A=0,B=1,C=0时,与B相连的NMOS管导通,输出为B的值; 当输入A=0,B=1,C=1时,与B,C相连的NMOS管导通,输出为B或者C的值; 当输入A=1,B=0,C=0时,与A相连的NMOS管导通,输出为A的值; 当输入A=1,B=0,C=1时,与A,C相连的NMOS管导通,输出为A或者C的值; 当输入A=1,B=1,C=0时,与A,B相连的NMOS管导通,输出为A或者B的值; 当输入A=1,B=1,C=1时,与A,B,C相连的NMOS管导通,

8、输出为A或者C或者B的值; 2.2三输入或门电路仿真观察波形 给三输入或门的输入加激励,高电平为Vdd=5V,低电平为Gnd,并添加输入输出延迟时间,进行仿真,并输出波形;波形图如下图2.2所示。 图2.2 三输入或门电路输入输出波形图 整理doc . 2.3三输入或门电路的版图绘制 用L-Edit版图绘制软件对三输入或门电路进行版图绘制,同时进行DRC验证,查看输出结果,检查有无错误;版图和输出结果如图2.3所示。 图2.3 三输入或门电路版图及DRC验证结果 2.4三输入或门版图电路仿真观察波形 同或门原理图仿真相同,添加激励、电源和地,同时观察输入输出波形;波形

9、如下图2.3所示。 图2.4 三输入或门电路版图输入输出波形图 整理doc . 三输入或门电路的版图仿真波形与原理图的仿真输出波形基本一致,并且符合输入输出的逻辑关系,电路的设计正确无误。 2.5 LVS检查匹配 用layout-Edit对三输入或门进行LVS检查验证,首先添加输入输出文件,选择要查看的输出,观察输出结果检查三输入或门电路原理图与版图的匹配程度;输出结果如下图2.5。 图2.5 三输入或门电路LVS检查匹配图 整理doc . 总 结 通过这次课程设计,学习使用一个新工具——tanner软件。并使用tanner软件对三输入或门模拟电路进行了绘

10、制,并其电路进行了仿真。在此过程中对IC集成电路的原理图和版图的绘制及仿真,对模拟电路的工作原理有了进一步的了解。典型的模拟电路的设计借助典型器件特性的探讨、运用tanner软件对模拟电路的原理图进行绘制,并进行了电路仿真,熟悉了tanner在此方面的应用,对这两个软件有了更深刻的了解。 这次课程设计,学习了新软件,对其从一无所知到了解,这其中遇到了许多问题。在用tanner绘制版图时由于对其结构不是特别熟悉导致出现问题。PMOS要使用P select,N well。NMOS要使用N select。以至于浪费了挺多时间。以后在学习的过程中一定要把理论知识掌握熟练,再进行实践。 总的来说这次

11、课程设计还是很有意义的,对自己专业也有了更深的了解。同时,学会了电路版图的绘制及仿真。 在此次课程设计中也遇到了很多问题,多亏老师的指导和同学的帮助,能够按时完成设计。 整理doc . 参考文献 [1]钟文耀,郑美珠.CMOS电路模拟与设计—基于Hspice.全华科技图书股份有限公司印行,2006. [2]刘刚等著.微电子器件与IC设计基础.第二版.科学出版社,2009. 整理doc . 附录一:版图网表 * Circuit

12、 Extracted by Tanner Research's L-Edit Version 9.00 / Extract Version 9.00 ; * TDB File: C:\Users\Administrator\Desktop\LJB\layout\Layout2.tdb * Cell: Cell0 Version 1.80 * Extract Definition File: ..\..\tanner\LEdit90\Samples\SPR\example1\lights.ext * Extract Date and Time: 07/05/2013 - 10:2

13、6 .include C:\Users\Administrator\Desktop\tanner\TSpice70\models\ml2_125.md * Warning: Layers with Unassigned AREA Capacitance. * * * *

*

* * Warning:

14、 Layers with Unassigned FRINGE Capacitance. * * * * * *

*

* * Warning: Layers with Zero Resistance. *

15、Comment> * 整理doc . * * * NODE NAME ALIASES * 9 = Y (74,-12) M1 2 Y 1 8 PMOS L=5u W=5u * M1 DRAIN GATE SOURCE BULK (63.5 -3.5 68.5 1.5) M2 Y 6 7 8 PMOS L=3u W=5u * M2 DRAIN GATE SOURCE BULK (29.5 -3.5 3

16、2.5 1.5) M3 7 4 5 8 PMOS L=3u W=5u * M3 DRAIN GATE SOURCE BULK (18 -3.5 21 1.5) M4 5 3 2 8 PMOS L=3u W=5u * M4 DRAIN GATE SOURCE BULK (7 -3.5 10 1.5) M5 Y Y 1 Y NMOS L=5u W=5u * M5 DRAIN GATE SOURCE BULK (63.5 -24.5 68.5 -19.5) M6 Y 6 Y Y NMOS L=3u W=5u * M6 DRAIN GATE SOURCE BULK (2

17、9.5 -24.5 32.5 -19.5) M7 Y 4 Y Y NMOS L=3u W=5u * M7 DRAIN GATE SOURCE BULK (18 -24.5 21 -19.5) M8 Y 3 Y Y NMOS L=3u W=5u * M8 DRAIN GATE SOURCE BULK (7 -24.5 10 -19.5) * Total Nodes: 9 * Total Elements: 8 * Total Number of Shorted Elements not written to the SPICE file: 0 * Extract E

18、lapsed Time: 0 seconds .END 整理doc . 附录二:电路图网表 * SPICE netlist written by S-Edit Win32 7.03 * Written on Jul 5, 2013 at 10:20:01 .include "C:\Users\Administrator\Desktop\tanner\TSpice70\models\ml2_125.md" Vdd Vdd Gnd 5 VA A Gnd PULSE (0 5 0 10n 10n 50n 100n) VB B Gnd PULSE (0 5 0 10

19、n 10n 50n 100n) VC C Gnd PULSE (0 5 0 10n 10n 50n 100n) .tran/op 10n 200n method=bdf .print tran v(A) v(B) v(C) v(Y) * Waveform probing commands *.probe .options probefilename="D:\xuexi\LJB\dianlu\Module0.dat" + probesdbfile="C:\Users\Administrator\Desktop\LJB\dianlu\1003040101lu.sdb" + pr

20、obetopmodule="Module0" .include C:\Users\Administrator\Desktop\tanner\TSpice70\models\ml2_125.md * Main circuit: Module0 M1 N11 B Gnd Gnd NMOS L=2u W=22u AD=66p PD=24u AS=66p PS=24u M2 N11 A Gnd Gnd NMOS L=2u W=22u AD=66p PD=24u AS=66p PS=24u M3 N11 C Gnd Gnd NMOS L=2u W=22u AD=66p PD=24u AS=

21、66p PS=24u M4 Y N11 Gnd Gnd NMOS L=2u W=22u AD=66p PD=24u AS=66p PS=24u M5 N18 A Vdd Vdd PMOS L=2u W=22u AD=66p PD=24u AS=66p PS=24u 整理doc . M6 N17 B N18 Vdd PMOS L=2u W=22u AD=66p PD=24u AS=66p PS=24u M7 N11 C N17 Vdd PMOS L=2u W=22u AD=66p PD=24u AS=66p PS=24u M8 Y N11 Vdd Vdd PMOS L=2u W=22u AD=66p PD=24u AS=66p PS=24u * End of main circuit: Module0 感谢您的支持与配合,我们会努力把内容做得更好! 整理doc

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2026 宁波自信网络信息技术有限公司  版权所有

客服电话:0574-28810668  投诉电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服