ImageVerifierCode 换一换
格式:PPTX , 页数:36 ,大小:1.52MB ,
资源ID:1653147      下载积分:5 金币
验证码下载
登录下载
邮箱/手机:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/1653147.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  
声明  |  会员权益     获赠5币     写作写作

1、填表:    下载求助     索取发票    退款申请
2、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
3、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
4、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
5、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【1587****927】。
6、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
7、本文档遇到问题,请及时私信或留言给本站上传会员【1587****927】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。

注意事项

本文(布图规划和布局.pptx)为本站上传会员【1587****927】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4008-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

布图规划和布局.pptx

1、第十二章布图规划和布局布图规划电源规划布局扫描链重组提纲2布图规划布图规划(Floorplan)芯片物理设计的最初步骤对芯片大小、输入输出单元、硬核模块、布线通道的规划布图规划的目标确定芯片的面积确保时序的收敛保证芯片的稳定满足布线的要求布图规划4布图规划所需的数据5类 型种 类特 征设计网表Gate-level netlist,(例如:chip_design.v)单个完整文件或多个文件设计约束文件chip_design.sdc与时序要求相关的文件物理库文件standard.lef,io.lef,rom.lef,ram.lef 单个完整文件或多个文件时序库文件standard.lib,io.l

2、ib,rom.lib,ram.lib 单个完整文件或多个文件I/O文件I/O constraints file单个文件布图要求文件Floorplan configuration file 单个文件(A)输入输出通过Pin连接,用于子模块或硬核模块(B)输入输出通过Pad连接,最常见的芯片设计方式(C)输入输出Pad做成固定模块,用于ASIC芯片设计输入输出单元的放置6芯核区域SH13/I1043SH15/1479SH14/I1033SH16/I761芯核区域模块区域A:输入输出pinsB:输入输出padsC:输入输出端口模块倒置封装(Flip-Chip)及输入输出单元分布示意图倒置封装输入输出

3、单元分布78大家应该也有点累了,稍作休息大家有疑问的,可以询问和交流大家有疑问的,可以询问和交流大家有疑问的,可以询问和交流大家有疑问的,可以询问和交流大家有疑问的,可以询问和交流大家有疑问的,可以询问和交流可以互相讨论下,但要小声点可以互相讨论下,但要小声点可以互相讨论下,但要小声点可以互相讨论下,但要小声点9模拟电路供电单元采用指定类型,若芯片I/O单元比较宽松,可使用双绑定保证稳定工作数字电路供电单元给I/O单元供电的单元,根据I/O单元的功耗、输出单元驱动能力、同步开关噪声(SSO)等估算给核心电路供电的单元,根据芯片功耗、供电电压、供电电流估算隔离单元隔离数字供电单元和模拟供电单元输

4、入输出单元的供电10PLL的输入输出单元连接输入输出单元供电举例11延迟预估在布图规划和布局之前,对芯片的时序进行理想情况下的零线负载模型做延迟分析,验证当前网表是否有较好的时序若在理想情况下,时序已经很紧张,应当重新优化网表或RTL代码,缩短关键路径延迟延迟预估方法展平式设计层次化设计布图规划与延迟预估12利用线负载模型和扇出数估算负载电容不同厂商的线负载模型和理论模型分布不尽相同展平式设计延迟预估13层次化设计延迟预估14层次化设计时钟树延迟预估15左:宏模块布局实例右:布线通道的预留宏模块布局和布线通道16电源规划左:电源环和电源条线,设计中没有宏单元中:左下角为宏单元,其上方和右侧的电

5、源线形成模块电源环右:多电源多电压设计中的电源环分布电源环和电源条线18数字电路电源网络设计电源连接关系的定义,Global Net Connection芯片核心(Core)部分的电源环设计,Power Ring芯片内所包含的硬核(Block)的电源环设计,Block Ring芯片核心内部纵横交错的电源网格设计,Power Stripe芯片的供电单元与电源环的连接,I/O Cell Power芯片内部电源网格和硬核电源环连接部分的设计,Ring Pins标准单元的供电网络与核心电源网格总连接设计,Followpins输入输出单元电源环设计,I/O Cell Power Ring电源网络设计19

6、电源的定义全局电源的定义连接关系的定义全局电源网络连接把相应的端口和网络连接到合适的电源和地网络上去连接信息一部分包含在网表中,另一部分包含在相应的LEF文件中全局电源20(A)四方规则的电源环;(B)RAM的模块电源环;(C)多边形电源环电源环21(a)(b)(c)电源环宽线的处理:开槽(Slotting)和分离(Splitting)电源环宽线的处理22电源网格结构特征电源条线23数字与模拟混合供电24布局布局(Placement)对标准单元的布局I/O单元和宏单元的布局在布图规划阶段已经完成布局的目标各模块的位置相对确定,整个设计拥塞程度相对均匀合理,基本满足布通的要求满足设计规则的要求芯

7、片的时序和供电较为良好布局26展平式布局模块的摆放和布局标准单元的摆放和优化层次化布局子模块约束类型的制定子模块大小位置的制定展平式和层次化布局27子模块位置的放置子模块位置的放置28子模块位置的调整子模块位置的调整29子模块面积的调整子模块面积的调整30拥塞预估拥塞,Congestion在每个布线格内,估算并统计所需要的纵向通道和横向通道数量当全局拥塞很小,但存在局部拥塞较大的情况时,需要对设计进行优化时序预估只需要做建立(Setup)时间预估,不需要做保持(Hold)时间预估此时还没有进行时钟树综合,保持时间违例通常在时钟树综合之后优化供电预估对芯片的功耗、电压降、电迁移进行评估由于时钟树

8、尚未综合,功耗估计值会偏小布局目标预估31扫描链重组定义扫描链的起点和终点使这些起点和终点与综合时所选定的起点和终点保持一致通过DEF文件进行定义包括扫描链的名称、起点、终点、所穿过的缓冲单元、所包含的扫描触发器单元名称等工具可以识别出完整的扫描链扫描链定义33左:扫描链重组前;右:扫描链重组后扫描链在时钟树综合之后进行,减小扫描的走线长度,节约布线空间扫描链重组34设计交换格式DEF,Design Exchange Format展平式的设计网表文件,跨平台、易兼容、语法简单一种带有物理信息的网表除连接关系外,还定义了芯片面积、布图规划区域、电源域、标准单元行、标准单元位置属性、端口位置信息、布线内容、线网连接等物理设计交换格式(PDEF)已经终止使用并被DEF取代物理设计交换文件35本章结束

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2024 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服