ImageVerifierCode 换一换
格式:PPT , 页数:33 ,大小:674KB ,
资源ID:10306454      下载积分:5 金币
验证码下载
登录下载
邮箱/手机:
图形码:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/10306454.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

开通VIP折扣优惠下载文档

            查看会员权益                  [ 下载后找不到文档?]

填表反馈(24小时):  下载求助     关注领币    退款申请

开具发票请登录PC端进行申请。


权利声明

1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4009-655-100;投诉/维权电话:18658249818。

注意事项

本文(xilinx-FPGA的配置设计(课堂PPT).ppt)为本站上传会员【w****g】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4009-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

xilinx-FPGA的配置设计(课堂PPT).ppt

1、单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,第,6,章,FPGA,的下载配置电路设计,1,内容提要,本章介绍了,Xilinx,公司的,FPGA,下载配置模式,,Virtex-,系列器件下载配置流程、模式和电路设计,,Altera,公司的下载电缆的结构和下载模式,,Altera,公司的下载电缆的配置电路设计,,Altera,公司的配置芯片和配置芯片构成的配置电路设计。,2,知识要点:,下载配置模式,下载配置流程,下载电缆,配置芯片,配置电路设计,3,教学建议,:,本章的重点是掌握,Xilinx,公司和,Altera,公司的,FPGA,器件的下载配置电

2、路设计。建议学时数为,4,学时。注意区分,Xilinx,公司和,Altera,公司的,FPGA,器件的下载配置电路设计的不同点。注意同一公司,不同下载模式的下载配置电路的设计也是不同的。注意不同型号的配置芯片使用方法以及配置电路的设计,多个器件配置电路的连接方法。本章给出了一些典型的设计例,学习中可以通过改变器件型号和配置模式,进行配置电路设计的练习,加深对问题的理解。,4,6.1 Xilinx,的,FPGA,下载配置电路设计,6.1.1 Xilinx FPGA,的下载配置模式,针对不同的器件类型和应用场合,,Xilinx,公司为其,FPGA,系列产品提供了多种下载配置模式,如下所示:,5,1

3、JTAG,模式,JTAG,模式是基于,IEEE1149.1,和,IEEE1532,的下载配置模式,通过,TDI,(数据输入)、,TDO,(数据输出)、,TMS,(测试模式)和,TCK,(测试时钟)等四根信号线实现,FPGA,的下载与配置。在,JATG,模式中需要其他可编程微控制器的支持。,6,2.Parallel,模式,Parallel,模式仅支持,Virtex,系列和,Spartan,系列器件,通过,8bit,的并行数据下载,实现,FPGA,的高速配置。,Parallel,模式的配置时钟,CCLK,由,FPGA,外部提供。,7,3.Master Serial,模式,Master Seria

4、l,模式支持,Xilinx,公司的所有,FPGA,产品。,Master Serial,模式通过读取串行,PROM,的数据,实现,FPGA,的在线配置。在,Master Serial,模式中必须使用,Xilinx,公司专用的,PROM,。,Master Serial,模式的配置时钟,CCLK,源于,FPGA,内部。,8,4.Slave Serial,模式,Slave Serial,模式支持,Xilinx,公司的所有,FPGA,产品。,Slave Serial,模式类似于,Master Serial,模式,但其配置时钟,CCLK,由,FPGA,外部提供。在,Slave Serial,模式中需要其他

5、可编程微控制器支持,。,9,5.Master Select MAP,模式,Master Serial MAP,模式支持,Virtex-,等,FPGA,产品。,Master Serial MAP,模式通过读取串行,PROM,的数据,实现,FPGA,的在线配置。在,Master Select MAP,模式中必须使用,Xilinx,公司专用的,PROM,。,Master Serial MAP,模式的配置时钟,CCLK,源于,FPGA,内部。,10,6.Slave Select MAP,模式,Slave Select MAP,模式支持,Virtex-,等,FPGA,产品。,Slave Select M

6、AP,模式类似于,Master Serial MAP,模式,但其配置时钟,CCLK,由,FPGA,外部提供。在,Slave Select MAP,模式中需要其他可编程微控制器的支持。,11,6.1.1 Xilinx FPGA,的下载配置模式,Xilinx,公司提供两种,PROM,对其,FPGA,系列产品进行在线配置。其中,,XC1800,系列,PROM,可多次擦写,支持,JTAG,在线编程。,XC1700,系列,PROM,为一次性编程器件,不支持,JTAG,在线编程。使用第三方编程器对,Xilinx,公司的,PROM,系列产品进行下载配置时,需要对,FPGA,设计文件进行格式转换,。在同一个,

7、FPGA,的下载配置电路中,为了满足不同应用要求,可以通过改变,FPGA,的,M2,、,M1,和,M0,管脚连接,实现,FPGA,下载配置模式的切换,即利用同一下载配置电路可以实现多种下载配置模式。,12,在实际应用中,使用嵌入式下载配置方式,可以节约成本和简化,PCB,板设计。嵌入式下载配置利用微处理器或其他可编程控制器件,对,FPGA,产品进行下载配置。在嵌入式下载配置过程中,,M2,、,M1,、,M0,引脚端应设置为,JTAG,、,Slave Serial,或,Slave Select MAP,模式,下载配置的数据可以存放在,Xilinx,公司专用,PROM,或其他存储器件中。当,M2,

8、M1,、,M0,设置为,Slave Serial,模式时,通过控制,PROG,B,引脚端,可以实现,FPGA,的重新配置。当,M2,、,M1,、,M0,设置为,Slave Select MAP,模式时,通过控制,PROG,B,、,RDWR,B,和,CS,B,引脚端,可以实现,FPGA,的重新配置和部分配置,。,13,6.1.2 Virtex-,系列器件下载配置电路设计,Xilinx,公司不同类型的,FPGA,器件下载配置模式不完全相同,下面以,Virtex-,系列器件为例说明,Xilinx,公司的,FPGA,的下载配置设计过程。,14,Virtex-,系列器件的下载配置流程,Virtex-

9、系列器件的下载配置流程如图,6.1.1,所示,主要包括:,(,1,),Power Up,(加电),Power Up,是,Virtex-,系列器件的加电过程。其中,内核电压,VCCINT,1.5V,,,I,OBank 4,的,VCCO,和,VCCAUX,的供电电压应大于,1.5V,。,(,2,),Clear Configuration Memory,(清配置存储器),清配置存储器的触发条件是将,PROG,B,引脚端置低,并保持低电平大于,300ns,。,FPGA,的所有与配置无关的引脚端将保持,3,态,,INIT-B,和,DONE,引脚端为低电平。,15,(,3,)初始化,将,INIT-B,引

10、脚端置为高电平,采样模式控制引脚端(,Sample Mode Pins,),并读入,M2,、,M1,和,M0,。如果在初始化过程中保持,INIT-B,为低电平,可以延迟配置数据的下载过程。,Master Serial/Master Select MAP CCLK Begins,(,Master Serial/Master Select MAP,模式,CCLK,启动)。,(,4,),Load Configuration Data Frames,(下载配置数据),在配置数据的下载过程中,将对配置数据进行,CRC,校验(,CRC Correct,)。如果,CRC,出现错误,,INIT-B,引脚端将被

11、重新置为低电平,并终止器件的启动过程。,16,(,5,)器件启动(,Start-Up,),Virtex-,系列器件的器件启动顺序可以在软件中改动,其默认的启动顺序是:释放,DONE,引脚端;将,GTS,置低,激活所有,1,O,引脚端;将,GWE,置位,释放所有的,RAM,和逻辑单元;将,EOS,置位。,17,图,6.1.1 Virtex-,系列器件的下载配置流程,18,Virtex-,系列器件下载配置模式设置,Virtex-,系列器件支持,“,Master Serial Programming Mode,”,、,“,Master SelectMAP Programming Mode,”“,Sl

12、ave Serial Programming Mode,”“,Slave SelectMAP Programming Mode,”“,JTAG/Boundary Scan Programming Mode,”,。设置,Virtex-,系列器件的,M2,、,M1,、,M0,引脚端状态,可以确定下载配置模式,如表,6.1.1,所示,。,19,20,表,6.1.2 Virtex-,系列器件与下载配置电路有关的引脚端,21,3.Virtex-,系列器件的下载配置电路设计,(,1,),Virtex-,下载配置端,在,Virtex-,系列器件中与下载配置电路有关的引脚端如表,6.1.2,所示。应注意的是:

13、Virtex-,系列器件中与下载配置有关的引脚端,有一部分是专用引脚端,另一部分是可以作为用户,1,O,的复用引脚端。考虑到设计的稳定性,建议不使用这部分复用引脚端。,22,(,2,),Virtex-,加电要求,为保证,Virtex-,系列器件的正常加电,,Xilinx,公司在,Virtex-,数据手册中规定:,VCCINT,、,VCCAUX,和,Vcco,的加电过程既不应快于,1ms,,也不应慢于,50ms,。,Virtex-,加电过程中的最小电流要求不同型号是不同的,设计时需要根据具体的型号设计下载配置电路。,VCCINT,、,VCCAUX,和,Vcco,的加电顺序没有具体要求。一般,在

14、保证,VCCINT,和,Vcco,的电气参数情况下,采用先,VCCINT,后,Vcco,的加电顺序,将提高,FPGA,系统的使用稳定性。,23,(,3,),Virtex-,下载配置电路设计,设计过程中,首先应该熟悉下载配置引脚端和,Virtex-,加电要求,然后依据选定的下载配置模式进行下载配置电路设计。,Xilinx,公司针对不同类型的,FPGA,器件提供了相应的下载配置电路,,XIlinx,公司提供的,Virtex-,系列器件下载配置电路如图,6.1.2,图,6.1.9,所示。,24,图,6.1.2,为使用,System ACE,(,System Advanced Configuratio

15、n Environment,)配置,Virtex-,的下载配置电路,电路利用,ACE Controller,(,ACE,微控制器)和,ACE CompactFlash,完成,Virtex-,的下载配置。图,6.1.3,为使用,CPLD,和,PROM,配置,Virtex-,的下载配置电路图,6.1.4,为使用,EPROM,配置,Virtex-,的下载配置电路。图,6.1.5,为,Master Serial Mode,配置电路。图,6.1.6,为,Master/Slave Serial Mode,配置电路。图,6.1.7,为,Master SelectMAP Programming Mode,配置

16、电路。图,6.1.8,为,Slave SelectMAP Mode,配置电路。图,6.1.9,为,JTAG Mode,配置电路。,25,图,6.1.2,使用,System ACE,配置,Virtex-,的下载配置电路,26,图,6.1.3,使用,CPLD,和,PROM,配置,Virtex-,的下载配置电路,27,图,6.1.4,使用,EPROM,配置,Virtex-,的下载配置电路,28,图,6.1.5 Master Serial Mode,配置电路,29,图,6.1.6 Master/Slave Serial Mode,配置电路,30,图,6.1.7 Master SelectMAP Mode,配置电路,31,图,6.1.8 Slave SelectMAP Mode,配置电路,32,图,6.1.9 JTAG Mode,配置电路,33,

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4009-655-100  投诉/维权电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服