资源描述
,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,#,2.1,逻辑门电路,基本门电路,:,与门,、,或门,、,非门,(又称,反相器,)。,第,2,章 逻辑门电路,与门 或门,非门,2.1.1,非门,定义:,输入与输出信号状态满足“非”逻辑关系。,非门电路:,逻辑符号:,波形图:,A=1,(,+5V,)时,,T,导通,,L,输出,0.2V,0.3V,即:,L=0,;,A=0,(,0V,)时,,T,截止,,L,输出近似,+5V,即:,L=1,;,2.1.2,与门,与门电路:,逻辑符号:,与门波形图:,1,)两个输入,一个输出,2,)分析电路,,(围绕导通与否,先看输入,再分析输出),3,)确定逻辑关系,,L=AB,2.1.3,或门,或门电路:,逻辑符号:,或门波形图:,1,)两个输入,一个输出,2,)分析电路,(围绕导通与否,先看输入,再分析输出),3,)确定逻辑关系,,L=A+B,2.1.4,其他常见门电路,1.,与非门,与非门电路:,逻辑符号:,与非门波形图:,逻辑关系式:,提 示,常用门电路也可以由基本门电路“非门”、“与门”、“或门”间接构成。例如:,通常我们将由逻辑符号表示的逻辑电路称为“逻辑图”。,2.,或非门,或非门电路:,逻辑符号:,或非门波形图:,能够实现 “或非”逻辑关系的电路均称为“或非门”。在一个或门的输出端连接一个非门就构成了“或非门”,如下图所示。,如图蓝色线条时刻,L,输出为,3.,异或门,异或门电路:,逻辑符号:,双输入端异或门波形图:,能够实现 “异或”逻辑关系的电路均称为“异或门”。,异或门可由非门、与门和或门组合而成,,如下图所示。,提 示,当输入端,A,、,B,的电平状态互为相反时,输出端,L,一定为高电平;当输入端,A,、,B,的电平状态相同时输出,L,一定为低电平。,4.,同或门,同或门电路:,逻辑符号:,双输入端同或门波形图:,提 示,当输入端,A,、,B,的电平状态互为相反时,输出端,L,一定为低电平;而当输入端,A,、,B,的电平状态相同时,输出端,L,一定为高电平。,能够实现,A,B,“,同或”逻辑关系的电路均称为“同或门”。由非门、与门和或门组合而成的同或门及逻辑符号如下图所示。,2.2,不同系列门电路,目前使用的门电路大多为集成门电路,最常用的是,TTL,系列和,CMOS,系列。在两种不同系列的门电路中,他们虽具有相同的逻辑功能而两者的结构、制造工艺却不同,其外形尺寸、性能指标也有所差别。,因此有必要了解两种不同系列门电路的结构特点、工作原理及主要特性,以便在实际设计中合理选择芯片。,2.2.1 TTL,系列门电路,TTL,(晶体管,晶体管逻辑)门电路只制成单片集成电路。输入级由多发射极晶体管构成,输出级由推挽电路(功率输出电路)构成。标准,TTL,与非门如下图所示。,标准,TTL,与非门,电路工作原理,电路组成,2.,逻辑关系,3.,分析负载情况,小 结,(,1,)输入信号与输出信号符合,与非,逻辑关系。,(,2,),拉电流与灌电流,:输出为高电平时,向负载输出的电流称为拉电流;,输出端,L,为低电平时,负载电流流入输出端,L,并经,T,4,流向地端,称为灌电流。,(,4,)若某一输入端悬空,无论其他输入端接高电平或是低电平,,悬空端的作用相当于接高电平。,在实际应用中,为避免引入干扰不用的输入端一般不允许悬空。,(,3,)若输出端,L,所接的负载较重(即负载从输出端汲取的控制电流较大),输出的高电平经电阻,R4,后会略有下降。,(,5,),TTL,与非门,74LS00,集成电路示意图,4,个双输入与非门,,此类电路多数采用双列直插式封装。,2.2.2 MOS,系列门电路,CMOS,门电路举例,CMOS,非门电路,CMOS,与非门,CMOS,或非门,工作原理,A,为高电平,,T,1,截止,T,2,导通,,L,为低电平,符合非逻辑关系。,工作原理,A,、,B,同为高电平时,T,1,、,T,2,截止,,T,3,、,T,4,导通,,L,为低电平,符合与非逻辑关系。反之亦然。,工作原理,请自行分析,2-2,2.3,门电路综合应用,2.3.1,三选二电路,例,1,:,由于检测危险的报警器自身也可能出现差错,因此为提高报警信号的可靠性,在每个关键部位都安置了三个同类型的危险报警器,如下图所示。只有当三个危险报警器中至少有两个指示危险时,才实现关机操作。这就是三选二电路。,1,)根据题意作出真值表,报警信号,C B A,关机信号,L,0 0 0,0 0 1,0 1 0,0 1 1,1 0 0,1 0 1,1 1 0,1 1 1,0,0,0,1,0,1,1,1,2,)根据真值表确定标准,“,与或,”,表达式,3,)卡诺图化简为最简“与或”表达式,4,)画出逻辑图,1,1,1,1,提 示,在实际电路设计中常用与非门集成电路芯片。为此,用摩根定理进行如下变换:,用与非门构成的三选二电路,2.3.2,产品分类电路,例,2,:,某产品出厂前,要检查,4,个重要参数,A,、,B,、,C,、,D,是否在允许的误差范围之内。分别使用,4,种数字测量装置对这,4,个参数进行测量。若所测参数在允许范围内,装置输出高电平,1,;若测得的参数超出了允许范围,装置输出低电平,0,。,1,)列真值表,当所有,4,个参数都在允许范围内时,电路的输出端,L,1,为,1,。,当只有,B,超出允许范围时,输出端,L,2,为,1,。,当只有,B,和,D,超出允许误差范围时,输出端,L,3,应为,1,。,在所有其他情况下,输出端,L,4,为,1,,说明产品是废品。,检测信号,D C B A,质量信号,L,1,L,2,L,3,L,4,0 0 0 0,0 0 0 1,0 0 1 0,0 0 1 1,0 1 0 0,0 1 0 1,0 1 1 0,0 1 1 1,1 0 0 0,1 0 0 1,1 0 1 0,1 0 1 1,1 1 0 0,1 1 0 1,1 1 1 0,1 1 1 1,0 0 0 1,0 0 0 1,0 0 0 1,0 0 0 1,0 0 0 1,0 0 1 0,0 0 0 1,0 0 0 1,0 0 0 1,0 0 0 1,0 0 0 1,0 0 0 1,0 0 0 1,0 1 0 0,0 0 0 1,1 0 0 0,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,检测信号,D C B A,质量信号,L,1,L,2,L,3,L,4,0 0 0 0,0 0 0 1,0 0 1 0,0 0 1 1,0 1 0 0,0 1 0 1,0 1 1 0,0 1 1 1,1 0 0 0,1 0 0 1,1 0 1 0,1 0 1 1,1 1 0 0,1 1 0 1,1 1 1 0,1 1 1 1,0 0 0 1,0 0 0 1,0 0 0 1,0 0 0 1,0 0 0 1,0 0 1 0,0 0 0 1,0 0 0 1,0 0 0 1,0 0 0 1,0 0 0 1,0 0 0 1,0 0 0 1,0 1 0 0,0 0 0 1,1 0 0 0,2),写出逻辑表达式,写成与非形式的逻辑表达式,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,3),满足以上逻辑关系的产品分类电路,如下图所示:,2.3.3,门电路组成数字信号源,概 述,实 例,数字信号源可由产生脉冲波形的振荡电路构成。,在数字电路的应用中,它可提供连续的且具有一定频率(周期)的脉冲信号。,可作为微型计算机、单片机等数字电路的时钟信号源。,1.,可变频率,TTL,振荡器,2.,固定频率,TTL,振荡器,可应用在哪些地方?,2.3.4,门电路构成控制门,与门控制电路,或门控制电路,可应用在什么地方?,2.3.4,门电路组成单稳态触发器,什么是单稳态触发器,单稳态触发器具有两个开关状态:一个是稳定状态,另一个是非稳定状态,也称为暂态。,1.,微分型单稳态触发器逻辑电路,2.,积分型单稳态触发器逻辑电路,积分型单稳态触发电路,积分型单稳态触发器波形,3.,单稳态触发器构成的定时控制脉冲门电路方框图及其波形图,用于移位电路、计数电路和存储电路等。,2.4,常用,IC,门简介,(Integrate Circuit),本节内容提要,2.4.1,TTL,系列数字电路的分类及,主要参数指标,2.4.2,其他常用,TTL,门电路,2.4.3,常用,CMOS,门电路,TTL,系列数字电路的主要参数指标,(,1,)高电平输出电压,V,OH,:,2.7,3.4V,(,2,)高电平输出电流,I,0H,:,(,3,)低电平输出电压,V,OL,:,0.2,0.5V,(,4,)低电平输出电流,I,OL,(,5,)高电平输入电压,V,IH,:一般为,2V,(,6,)高电平输入电流,I,IH,(,7,)低电平输入电压,V,IL,:一般为,0.8V,2.4,常用,IC,门简介,(,8,)低电平输入电流,I,IL,(,9,)输出短路电流,I,OS,(,10,),电源电流,(,11,)传输延迟时间,t,PLH,和,t,PHL,(,12,)时钟脉冲,f,max,I,OH,和,I,OL,反映芯片带载能力,I,IH,和,I,IL,反映其对前级集成电路的影响,2.4.1,TTL,系列数字电路的分类及主要参数指标,TTL,系列数字电路分类,2.TTL,系列数字电路的,主要参数指标,3.TTL,与非门输入特性和输出特性,TTL,系列数字电路分类,按集成度大小分类,按逻辑功能分类,按国家标准分类,小规模集成电路,中规模集成电路,大规模集成电路,超大规模的集成电路。,CV54/74,系列,CV54/74H,系列,CV54/74S,系列,CV54/74LS,系列,小规模集成电路,小规模集成电路集成度比较低,大多数是,与门、或门、与非门、或非门、与或非门、反相器、三态门、锁存器、触发器、单稳态、多谐振荡器;,以及一些,扩展门、缓冲器、驱动器等比较基本、简单、通用的数字逻辑单元电路。,可以根据电路设计需要利用手册从中选择适用的电路构成所需的各种数字逻辑电路。,中规模集成电路,大规模集成电路,中、大规模集成电路的集成度比较高,大多数是一些具有特定逻辑功能的逻辑电路。其中包括:加法器、累加器、乘法器、比较器、奇偶发生器,/,校验器、算术运算器、多(四、六、八)触发器、寄存器堆、时钟发生器、码制转换器、数据选择器,/,多路开关、译码器,/,分配器、显示译码器,/,驱动器、位片式处理器片、异步计数器、同步计数器、,A/VD,和,VD/A,转换器、随机存取器(,RAM,)、只读存储器(,ROM/PROM/EPROM/EEPROM,)、处理机控制器和支持功能器件等。,2.4.2,其他常用,TTL,门电路,集电极开路门电路(,OC,门),2.,三态门,3.,驱动电路,问题的提出,在实际应用中,有时要将,n,个门电路的输出端连接在一起,称为,“线与”,。,试分析:当其中一个,F,2,输出,为低电平,另一个,F,1,输出为高电平时会出现什么状况?,图,2.37,F,1,F,2,i,i,过大一方面会使与非门,F,2,的输出低电平状态受到破坏(使,L,2,=1,);另一方面会使与非门,F,1,的,T,3,管烧坏。所以,实际应用中这种接法是不允许的。,问题的解决,集电极开路的,TTL,门电路,又称“,OC,门”,OC,门的逻辑符号,OC,门线与的应用,2.,三态门,什么是三态门,除,0,、,1,外还有第三种状态,高阻抗状态,三态门的特点,高阻抗状态时的输出阻抗非常大,输入与输出视为开路,对外电路不起任何作用,三态与非门的原理示意图及其符号,计算机接口电路中广泛应用,三态门真值表,控制,输入变量,输出变量,G,A B,L,(,1,),0,(,1,),0,(,1,),0,(,1,),0,(,0,),1,0 0,0 1,1 0,1 1,X X,1,1,1,0,高阻,三态门应用举例,(,a,)门电路选择,(,b,)数据双向传输,(,c,)总线结构,作 业,P50 2.6 2.7 2.8,
展开阅读全文