收藏 分销(赏)

2024年电大本科计算机组成原理期末考试复习题库.doc

上传人:天**** 文档编号:8225133 上传时间:2025-02-08 格式:DOC 页数:51 大小:185.54KB 下载积分:14 金币
下载 相关 举报
2024年电大本科计算机组成原理期末考试复习题库.doc_第1页
第1页 / 共51页
2024年电大本科计算机组成原理期末考试复习题库.doc_第2页
第2页 / 共51页


点击查看更多>>
资源描述
二、判断题:判断下列说法是否正确,并阐明理由。 1.只有定点数运算才也许溢出,浮点数运算不会产生溢出。 ( X ) 2.间接寻址是指指令中间接给出操作数地址。 ( √ ) 3.程序计数器的位数取决于指令字长,指令存储器的位数取决于机器字长。 (X ) 4.半导体RAM信息可读可写,且断电后仍能保持记忆。 (X ) 5.DMA传送方式时,DMA控制器每传送一个数据就窃取——个指令周期。 ( X ) 1.两个补码数相加,只有在最高位都是l时有也许产生溢出。( × ) 2.相对寻址方式中,操作数的有效地址等于程序计数器内容与偏移量之和。( √ ) 3.指令是程序设计人员与计算机系统沟通的媒介;微指令是计算机指令和硬件电路建立联系的媒介。( √ ) 4.半导体ROM是非易失性的,断电后仍然能保持记忆。( √ ) 5.在统一编址方式下,CPU访问I/O端口时必须使用专用的I/O指令。( × ) 1.ASCII编码是一个中文字符编码;× 2.一般采取补码运算的二进制减法器,来实现定点二进制数加减法的运算;× 3.在浮点数表示法中,阶码的位数越多,能体现的数值精度越高;× 4.只有定点数运算才也许溢出,浮点数运算不会产生溢出。× 1.变址寻址需要在指令中提供一个存储器编号和一个数值。√ 2.计算机的指令越多,功效越强越好。× 3.程序计数器PC重要用于处理指令的执行次序。√ 4.微程序控制器的运行速度一般要比硬连线控制器更快。× 1.CPU访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的时间越长。× 2.引入虚拟存储系统的目标,是为了加快外存的存取速度。× 3.按主机与接口间的数据传送方式,输入/输出接口可分为串行接口和并行接口。√ 4.DMA控制器通过中断向CPU发DMA祈求信号。√ 一、 填空题(把正确的答案写进括号内。每空1分,共30分) 1.计算机系统由硬件系统和软件系统组成,计算机硬件由(运算器)、(控制器)、(存储器)、输入设备和输出设备等五部分组成。 2.运算器是计算机进行数据处理的部件,重要具备算术运算和(逻辑运算)的处理功效。运算器重要由—算术逻辑单元(ALU)、(累加器)、(各种通用存储器)和若干控制电路组成。 3.执行一条指令,要通过(读取指令),(分析指令)和(执行指令)所要求的处理功效三个阶段完成,控制器还要确保能按程序中设定的指令运行次序,自动地连续执行指令序列。 1. 主频是计算机的一个重要指标,它的单位是 (MH2) ;运算速度的单位是MIPS, 也就是 (每秒百万指令数) 。 2.十进制到二进制的转换,一般要辨别数的 (整数) 部分和 (小数) 部分,并分别 按 (除2取余数) 和 (乘2取整数) 部分两种不一样的措施来完成。 3.寻址方式要处理的问题是怎样在指令巾表示一个操作数的地址,怎样用这种表示得到操作数、或怎样计算出操作数的地址。表示在指令中的操作数地址一般被称为 (形式地址) ;用这种形式地址并结合某些规则,能够计算出操作数在存储器中的存储单元地址,这地址被称为数据的 (物理(有效)地址) · 4.三级不一样的存储器,是用读写速度不一样、存储容量不一样、运行原理不一样、管理使用措施也不尽相同的不一样存储器介质实现的。高速缓冲存储器使用 (静态存储器芯片) 实 现,上存储器使用 (动态存储器芯片) 实现,而虚拟存储器则使用 (迅速磁盘设备) 上的—片存储区。 5.在计算机主机和I/O设备之间,能够采取不一样的控制方式进行数据传送。一般分为如下五种方式,即 (程序直接控制方式) 、 (程序中断传送方式) 、(直接存储器存取方式) 、 (I/O通道控制方式) 和 (外围处理机方式) 。 1.计算机字长一般指的是 (总线宽度) ,所谓n比特的CPU,其中的n是指 (数据总线宽度) 。 2.任何进位计数制都包括两个基本要素,即 (基数) 和 (位权) 。在8进制计数中,基数为 (8) ,第i位上的位权是 (8i) 。 3.目前流行的计算机系统中,广泛采取由三种运行原理不一样、性能差异很大的存储介质,来分别构建 (高速缓冲存储器) 、 (主存储器) 和 (虚拟存储器) ,再将它们组成通过计算机硬软件统一管理与调度的三级结构的存储器系统。 4.计算机输入输出子系统,一般由 (计算机总线) 、 (输入输出接口) 和 (输入输出设备) 等3个层次的逻辑部件和设备共同组成, (计算机总线) 用于连接计算机的各个部件为一体,组成完整的整机系统,在这些部件之间实现信息的相互沟通与传送。 5.能够从不一样的角度对打印机进行分类。从 (印字方式) 的角度来分,能够把打印机提成击打式和非击打式,击打式打印机又被分为 (点阵式) 和 (活字式) 两种。非击打式打印机是通过 (静电) 和 (喷墨) 等非机械撞击方式完成在纸上着色。 1~2答案: 3.在一个二进制编码的系统中,假如每个数据同一位上的符号“1”都代表确定的值,则该编码系统属于 \有权码\ ,该值被称为这个数位的 \位权\ ,计算一个数据表示的十进制的值时,能够通过把该数据的所有取值为1 \数位的位权\ 累加求和来完成。 4.计算定点小数补码一位除时,是用被除数和除数的补码表示直接计算商的 \补码\ 表示的成果。求得每位商的依据,是比较被除数[和中间步骤的差]与除数的 \绝对值\ 的大小,其规则是: (1)开始时,当被除数与除数同号,用 \减\ 运算求第一位商,当被除数与除数异号,用 \加\ 运算求第一位商; (2)当计算的成果与除数 (同号) ,该位商为1,求下一位商时要用(减)运算完成,成果与除数(异号)时,该位商为0,求下一位商时要用 (加) 运算完成; (3)对运算的成果左移一位写回开始时存储 (被除数) 的累加器,对存储商的存储器的内容也同时 (左移) 一位。接下来开始求下一位商。 (4)用此措施计算,假如成果不溢出,商的符号和数值位是用相同的措施计算出来的,严格他说,此时求出的商是 (反) 码表示的成果,对正的商,也就是补码表示,对负的商,应当再在最低位 (加1) 后才是真正的补码表示的商;为了简单,也能够不去辨别商的符号,商的最低位不再通过计算得到,而是恒置为 (1) 。 5.在计算机系统中,地址总线的位数决定了内存储器 (最大的可寻址) 空间,数据总线的位数与它的工作频率的乘积 (正比于)该总线最大的输入/输出能力。 6.使用阵列磁盘能够比较轻易地增加磁盘系统的 (存储容量),提升磁盘系统的读写速度,能以便地实现磁盘系统的 (容错) 功效。 一、选择题(每题3分,共30分) 1.下列数中最小的数是( C ). A.(1O1001)2: B.(52)8 C. (00101001)BCD D. (233)16 2.1946年研制成功的第一台计算机称为——,1949年研制成功的第一台程序内存 的计算机称为 。( B ) A.EDVAC,MARKI B ENIAC,EDSAC C.ENIAC,MARKI D.ENIAC,UNIVACI 3.冯.诺依曼机工作方式的基本特点是( A )。 A 多指令流单数据流 B 按地址访问并次序执行指令 c 堆栈操作 D 存储器按内部选择地址 4.两个补码数相加,只有在最高位相同时会有也许产生溢出,在最高位不一样时(C )。 A 有也许产生溢出 B 会产生溢出 C 一定不会产生溢出 D 不一定会产生溢出 5.在指令的寻址方式中,存储器寻址,操作数在( AB )中,指令中的操作数是( )。 A 通用存储器 B,存储器编号 C 内存单元 D.操作数的地址 E.操作数地址的地址 F.操作数自身 G.指令 6.有关操作数的起源和去处,表述不正确的是(D )。 A 第一个起源和去处是CPU存储器 B 第二个起源和去处是外设中的存储器 C 第三个起源和去处是内存中的存贮器 D.第四个起源和去处是外存贮器 7.对磁盘进行格式化,在一个统计面上要将磁盘划分为若干——,在这基础上,又要将——划分为若干——。(A) A.磁道,磁道,扇区 B.扇区,扇区,磁道 C 扇区,磁道,扇区 D.磁道,扇区,磁道 8.在采取DMA方式的I/O系统中,其基本思想是在( B )之间建立直接的数据通路。 A.CPU与外围设备 B 主存与外围设备 C 外设与外设 D.CPU与主存 1.冯·诺依曼机工作方式的基本特点是( B )。 A,多指令流单数据流 B. 按地址访问并次序执行指令 C. 堆栈操作 D. 存储器按内部选择地址 2.计算机系统中的存储器系统是指——,没有外部存储器的计算机监控程序能够存 放在 中。( D ) A.RAM,CPU B. ROM,RAM C. 主存储器,RAM和ROM D. 主存储器和外存储器,ROM 3.某机字长16位,采取定点小数表示,符号位为1位,尾数为15位,则可表示的最大正小数为——,最小负小数为——。( C ) A. +(216一1),一(1—2-15) B. +(215一1),一(1—2-16) C, +(1—215),一(1一2-15) D.+(215一1),—(1—215) 4.在定点数运算中产生溢出的原因是( C )。 A. 运算过程中最高位产生了进位或借位 B.参加运算的操作数超出了机器的表示范围 C. 运算的成果的操作数超山了机器的表示范围 D.存储器的位数太少,不得不舍弃最低有效位 5. 间接寻址是指( D )。 A,指令中直接给出操作数地址 B.指令中直接给出操作数 C.指令中间接给出操作数 D. 指令中间接给出操作数地址 6.输入输出指令的功效是( C )。 A. 进行算术运算和逻辑运算 B.进行主存与CPU之间的数据传送 C.进行CPU和I/O设备之间的数据传送 D. 变化程序执行的次序 7.某计算机的字长是8位,它的存储容量是64KB,若按字编址,那么它的寻址范围应当是( B )。 A.0—128K B.0—64K C,0—32K D.0一16K 8.若主存每个存储单元为16位,则( B )。 A. 其地址线也为16位 B.其地址线与16无关 C. 其地址线为“位 D.其地址线与16有关 9.在计算机I/O系统中,在用DMA方式传送数据时,DMA控制器应控制( D )。 A. 地址总线 B.数据总线 C.控制总线 D. 以上都是 1o.在计算机总线结构的单机系统中,三总线结构的计算机的总线系统由( B )组成, A. 系统总线、内存总线和l/()总线 B.数据总线、地址总线和控制总线 C. 内部总线,系统总线和I/O总线 D,ISA总线、VESA总线和PCI总线 1.完整的计算机系统应当包括( D )。 A.运算器、存储器和控制器 B.外部设备和主机 C.主机和实用程序 D.配套的硬件设备和软件系统 2.迄今为止,计算机中的所有信息仍以二进制方式表示的原因是——,计算机硬件 能直接执行的只有——。( C ) A. 节约元件,符号语言 B.运算速度快,机器语言和汇编语言 C. 物理器件性能所致,机器语言 D. 信息处理以便,汇编语言 3.下列数中最小的数是( C )。 A.(1010010)2 B.(512)8 C.(00101000)BCD D.(235)16 4.定点数补码加法具备两个特点:一是符号位( B );二是相加后最高位上的进位要 舍去。 A. 与数值位分别进行运算 B.与数值位一起参加运算 C. 要舍去 D.表示溢出 5.长度相同但格式不一样的2种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他要求均相同,则它们可表示的数的范围和精度为( B )。 A.二者可表示的数的范围和精度相同 B.前者可表示的数的范围大但精度低 C. 后者可表示的数的范围大且精度高 D.前者可表示的数的范围大且精度高 6.立即寻址是指( B )。 A. 指令中直接给出操作数地址 B.指令中直接给出操作数 C. 指令中间接给出操作数 D.指令中间接给出操作数地址 7.在控制器中,必须有一个部件,能提供指令在内存中的地址,服务于读取指令,并接收下条将被执行的指令的地址,这个部件是( C )。 A.IP B.IR C.PC D.AR 8.某计算机的字长是16位,它的存储容量是64KB,若按字编址,那么它的寻址范围应当是( B)。 A.0—64K B.0—32K C.0—64KB D.0—32KB 9.在采取DMA方式的I/O系统中,其基本思想是在( B )之间建立直接的数据通路。 A. CPU与外围设备 B.主存与外围设备 C. 外设与外设 D.CPU与主存 10.在单级中断系统中,CPU一旦响应中断,则立即关闭( C )标志,以预防本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。 A.中断允许 B. 中断祈求 C.中断屏蔽 D.中断响应 答案:A 2.在定点二进制运算器中,加法运算一般通过( D )来实现。 A. 原码运算的二进制加法器 B.反码运算的二进制加法器 C. 补码运算的十进制加法器 D.补码运算的二进制加法器 3.定点数补码加法具备两个特点:一是符号位与数值位一起参加运算;二是相加后最高位上的进位( C )。 A.与数值位分别进行运算 B.与数值位一起参加运算 C. 要舍去 D.表示溢出 4.长度相同但格式不一样的2种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他要求均相同,则它们可表示的数的范围和精度为( C )。 A.二者可表示的数的范围和精度相同 B.前者可表示的数的范围大且精度高 C. 后者可表示的数的范围小但精度高 D. 前者可表示的数的范围小且精度高 5.直接寻址是指( A )。 A.指令中直接给出操作数地址 B.指令中直接给出操作数 C. 指令中间接给出操作数 D.指令中间接给出操作数地址 6.堆栈寻址的标准是( B )。 A.随意进出 B.后进先出 C. 先进先出 D.后进后出 7.组成硬连线控制器的重要部件有( B )。 A.PC、IP B.PC、IR C.IR、IP D。AR、IP 8.微程序控制器中,机器指令与微指令的关系是( B )。 A.每一条机器指令由一条微指令来执行 B.每一条机器指令由一段用微指令编成的微程序来解释执行 C. 一段机器指令组成的程序可由一条微指令来执行 , D. 一条微指令由若干条机器指令组成 9.若主存每个存储单元存8位数据,则( B )。 A.其地址线也为8位 B. 其地址线与8无关 C. 其地址线为16位 D. 其地址线与8有关 10.CPU通过指令访问Cache所用的程序地址叫做(A )。 A.逻辑地址 B.物理地址 C. 虚拟地址 D,真实地址 11.在独立编址方式下,存储单元和I/O设备是靠(A )来辨别的。 A. 不一样的地址和指令代码 B.不一样的数据和指令代码 C. 不一样的数据和地址 D.不一样的地址 , 12,在采取DMA方式高速传输数据时,数据传送是通过计算机的( D )传输的。 A.控制总线 B.专为DMA设的数据总线 C.地址总线 D.数据总线 1~5答案:BABCB 6.输入输出指令的功效足( C)。 A.进行算术运算和逻辑运算 B.进行主存与CPU之间的数据传送 C.进行CPU和I/O设备之间的数据传送 D.变化程序执行的次序 7.微程序控制器中,机器指令与微指令的关系是( D )。 A.一段机器指令组成的程序可由一条微指令来执行 B.一条微指令由若干条机器指令组成 C.每一条机器指令由一条微指令来执行 D.每一条机器指令由一段用微指令编成的微程序来解释执行 8.相对指令流水线方案和多指令周期方案,单指令周期方案的资源利用率和性能价格比 ( A )。 A.最低 B.居中 C.最高 D.都差不多 9.某一RAM芯片,其容量为1024X8位,除电源端和接地端外,连同片选和读/写信号该芯片引出脚的最小数目应为(B )。 A.23 B.20 C.17 D.19 10.在主存和CPU之间增加Cache的目标是( C )。 A.扩大主存的容量 B.增加CPU中通用存储器的数量 C.处理CPU和主存之间的速度匹配 D.替代CPU中的存储器工作 11.计算机系统的输入输出接口是( B )之间的交接界面。 A.CPU与存储器 B.主机与外围设备 C.存储器与外围设备 D.CPU与系统总线 12.在采取DMA方式的I/O系统中,其基本思想是在( B )之间建立直接的数据通路。 A.CPU与外围设备 B.主存与外围设备 C.外设与外设 D.CPU与主存 一、选择题:   1.机器数_____中,零的表示形式是唯一的。 A.原码     B.补码     C.移码     D.反码 答案:B   2.某计算机字长16位,采取补码定点小数表示,符号位为1位,数值位为15位,则可表示的最大正小数为_____,最小负小数为_____。     A.      B. C.          D. 答案:C   3.加法器采取并行进位的目标是_____。   A.提升加法器的速度     B.迅速传递进位信号 C.优化加法器结构      D.增强加法器功效 答案:B   4.组成一个运算器需要多个部件,但下面所列_____不是组成运算器的部件。   A.状态存储器         B.数据总线 C.ALU            D.地址存储器 答案:D 一、选择题:   1.计算机硬件能直接识别和运行的只能是_______程序。 A.机器语言   B.汇编语言   C.高级语言   D.VHDL 答:A   2.指令中用到的数据能够来自_______(可多项选择)。   A.通用存储器   B.微程序存储器   C.输入输出接口   D.指令存储器 E. 内存单元    F. 磁盘 答:A、C、E   3.汇编语言要通过_______的翻译才能在计算机中执行。 A.编译程序   B.数据库管理程序   C.汇编程序   D.文字处理程序 答:C   4.在设计指令操作码时要做到_______(可多项选择)。   A.能区分一套指令系统中的所有指令   B.能表白操作数的地址   C.长度随意确定 D.长度适当规范统一 答:A、B、D   5.控制器的功效是_______。   A.向计算机各部件提供控制信号   B.执行语言翻译 C.支持汇编程序          D.完成数据运算 答:A   6.从资源利用率和性能价格比考虑,指令流水线方案_______,多指令周期方案_______,单指令周期方案_______。 A.最佳   B.次之   C.最不可取   D.都差不多 答:A、B、C 一、选择题: 1.下列部件(设备)中,存取速度最快的是______。 答:C   A.光盘存储器   B.CPU的存储器    C.软盘存储器   D.硬盘存储器 2.某SRAM芯片,其容量为1K×8位,加上电源端和接地端,该芯片引出线的最少数目应为______。 答:D   A.23    B.25     C.50     D.20   3.在主存和CPU之间增加Cache的目标是______。   A.扩大主存的容量   B.增加CPU中通用存储器的数量   C.处理CPU和主存之间的速度匹配 D.替代CPU中的存储器工作 答:C   4.在独立编址方式下,存储单元和I/O设备是靠______来辨别的。   A.不一样的地址和指令代码       B.不一样的数据和指令代码 C.不一样的数据和地址         D.不一样的地址 答:A   5.伴随CPU速度的不停提升,程序查询方式极少被采取的原因是______。   A.硬件结构复杂           B.硬件结构简单 C.CPU与外设串行工作        D.CPU与外设并行工作 答:D   6.在采取DMA方式的I/O系统中,其基本思想是在____之间建立直接的数据通路。   A.CPU与外设             B.主存与外设 C.CPU与主存             D.外设与外设 答:B 1.在做脱机运算器试验时,送到运算器芯片的控制信号是通过( )提供的,外部送到运算器芯片的数据信号是通过( )提供的,并通过( )查看运算器的运算成果(运算的值和特性标志位状态)。FDB A. 计算机的控制器 B. 发光二极管指示灯亮灭状态 C. 显示器屏幕上的内容 D. 手拨数据开关 E. 运算器累加器中的内容 F. 微型开关 2.在组合逻辑的控制器中,节拍发生器〔TIMING〕的作用在于指明指令的执行( ),它是一个经典的( )逻辑电路,从一个节拍状态变到下一个节拍状态时,同时翻转的触发器数目以尽也许的( )为好。LBH A. 快 B. 时序 C. 多 D. 组合 E. 数据 F. 控制 G. 类型 H. 少 1.次序 J.状态 K. 过程 L. 步骤 3.在计算机硬件系统中,在指令的操作数字段中所示的内存地址被称为( ),用它计算出来的送到内存用以访问一个存储器单元的地址被称为( );在讲解虚拟存储器时,程序的指令中使用的是存储器的( ),通过地址变换后得到的能够用以访问一个存储器单元的地址被称为( );CAFE A. 有效地址 B. 内存地址 C. 形式地址 D. 文献地址 E. 物理地址 F. 逻辑地址 G. 虚拟地址 H. 指令地址 I. 指令地址 J. CACHE地址 三、简答题(50分) 1.简述计算机运算器部件的重要功效。(?分) 答:运算器部件是计算机五大功效部件中的数据加工部件。运算器的首要功效是完成对数据的算术和逻辑运算,由其内部的ALU负担。运算器的第二项功效是暂存将参加运算的数据和中间成果,由其内部的一组存储器负担。另外,运算器一般还作为处理机内部传送数据的重要通路。 2.一条指令一般由哪些部分组成?简述各部分的功效。(8分) 答:一般情况下,一条指令要由操作码和操作数地址两部分内容组成。其中第一部分是指令的操作码,它确定了本条指令是执行算术、逻辑、读写等多个操作中的哪一个功效,计算机为每条指令分派了一个确定的操作码。第二部分是指令的操作数地址,用于给出被操作的信息 (指令或数据)的地址,包括参加运算的一或多个操作数所在的地址,运算成果的保存地址,程序的转移地址、被调用的子程序的人口地址等。 3.什么是高速缓冲存储器?在计算机系统中它是怎样发挥作用的?(7分) 答:高速缓冲存储器,是一个相对于主存来说容量很小、速度特快、用静态存储器器件实现的存储器系统。它的作用在于缓解主存速度慢、跟不上CPU渎写速度要求的矛盾。它的实现原理是,把CPU最近最也许用到的少许信息(数据或指令)从主存复制到CACHE中,当CPU下次再用这些信息时,它就无须访问慢速的主存,而直接从迅速的CACHE中得到,从而提升了得到这些信息的速度,使CPU有更高的运行效率。 4.解释术语:总线周期。(7分) 答:总线周期一般指的是通过总线完成一次内存读写操作或完成一次输入输出设备的读写操作所必需的时间。依据详细的操作性质,能够把一个总线周期辨别为内存读周期、内存写周期、I/O读周期和I/O写周期等4种类型。 1. 1. 按你自己的了解和想像的计算机的硬件(应有中断功效)组成,写出完成下面给定的指令格式的指令的执行流程;(18分) (1)累加器内容完成“异或”运算 “异或” 指令的指令格式 操作码 DR SR (2)把一个内存单元中的内容读到所选择的一个累加器中。 操作码 DR SR 答案:(1)执行流程: a. 程序计数器的内容→地址存储器 b. 读内存,读出的指令→指令存储器 c. DR的内容异或SR的内容,成果→DR d. 检查有无中断祈求,有,则进行对应处理;无,则转入下一条指令的执行过程。 (2)执行流程: a. 程序计数器的内容→地址存储器 b. 读内存,读出的指令→指令存储器 c. SR的内容→地址存储器(存储器间接寻址方式) d. 读内存,读出的数据→DR e. 检查有无中断祈求,有,则进行对应处理;无,则转入下一条指令的执行过程 2. 2. 回答中断处理功效在计算机系统中的重要作用,最少说出5点。(15分) 参考答案(任意选答5个) (1)一个重要的输入输出方式 (2)硬件故障报警处理 (3)支持多道程序运行 (4)支持实时处理功效 (5)支持人机交互的重要伎俩 (6)支持计算机之间高速通讯和网络功效 (刀支持建立多任务系统和多处理机系统 3. 3. 在计算机系统中,使用直接存储器访问的目标是什么?在采取总线周期“挪用”方式把外围设备传送来的一个数据写进内存储器的一个单元的期间,CPU也许处在何种运行方式?对采取直接存储器访问的外围设备,要给出中断祈求功效吗?为何?(17分) 答案:(1)既要提升高速外围设备与计算机主机(内存储器)之间传送数据的速度,又要减少数据人出对CPU的时间开销;(5分) (2)在采取总线周期“挪用”方式把外围设备传送来的一个数据写进内存储器的一个单元的期间,CPU也许处在等候使用总线的状态(与DMA竞争使用总线并且未取得总线使用权),或正在正常执行程序(未遇到与DMA竞争使用总线的情况);(6分) (3)对采取直接存储器访问的外围设备,也要给出中断祈求功效,因为一次数据传送也许要数次(每次传送一批数据)开启DMA传送过程才能完成,每传送完成一批数据,DMA卡要送中断祈求信号给CPU。 1.简述计算机运算器部件的重要功效。 答案:运算器部件是计算机五大功效部件中的数据加工部件。运算器的首要功效是完成对数据的算术和逻辑运算,由其内部的ALu负担。运算器的第二项功效是暂存将参加运算的数据和中间成果,由其内部的一组存储器负担。另外,运算器一般还作为处理机内部传送数据的重要通路。 2.在教学计算机的总线设计中,提到并实现了内部总线和外部总线,这指的是什么含义? 他们是怎样连接起来的?怎样控制二者之间的通断以及数据传送的方向? 答案:在教学计算机的总线设计中,cPu一侧使用的数据总线被称为内部总线,在内存储器和I/O接口一侧使用的数据总线被称为外部总线,他们通过双向三态门电路实现相互连接,而双向三态门电路自身就有一个选择接通或断开两个方向的数据信息的控制信号,尚有另一个选择数据传送方向的控制信号,只要按照运行要求正确地提供出这2个控制信号即可。 1.简述奇偶校验码和海明校验码的实现原理。 答:奇偶校验码原理:一般是为一个字节补充一个二进制位,称为校验位,通过设置校验位的值为0或1的方式,使字节自身的8位和该校验位含有1值的位数一定为奇数或偶数。在接收方,检查接收到的码字是否还满足取值为1的总的位数的奇偶关系,来决定数据是否犯错。 海明校验码原理:是在k个数据位之外加上r个校验位,从而形成一个k+r位的新的码字,使新的码字的码距比较均匀地拉大。把数据的每一个二进制位分派在几个不一样的偶校验位的组合中,当某一位出现错误,就会引起有关的几个校验位的值发生变化,这不但能够发觉错误,还能够指出哪一位犯错,为深入纠错提供了依据。 2.简述教材中给出的MIPS计算机的运算器部件的功效和组成。 答:MIPS计算机的运算器部件的功效和组成:运算器的首要功效是完成对数据的算术和逻辑运算, 由其内部的一个被称之为算术与逻辑运算部件(英文缩写为ALU)负担;运算器的第二项功效,是暂存将参加运算的数据和中间成果, 由其内部的一组存储器负担;为了用硬件线路完成乘除指令运算, 运算器内一般尚有一个能自行左右移位的专用存储器, 通称乘商存储器。这些部件通过几组多路选通器电路实现相互连接和数据传送;运算器要与计算机其他几个功效部件连接在一起协同运行, 还必须有接收外部数据输入和送出运算成果的逻辑电路。 3.浮点运算器由哪几部分组成? 答:处理浮点数指数部分的部件、处理尾数的部件、加速移位操作的移位存储器线路以及存储器堆等组成。   4.假定 X = 0.0110011*211, Y = 0.1101101*2-10 (此处的数均为二进制),在不使用隐藏位的情况下,回答下列问题: (1)浮点数阶码用4位移码、尾数用8位原码表示(含符号位),写出该浮点数能表示的绝对值最大、最小的(正数和负数)数值; 解答:绝对值最大: 1 111 0 1111111、1 111 1 1111111; 绝对值最小: 0 001 0 0000000、0 001 1 0000000 (2)写出X、Y的浮点数表示。 [X]浮=1 011 0 0110011  [Y]浮=0 110 0 1101101 (3)计算X+Y A:求阶差:|△E|=|1011-0110|=0101 B:对阶:Y变为 1 011 0 00000 1101101 C:尾数相加:00 0110011 00000+ 00 00000 1101101=00 0110110 01101 D:规格化:左规:尾数为0 1101100 1101,阶码为1010 F:舍入处理:采取0舍1入法处理,则有00 1101100+1=00 1101101 E:不溢出 因此,X+Y最后浮点数格式的成果: 1 010 0 1101101,即0.1101101*210 1.一条指令一般由哪两个部分组成?指令的操作码一般有哪几个组织方式?各自应用在什么场所?各自的优缺陷是什么? 答:一条指令一般由操作码和操作数两个部分组成。 指令的操作码一般有定长的操作码、变长的操作码两种组织方式。 定长操作码的组织方式应用在目前多数的计算机中;变长的操作码组织方式一般用在小型及以上的计算机当中。(注:存疑) 定长操作码的组织方式对于简化计算机硬件设计,提升指令译码和识别速度有利。 变长的操作码组织方式能够在比较短的指令字中,既能表示出比较多的指令条数,又能尽也许满足给出对应的操作数地址的要求。 2.怎样在指令中表示操作数的地址?一般使用哪些基本寻址方式? 答:是通过寻址方式来表示操作数的地址。     一般使用的基本寻址方式有:立即数寻址、直接寻址、存储器寻址、存储器间接寻址、变址寻址、相对寻址、间接寻址、堆栈寻址等。 3.为读写输入/输出设备,一般有哪几个常用的寻址方式用以指定被读写设备? 答:为读写输入/输出设备,一般有两种常用的编址方式用以指定被读写设备,一是I/O端口与主存储器统一的编制方式,另一个是I/O端口与主存储器彼此独立的编制方式。(存疑,此答案回答的是编码方式,而非寻址方式- -!) 4.简述计算机中控制器的功效和基本组成,微程序的控制器和硬连线的控制器在组成和运行原理方面有何相同和不一样之处? 答:控制器重要由下面4个部分组成:   (1)程序计数器(PC),是用于提供指令在内存中的地址的部件,服务于读取指令,能执行内容增量和接收新的指令地址,用于给出下一条将要执行的指令的地址。   (2)指令存储器(IR),是用于接收并保存从内存储器读出来的指令内容的部件,在执行本条指令的整个过程中,为系统运行提供指令自身的重要信息。   (3)指令执行的步骤标识线路,用于标识出每条指令的各个执行步骤的相对次序关系,确保每一条指令按设定的步骤序列依次执行。   (4)所有控制信号的产生部件,它依据指令操作码、指令的执行步骤(时刻),也许尚有些另外的条件信号,来形成或提供出目前执行步骤计算机各个部件要用到的控制信号。计算机整机各硬件系统,正是在这些信号控制下协同运行,执行指令,产生预期的执行成果。   因为上述后两个部分的详细组成与运行原理不一样,控制器被分为硬连线控制器和微程序控制器两大类。 微程序的控制器和组合逻辑的控制器是计算机中两种不一样类型的控制器。   共同点:①基本功效都是提供计算机各个部件协同
展开阅读全文

开通  VIP会员、SVIP会员  优惠大
下载10份以上建议开通VIP会员
下载20份以上建议开通SVIP会员


开通VIP      成为共赢上传

当前位置:首页 > 教育专区 > 远程教育/电大

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4009-655-100  投诉/维权电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服