1、5.1 触发器的电路结构与工作原理触发器的电路结构与工作原理 5.2 触发器的功能触发器的功能 教学基本要求教学基本要求:1、熟练掌握不同结构触发器的工作原、熟练掌握不同结构触发器的工作原理及其触发方式。理及其触发方式。2、熟练掌握不同功能的触发器的逻辑、熟练掌握不同功能的触发器的逻辑功能。功能。3、正确理解触发器的脉冲工作特性。、正确理解触发器的脉冲工作特性。1.1.从电路结构形式的角度从电路结构形式的角度,要求熟练掌握各触发器要求熟练掌握各触发器的动作特点,如果给出输入波形,要求能够正确的动作特点,如果给出输入波形,要求能够正确地画出输出波形。地画出输出波形。2.从逻辑功能的角度,从逻辑功
2、能的角度,要求熟练掌握各触发器的逻辑符号(含义)、特性表、要求熟练掌握各触发器的逻辑符号(含义)、特性表、特性方程及状态转换图。同样,如果给出输入波形,要求能够正确地画出输特性方程及状态转换图。同样,如果给出输入波形,要求能够正确地画出输出波形。出波形。教学重点教学重点:3.3.建立起两个概念:建立起两个概念:现态现态和和次态次态的概念;的概念;触发器的触发器的逻辑功能逻辑功能和和电路结构电路结构并并没有没有固定的对应关系。固定的对应关系。教学重点教学重点:现态:触发器接收输入信号之现态:触发器接收输入信号之前前的状态,叫做现态,的状态,叫做现态,用用Q Qn n表示表示 。次态:触发器接收输
3、入信号之次态:触发器接收输入信号之后后的状态,叫做次态,的状态,叫做次态,用用Q Qn+1n+1 表示。表示。触发器次态输出触发器次态输出Q Qn+1n+1与现态与现态Q Qn n和和输入信号输入信号之间的逻辑关系,是贯穿本章始终之间的逻辑关系,是贯穿本章始终的基本问题。如何获得、描述和理解这种逻辑关系,是本章学习的中心任务。的基本问题。如何获得、描述和理解这种逻辑关系,是本章学习的中心任务。5.1 触发器的电路结构与工作原理触发器的电路结构与工作原理 5.2 集成触发器集成触发器5.3 触发器功能的转换触发器功能的转换5.4 触发器触发器“记忆记忆”功能的举功能的举例例本章讲授思路:本章讲授
4、思路:1、时序逻辑电路:数字电路中除组合逻辑电路外,还包括另一类具有时序逻辑电路:数字电路中除组合逻辑电路外,还包括另一类具有记忆功能的电路记忆功能的电路-时序逻辑电路时序逻辑电路。时序逻辑电路任意时刻的输出状态时序逻辑电路任意时刻的输出状态不仅与该当前的输入信号不仅与该当前的输入信号有关,有关,而且而且与此前电路与此前电路的状态有关。的状态有关。2、触发器触发器:触发器是构成时序逻辑电路的触发器是构成时序逻辑电路的基本逻辑基本逻辑单元单元。概概 述述 能够存储能够存储一位一位二值信息的基本单元电路二值信息的基本单元电路基本概念基本概念触发器特点:触发器特点:1.1.具有两个能够具有两个能够自
5、行保持自行保持的稳定状态,用来表示逻辑状态的稳定状态,用来表示逻辑状态 0 0 和和 1 12.2.根据不同的输入信号,可将输出置成根据不同的输入信号,可将输出置成 0 0 或或 1 1 。3.3.输入信号消失后,能将获得的状态输入信号消失后,能将获得的状态保存保存下来。下来。重点:重点:触发器外部触发器外部逻辑功能逻辑功能、触发方式触发方式。我们在学习过程中,只需了解各种触发器的基本工作原理,但我们在学习过程中,只需了解各种触发器的基本工作原理,但要要重点掌握它们的逻辑功能重点掌握它们的逻辑功能,以便能正确使用它们。,以便能正确使用它们。3、触发器的分类、触发器的分类 按电路结构分:按电路结
6、构分:基本基本RS触发器触发器同步同步RS触发器触发器主从触发器主从触发器边沿触发器边沿触发器按逻辑特性分:按逻辑特性分:RS触发器触发器:置置0、置、置1、保持、不定、保持、不定JK触发器:触发器:置置0、置、置1、计数、保持、计数、保持D触发器:触发器:置置0、置、置1T触发器:触发器:计数、保持计数、保持时钟触发器时钟触发器 概概 述述 5.1 触发器的电路结构与工作原理触发器的电路结构与工作原理5.1.1 基本基本 RS 触发器触发器5.1.2 同步同步RS触发器触发器5.1.3 主从触发器主从触发器5.1.4 边沿触发器边沿触发器5.1.1 基本基本RS触发器触发器反馈反馈输入端输入
7、端输出端输出端由两个与非门组成由两个与非门组成逻辑符号逻辑符号 1.电路结构与逻辑符号电路结构与逻辑符号各种触发器各种触发器各种触发器各种触发器组成的基本组成的基本组成的基本组成的基本单元电路单元电路单元电路单元电路 触发器由逻辑门加反馈电路构成,电路有触发器由逻辑门加反馈电路构成,电路有两个互补两个互补的的 输出端输出端Q和和 ,其中其中Q的状态称为触发器的状态。的状态称为触发器的状态。2、工作原理、工作原理1)无有效电平输入(无有效电平输入(S=R=1)时,触发器保持稳定状态不变)时,触发器保持稳定状态不变 1 11 1若初态若初态Qn=1若初态若初态 Qn=01 10 01 10 01
8、10 01 11 15.1.1 基本基本RS触发器触发器 触发器触发器触发器触发器保持原保持原保持原保持原有状态不变有状态不变有状态不变有状态不变,即原,即原,即原,即原来的状态被触发器来的状态被触发器来的状态被触发器来的状态被触发器存储起来,这体现存储起来,这体现存储起来,这体现存储起来,这体现了触发器具有记忆了触发器具有记忆了触发器具有记忆了触发器具有记忆能力。能力。能力。能力。2)在有效电平作用下(在有效电平作用下(S=0、R=1),无论初态,无论初态Q n为为0或或1,触发器都会转变为,触发器都会转变为1态。态。0 01 1若初态若初态Qn=1若初态若初态Q Qn=0n=01 10 0
9、1 10 01 10 01 11 10 05.1.1 基本基本RS触发器触发器 2、工作原理、工作原理 这种情况称将触这种情况称将触这种情况称将触这种情况称将触发器发器发器发器置置置置1 1 1 1或置位或置位或置位或置位。S S S S端端端端称为触发器的称为触发器的称为触发器的称为触发器的置置置置1 1 1 1端或置位端端或置位端端或置位端端或置位端。3)在有效电平作用下(在有效电平作用下(S=1、R=0),无论初态),无论初态Q n为为0或或1,触发器都会转变为,触发器都会转变为0态。态。1 10 0初态初态Qn=xx x1 10 05.1.1 基本基本RS触发器触发器 这种情况称将触发
10、这种情况称将触发这种情况称将触发这种情况称将触发器器器器置置置置0 0 0 0或复位或复位或复位或复位。R R R R端端端端称称称称为触发器的为触发器的为触发器的为触发器的置置置置0 0 0 0端或复端或复端或复端或复位端位端位端位端。2、工作原理、工作原理 4)4)当(当(S=0S=0、R=0 R=0)时,无论初态)时,无论初态Q Q n n为为0 0或或1 1,触发器状态不定。,触发器状态不定。0 00 0初态初态Qn=x1 11 15.1.1 基本基本RS触发器触发器 R=0R=0、S=0S=0时:时:Q=Q=1Q=Q=1,不符合触发器的,不符合触发器的逻辑关系。并且由于与非门延迟时间
11、不可逻辑关系。并且由于与非门延迟时间不可能完全相等,在两输入端的能完全相等,在两输入端的0 0同时撤除后,同时撤除后,将不能确定触发器是处于将不能确定触发器是处于1 1状态还是状态还是0 0状态。状态。所以触发器所以触发器不允许出现这种情况不允许出现这种情况不允许出现这种情况不允许出现这种情况,这就是这就是基本基本RSRS触发器的触发器的约束条件约束条件约束条件约束条件。此状态为不定此状态为不定状态。为避免不定状态,对输入信号应加状态。为避免不定状态,对输入信号应加S S+R R=1=1的约束条件。的约束条件。2、工作原理、工作原理3、触发方式、触发方式0 11 01 0置置1 1端端置置0
12、0端端基本触发器的触发方式属基本触发器的触发方式属电平电平触发。触发。5.1.1 基本基本RS触发器触发器S R 1 1 0 0 1 1 1 1 0 1 0 1 0 1 1 1 1 0 0 0 1 0 1 0 0 0 0 不定不定 0 0 1 不定不定 4、逻辑功能、逻辑功能逻辑功能表逻辑功能表R+S=1保持保持置置1 1置零置零不定不定5.1.1 基本基本RS触发器触发器 触发器的新状态触发器的新状态Q Qn+1n+1(也称次态)不仅与(也称次态)不仅与输入状态输入状态有关,也有关,也与触发器与触发器原来原来的状态的状态Q Qn n(也称现态或初态)有关。(也称现态或初态)有关。5.1.1
13、基本基本RS触发器触发器特点:特点:有两个互补的输出端,有两个稳态。有两个互补的输出端,有两个稳态。有有复位复位(Q=0)、)、置位置位(Q=1)、)、保持原状态保持原状态三种功能。三种功能。R为复位输入端,为复位输入端,S为置位输入端,该电路为为置位输入端,该电路为低低电平有效。电平有效。由由于于反反馈馈线线的的存存在在,无无论论是是复复位位还还是是置置位位,有有效效信信号号只只须须作用很短的一段时间。即作用很短的一段时间。即“一触即发一触即发”。4、逻辑功能、逻辑功能画工作波形的方法:画工作波形的方法:1.根据触发器动作特征确定状态变化的时刻;根据触发器动作特征确定状态变化的时刻;2.根据
14、触发器的逻辑功能确定根据触发器的逻辑功能确定Qn+1。0 01 11 11 10 01 11 11 10 01 11 11 10 01 11 11 10 00 0不不定定 不变不变 不定不定 置置1 1 不变不变 置置1 1 不变不变 置置0 0 不变不变 工作波形能直观地表示其输入信号与输出的时序关系。工作波形能直观地表示其输入信号与输出的时序关系。5.1.1 基本基本RS触发器触发器4、逻辑功能、逻辑功能5.1.1 基本基本RS触发器触发器5.5.用用或非门或非门实现的基本实现的基本RSRS触发器触发器(a a)逻辑图)逻辑图SRQG1G2111QSR(b b)逻辑符号)逻辑符号输输入入高
15、高电电平平有有效效由逻辑图可得逻辑表达式为:由逻辑图可得逻辑表达式为:综上所述,基本综上所述,基本RSRS触发器具有复位(触发器具有复位(Q=0Q=0)、置位)、置位(Q=1Q=1)、保持原状态三种功能,)、保持原状态三种功能,R R为复位输入端,为复位输入端,S S为置为置位输入端,可以是位输入端,可以是低低电平有效,也可以是电平有效,也可以是高高电平有效,取电平有效,取决于触发器的决于触发器的结构结构。6、应用举例、应用举例例例1 用基本用基本RS触发器触发器和与非门构成四位二进制和与非门构成四位二进制数码寄存器。数码寄存器。高电平有效高电平有效低电平有效低电平有效5.1.1 基本基本RS
16、触发器触发器数码输数码输入入数码输数码输出出置数控制置数控制(LD)清零输入清零输入(Cr)工作原理:工作原理:第一步:清零过程第一步:清零过程0 00 0 1 1不变不变 置置0 0 S=1R=0S=1R=11 11 1 1 1 0 0 0 0 R=1置置1 1 Qi=1不变不变 Qi=0第二步:置数过程第二步:置数过程Qi=DiD3D2D1D0S=Di当当S=Di=0当当S=Di=11 10 01 1 1 1 不变不变 S=1R=1保保 持持 为为 0置置 数数 前前 先先 清清 零零5.1.1 基本基本RS触发器触发器 例例2 2 消除机械开关振动引消除机械开关振动引起的抖动现象起的抖动
17、现象 SRS接接BS 接接A 悬空时间悬空时间S接接A振动振动 S悬空时间悬空时间接接 B振动振动SR5.1.1 基本基本RS触发器触发器基本基本RSRS触发器存在的问题:触发器存在的问题:由与非门组成的基本由与非门组成的基本RS触发器可以实现触发器可以实现记忆元件记忆元件的功能,但是当的功能,但是当RS端从端从“00”变化到变化到“11”时,触发器的下一个状态不能确定,在使用中要加以时,触发器的下一个状态不能确定,在使用中要加以约约束束,给使用带来不便。,给使用带来不便。由由或非或非门组成的基本门组成的基本RS触发器同样存在这一问题。因此,要对触发器的输入触发器同样存在这一问题。因此,要对触
18、发器的输入加以控制。加以控制。实际应用的触发器是实际应用的触发器是实际应用的触发器是实际应用的触发器是电平型电平型电平型电平型或或或或脉冲型触发器脉冲型触发器脉冲型触发器脉冲型触发器,电路的抗干扰能力差。,电路的抗干扰能力差。,电路的抗干扰能力差。,电路的抗干扰能力差。5.1.1 基本基本RS触发器触发器5.1.2 同步同步RS触发器触发器 在实际应用中,触发器的工作状态在实际应用中,触发器的工作状态不仅不仅要要由由R、S端的信号来决定,而且还希望触发器按端的信号来决定,而且还希望触发器按一定的一定的节拍节拍翻转。为此,给触发器加一个时钟翻转。为此,给触发器加一个时钟控制端控制端CP,只有在,
19、只有在CP端上端上出现出现时钟脉冲时,时钟脉冲时,触发器的状态触发器的状态才才能变化。具有时钟脉冲控制的能变化。具有时钟脉冲控制的触发器状态的触发器状态的改变改变与时钟脉冲与时钟脉冲同步同步,所以称为,所以称为同步触发器同步触发器。5.1.2 同步同步RS触发器触发器逻辑符号逻辑符号 电路结构电路结构1、电路结构及逻辑符号、电路结构及逻辑符号电路结构:由电路结构:由基本基本RS触发器触发器和和时钟脉冲控制门电路时钟脉冲控制门电路组成。组成。基本基本基本基本RSRSRSRS触发器触发器触发器触发器输入控制电路输入控制电路输入控制电路输入控制电路2、工作原理、工作原理 S=0,R=0:Qn+1=Q
20、n S=1,R=0:Qn+1=1 S=0,R=1:Qn+1=0 S=1,R=1:Qn+1=CP=1:CP=0:状态不变:状态不变0 0 1 1&3、触发方式:、触发方式:为时钟为时钟高电平高电平触发方式。触发方式。状态发生变化。状态发生变化。5.1.2 同步同步RS触发器触发器 同同步步RSRS触触发发器器的的状状态态转转换换分分别别由由R R、S S和和CPCP控控制制,其其中中,R R、S S控制状态转换的控制状态转换的方向方向;CPCP控制状态转换的控制状态转换的时刻时刻。3、触发器功能的几种表示方法触发器功能的几种表示方法1)逻辑功能表逻辑功能表(CP=1)S R Qn Qn+1 说
21、明明 0 0 0 0 0 1 状态不变状态不变 0 0 1 1 0 1 状态同状态同S S 1 1 0 0 0 1 状态同状态同S S1 1 1 1 0 1 状态不定状态不定 1 1 1 5.1.2 同步同步RS触发器触发器-触发器功能的几种表示方法触发器功能的几种表示方法RS 触发器次态卡诺图触发器次态卡诺图 2)特性方程特性方程(约束条件)(约束条件)5.1.2 同步同步RS触发器触发器-触发器功能的几种表示方法触发器功能的几种表示方法 触发器触发器次态次态Qn+1与输入状态与输入状态R、S及现及现态态Qn之间关系的之间关系的逻辑表达式逻辑表达式称为触发器称为触发器的特性方程。的特性方程。
22、3)状态转换图状态转换图 1 0 S=0 R=1 S=1 R=0 S=x R=0 S=0 R=x 逻辑功能表逻辑功能表 S R Qn Qn+1 说说 明明 0 0 0 0 0 1 状态不变状态不变 0 0 1 1 0 1 状态同状态同S 1 1 0 0 0 1 状态同状态同S1 1 1 1 0 1 状态不定状态不定 1 1 1 任何电路结构的任何电路结构的任何电路结构的任何电路结构的 RSRS触发器都有与此相同的功能表、特性方程及状态转换触发器都有与此相同的功能表、特性方程及状态转换触发器都有与此相同的功能表、特性方程及状态转换触发器都有与此相同的功能表、特性方程及状态转换图。图。图。图。5.
23、1.2 同步同步RS触发器触发器-触发器功能的几种表示方法触发器功能的几种表示方法 状态转换图表示触发器从一个状态变化到另一个状态或保持状态转换图表示触发器从一个状态变化到另一个状态或保持原状不变时,对输入信号的要求。原状不变时,对输入信号的要求。5)波形图:触发器的功能也可以用输入输出)波形图:触发器的功能也可以用输入输出波形图直观地表示出来波形图直观地表示出来 SRQn+1 00Qn 010 101 11 同步同步RS触发器真值表触发器真值表在在CP为低电平期间,触发器的状态不变。为低电平期间,触发器的状态不变。在在CP为高电平期间,为高电平期间,R、S信号影响触发器的状态。信号影响触发器
24、的状态。5.1.2 同步同步RS触发器触发器-触发器功能的几种表示方法触发器功能的几种表示方法4 4、时序电路分析举例、时序电路分析举例例例1 同步同步RS触发器及逻辑门组成的时序电路及输入触发器及逻辑门组成的时序电路及输入CP、D端波形如图所示,设触发器初态为端波形如图所示,设触发器初态为0,试画出触发器,试画出触发器Q 端的端的输出电压波形。输出电压波形。同步同步D锁存器(或称锁存器(或称双稳态锁存器双稳态锁存器),),适用于单端输入信号的场合。适用于单端输入信号的场合。解:同步解:同步RS触发器触发器S=D,R=D,电路只有置电路只有置0、置、置1两种逻两种逻辑功能。辑功能。S(R)5.
25、1.2 同步同步RS触发器触发器5.5.同步同步RSRS触发器存在的问题:触发器存在的问题:在在一一个个时时钟钟周周期期的的整整个个高高电电平平期期间间或或整整个个低低电电平平期期间间都都能能接接收收输输入入信信号号并并改改变变状状态态的的触触发发方方式式称称为为电电平平触触发发。由由此此引引起起的的在在一一个个时时钟钟脉脉冲冲周周期期中中,触触发发器器发发生生多多次次翻翻转转的的现现象象叫叫做做空空翻翻。空空翻翻是是一一种种有有害害的的现现象象,它它使使得得时时序序电电路路不不能能按按时时钟钟节节拍拍工工作作,造成系统的误动作。造成系统的误动作。5.1.2 同步同步RS触发器触发器 造成空翻
26、现象的原因是同步触发器造成空翻现象的原因是同步触发器结构结构的不的不完善,下面将讨论的几种无空翻的触发器,都是完善,下面将讨论的几种无空翻的触发器,都是从从结构结构上采取措施,从而克服了空翻现象。上采取措施,从而克服了空翻现象。S CP R G 8 G 7 G 9 G 5 G 6&1 Q Q G 3 G 1 G 2 G 4(1)电路结构)电路结构和逻辑符号和逻辑符号 主触发器主触发器 从触发器从触发器 Q Q 1 S C1 1R Q Q 逻辑符号逻辑符号 1、由两个同步、由两个同步RS触发器组成的主从触发器触发器组成的主从触发器 5.1.3 主从触发器主从触发器“”表示表示“延迟输出延迟输出”
27、直接接收直接接收输入信号输入信号 接收主触发器接收主触发器的输出信号的输出信号当当CP=1=1时:时:CP=11110Q和和Q的状态由的状态由S和和R决定决定G7被打开被打开G8被打开被打开11Q和和Q的状的状态保持不变态保持不变5.1.3 5.1.3 主从触发器主从触发器(2)工作原理(内部原理分析)工作原理(内部原理分析)(2)工作原理)工作原理1S1S1R1RC1C11S1S1R1RC1C11 1S SR RCPCP主触发器主触发器从触发器从触发器v 当当CP=1CP=1时时 两个同步两个同步RSRS触发器都是在触发器都是在CP=1CP=1时有效。时有效。主主触发器根据触发器根据S S和
28、和R R的状的状态态翻转翻转,而,而从从触发器保触发器保持原来的状态持原来的状态不变不变。Q Q和和Q Q的状态由的状态由S S和和R R决决定定1 10 0有效电平有效电平无效电平无效电平5.1.3 5.1.3 主从触发器主从触发器Q Q和和Q Q的状态的状态保持不变保持不变1S1S1R1RC1C11S1S1R1RC1C11 1S SR RCPCP主触发器主触发器从触发器从触发器v 当当CPCP由由1 1变变0 0时时无论无论S S、R R的状态如何的状态如何改变改变,主主触发器的状态触发器的状态不再不再改变。改变。而此时而此时从从触发器触发器按照与主按照与主触发器触发器相同相同的状态的状态
29、翻转翻转。1 1000 011无效电平无效电平有效电平有效电平5.1.3 主从触发器主从触发器(2)工作原理)工作原理Q Q和和Q Q的状态的状态按按Q Q和和Q Q的状态翻转的状态翻转Q Q和和Q Q的状态不的状态不变变1S1S1R1RC1C11S1S1R1RC1C11 1S SR RCPCP主触发器主触发器从触发器从触发器v 当当CP=0CP=0时时 主主触发器被触发器被封封锁锁,其状态保持,其状态保持不变不变;从从触发器触发器状态因受主触发状态因受主触发器状态影响,此器状态影响,此时主触发器状态时主触发器状态不变,故从触发不变,故从触发器状态也不会再器状态也不会再变。变。0 0无效电平无
30、效电平1 1有效电平有效电平Q Q和和Q Q的状态不的状态不变变Q Q和和Q Q的状态的状态也不变也不变5.1.3 5.1.3 主从触发器主从触发器(2)工作原理)工作原理(3 3)RS 触发器功能分析触发器功能分析 1)1)特性方程特性方程 (约束条件)(约束条件)2)2)逻辑功能表逻辑功能表 状态不定状态不定 0 1 1 1 1 1 状态同状态同S S 0 1 0 0 1 1 状态同状态同R R 0 1 1 1 0 0 状态不变状态不变 0 1 0 0 0 0 说说 明明 Qn+1 Qn R S 1 1 1 3)3)状态转换图状态转换图 S=0 R=1 S=1 R=0 S=x R=0 S=
31、0 R=x 5.1.3 主从触发器主从触发器(4 4)电路特点)电路特点主从主从RSRS触发器采用主从控制结构,从根本上解决了输入信号直接控制的问题。触发器采用主从控制结构,从根本上解决了输入信号直接控制的问题。具有具有CPCP1 1期间接收输入信号,期间接收输入信号,CPCP下降沿到来时触发翻转的下降沿到来时触发翻转的特点。在特点。在CPCP的一个变化周期中触发器的一个变化周期中触发器输出端的输出端的状态只可能改变状态只可能改变一次一次。主主从从触触发发器器的的翻翻转转是是在在CPCP由由1 1变变0 0时时刻刻(CPCP下下降降沿沿)发发生生的的,CPCP一一旦旦变变为为0 0后后,主主触
32、触发发器器被被封封锁锁,其其状状态态不不再再受受R R、S S影影响响,故故主主从从触触发发器器对对输输入入信信号号的的敏敏感感时时间间大大大大缩缩短短,只在只在CPCP由由1 1变变0 0的时刻触发翻转,因此不会有的时刻触发翻转,因此不会有空翻空翻现象。现象。仍然存在着仍然存在着约束约束问题。问题。即在即在CPCP1 1期间,输入信号期间,输入信号R R和和S S不能同时为不能同时为1 1。5.1.3 主从触发器主从触发器5.1.3 主从触发器主从触发器 RS RS触发器的特性方程中有一触发器的特性方程中有一约束约束条件条件SR=0SR=0,即在工作时,不允许输入信号,即在工作时,不允许输入
33、信号R R、S S同时同时为为1 1。这一约束条件使得。这一约束条件使得RSRS触发器在使用时,有时感觉不方便。如何解决这触发器在使用时,有时感觉不方便。如何解决这一问题呢?我们注意到,触发器的两个输出端一问题呢?我们注意到,触发器的两个输出端Q Q、在正常工作时是互补的,即在正常工作时是互补的,即一个为一个为1 1,另一个一定为,另一个一定为0 0。因此,如果把这两个信号通过两根反馈线分别引到输。因此,如果把这两个信号通过两根反馈线分别引到输入端的入端的G7G7、G8G8门,就一定有一个门被封锁,这时,就不怕输入信号同时为门,就一定有一个门被封锁,这时,就不怕输入信号同时为1 1了。这了。这
34、就是主从就是主从JKJK触发器的触发器的构成思路构成思路。2、主从、主从 JK 触发器触发器 S CP R G 8 G 7 G 9 G 5 G 6&1 Q Q G 3 G 1 G 2 G 4 电路结构电路结构5.1.3 主从触发器主从触发器J JKK主从主从RSRS触发器触发器 S SR R(2 2)主从主从JKJK触发器的功能分析触发器的功能分析电路结构电路结构1 1)逻辑功能:特性方程)逻辑功能:特性方程R=KQ 将将代入上式,得到代入上式,得到JK触发器的特性方程:触发器的特性方程:5.1.3 主从触发器主从触发器3 3)JK JK 触发器的状态转换图触发器的状态转换图J K Qn Qn
35、+1 说 明明 0 0 0 0 0 1 状态不变状态不变 0 0 1 1 0 1 置置 01 1 0 0 0 1 置置 1 1 1 1 1 0 1 翻翻 转 1 1 1 2 2)JK JK 触发器的功能表触发器的功能表 Qn0 1 J=X K=1 J=1 K=X J=X K=0J=0 K=X 任何结构的任何结构的JKJK触发器都具有与以上相同的触发器都具有与以上相同的功能表功能表、特性方程特性方程及及状态转换图状态转换图。JKQn+1 00Qn 010 101 11Qn Qn(2 2)功能分析)功能分析5.1.3 主从触发器主从触发器(3 3)工作波形)工作波形 JKQn+1 00Qn 010
36、 101 11Qn Qn JKJK触发器真值表触发器真值表已知已知CPCP、J J、K K 信号的波形,触发器的初信号的波形,触发器的初态为态为0,0,画出输出端画出输出端Q Q的工作波形。的工作波形。低电平触发低电平触发在高电平处接收输入信号在高电平处接收输入信号在在CPCP脉冲的高电平期间将输入脉冲的高电平期间将输入信号存储于主触发器。信号存储于主触发器。在在CPCP脉冲的低电平到脉冲的低电平到来时发生状态变化。来时发生状态变化。5.1.3 主从触发器主从触发器在画主从触发器的波形图时,应注意以下两点:在画主从触发器的波形图时,应注意以下两点:(1 1)触发器的触发翻转发生在时钟脉冲的)触
37、发器的触发翻转发生在时钟脉冲的触发沿触发沿(这里(这里是下降沿)。是下降沿)。(2 2)在)在CP=1CP=1期间,如果期间,如果输入信号输入信号的状态的状态没有没有改变,判断改变,判断触发器触发器次态次态的依据是时钟脉冲下降沿的依据是时钟脉冲下降沿前前一瞬间一瞬间输入端的输入端的状态。状态。例例1 主从主从JK 触发器的输入信号触发器的输入信号CP、D 的波形分别如图所示,的波形分别如图所示,设触发器的初态为设触发器的初态为1,试画出输出端,试画出输出端 L 的波形。的波形。CP D L Q Q JKQn+1 00Qn 010 101 11Qn JK 触发器真值表触发器真值表J(K)解:解:
38、J=D,K=D,只有置只有置0和置和置1两种功能。两种功能。在在CP脉冲的低电平期间将输入脉冲的低电平期间将输入信号存储于主触发器。信号存储于主触发器。在在CP脉冲的高电平到脉冲的高电平到来时发生状态变化。来时发生状态变化。高电平触发高电平触发5.1.3、主从、主从JK 触发器触发器(a a)C1 J CP 1J 1K Q Q K 5.1.3 主从主从JK 触发器存在的问题触发器存在的问题问题:一次变化问题:一次变化 主从主从JK触发器如图(触发器如图(a)所示,设初始状态为)所示,设初始状态为0,已知输入,已知输入J、K的波形图如图(的波形图如图(b),),画出输出画出输出Q的波形图。的波形
39、图。CPJKQ=0图(图(b)b)主从主从JKJK触发器的一次变化波形触发器的一次变化波形5.1.3 主从主从JK 触发器存在的问题触发器存在的问题 由由此此看看出出,主主从从JKJK触触发发器器在在CP=1CP=1期期间间,主主触触发发器器只只变变化化(翻翻转转)一一次次,这这种种现现象象称称为为一一次次变变化化现现象象。一一次次变变化化现现象象也也是是一一种种有有害害的的现现象象,如如果果在在CP=1CP=1期期间间,输输入入端端出出现现干干扰扰信信号号,就就可可能能造造成成触触发发器器的的误误动动作作。为为了了避避免免发发生生一一次次变变化化现现象象,在在使使用用主从主从JKJK触发器时
40、,要保证在触发器时,要保证在CP=1CP=1期间,期间,J J、K K保持状态不变。保持状态不变。要要解解决决一一次次变变化化问问题题,仍仍应应从从电电路路结结构构上上入入手手,让让触触发发器器只只接接收收CPCP触触发发沿沿到到来来前前一一瞬瞬间间的的输输入入信信号号。这这种种触触发发器器称称为为边边沿沿触发器触发器。CPJKQ=0图(图(b)b)主从主从JKJK触发器的一次变化波形触发器的一次变化波形5.1.4 5.1.4 边沿触发器边沿触发器 边沿触发器不仅将触发器的边沿触发器不仅将触发器的触发翻转触发翻转控制控制在在CPCP触发沿到来的一瞬间,而且将触发沿到来的一瞬间,而且将接收输入信
41、接收输入信号号的时间也控制在的时间也控制在CPCP触发沿到来的触发沿到来的前一瞬间前一瞬间。因此,边沿触发器既没有因此,边沿触发器既没有空翻空翻现象,也没有现象,也没有一一次变化次变化问题,从而大大提高了触发器工作的可问题,从而大大提高了触发器工作的可靠性和抗干扰能力。靠性和抗干扰能力。D&G5 G6 G3 G4 G1 G2 Q Q CP RS5.1.4 5.1.4 边沿触发器边沿触发器 1 1、电路结构和逻辑符号、电路结构和逻辑符号 一、一、维持维持-阻塞阻塞D D触发器触发器 同步同步RSRS触发器的基础上,再加两个门触发器的基础上,再加两个门G5G5、G6G6,将输入信号,将输入信号D
42、D变成互补的两个信号分别送给变成互补的两个信号分别送给R R、S S端,即端,即R=R=,S=DS=D,就构,就构成了成了同步同步D D触发器触发器。很容易验证,该电路满足。很容易验证,该电路满足D D触发器的逻辑触发器的逻辑功能,但有同步触发器的功能,但有同步触发器的空翻空翻现象。现象。D&G5 G6 G3 G4 G1 G2 Q Q CP RS5.1.4 5.1.4 边沿触发器边沿触发器 1 1、电路结构和逻辑符号、电路结构和逻辑符号 一、一、维持维持-阻塞阻塞D D触发器触发器 为了克服空翻,并具有边沿触发器的特性,在下图电路为了克服空翻,并具有边沿触发器的特性,在下图电路的基础上引入三根
43、反馈线的基础上引入三根反馈线L1L1、L2L2、L3L3。L3L2L15.1.4 5.1.4 边沿触发器边沿触发器 1 1、电路结构和逻辑符号、电路结构和逻辑符号 逻辑图逻辑图逻辑符号逻辑符号1 10 0S SD D、R RD D分别为分别为直接直接置置1 1和置和置0 0 信号,低电平有效。信号,低电平有效。基本RS触发器一、一、维持维持-阻塞阻塞D D触发器触发器 5.1.4 5.1.4 边沿触发器边沿触发器 1 1、电路结构和逻辑符号、电路结构和逻辑符号 逻辑图逻辑图逻辑符号逻辑符号预预 置置 端端清清 零零 端端1 10 01 10 00 01 11 11 11 11 11 11 11
44、 10 0S SD D、R RD D分别为直接置分别为直接置1 1和置和置0 0 信号,低电平有效。信号,低电平有效。基本RS触发器一、一、维持维持-阻塞阻塞D D触发器触发器 R R R RD D D D和和和和S S S SD D D D的作用主要是用来给触发器的作用主要是用来给触发器的作用主要是用来给触发器的作用主要是用来给触发器设置初始状态设置初始状态设置初始状态设置初始状态,或对触发,或对触发,或对触发,或对触发器的状态进行器的状态进行器的状态进行器的状态进行特殊特殊特殊特殊的控制。在使用时要注意,任何时刻,只能一的控制。在使用时要注意,任何时刻,只能一的控制。在使用时要注意,任何时
45、刻,只能一的控制。在使用时要注意,任何时刻,只能一个信号有效,不能个信号有效,不能个信号有效,不能个信号有效,不能同时同时同时同时有效。有效。有效。有效。2 2、工作原理、工作原理 SD=RD=1&0 01 11 11 11 1Qn+1=Qn&D DD DCP=0 5.1.4 5.1.4 边沿触发器边沿触发器 CP=0 期间期间D信号存于信号存于Q6一、一、维持阻塞维持阻塞D D触发器触发器 CPCP由由0 0变变1 1&D DD DD DD DD DD D在在CPCP脉冲的上升沿到来时,触法器的状态改变,且与脉冲的上升沿到来时,触法器的状态改变,且与D D信号相同信号相同SD=RD=1 2
46、2、工作原理、工作原理 5.1.4 5.1.4 边沿触发器边沿触发器 一、一、维持阻塞维持阻塞D D触发器触发器 2 2、工作原理、工作原理 SD=RD=1 CP=1&D DD D1 1若若Q3=0,Q4=1 0 01 11 10 0置置0维持线,维持线,置置1阻塞线阻塞线1 10 01 15.1.4 5.1.4 边沿触发器边沿触发器 一、一、维持阻塞维持阻塞D D触发器触发器 2 2、工作原理、工作原理 CP=1&D DD D1 1若若Q3=1,Q4=0 1 10 00 0置置1维持线维持线1 1&1 1SD=RD=1 1 15.1.4 5.1.4 边沿触发器边沿触发器 一、一、维持阻塞维持
47、阻塞D D触发器触发器置置0阻塞线阻塞线 可见,维持可见,维持可见,维持可见,维持阻塞触发器是利用了维持线和阻塞线,将触发器阻塞触发器是利用了维持线和阻塞线,将触发器阻塞触发器是利用了维持线和阻塞线,将触发器阻塞触发器是利用了维持线和阻塞线,将触发器的触发翻转控制在的触发翻转控制在的触发翻转控制在的触发翻转控制在CPCPCPCP上跳沿到来的一瞬间,并接收上跳沿到来的一瞬间,并接收上跳沿到来的一瞬间,并接收上跳沿到来的一瞬间,并接收CPCPCPCP上跳沿到来上跳沿到来上跳沿到来上跳沿到来前一瞬间的前一瞬间的前一瞬间的前一瞬间的D D D D信号。维持信号。维持信号。维持信号。维持阻塞触发器因此而
48、得名。阻塞触发器因此而得名。阻塞触发器因此而得名。阻塞触发器因此而得名。3 3、触发方式、触发方式维持阻塞维持阻塞D D触发器在触发器在CPCP脉冲的上升沿产生状态变化,属脉冲的上升沿产生状态变化,属上升上升沿沿 触发方式。其触发方式。其次态次态取决于取决于CPCP脉冲上升沿到达前瞬间脉冲上升沿到达前瞬间D D端的信号端的信号。5.1.4 5.1.4 边沿触发器边沿触发器 逻辑符号逻辑符号一、一、维持阻塞维持阻塞D D触发器触发器 4 4、逻辑功能逻辑功能 逻辑功能表逻辑功能表 0 0 0 0 1 0 1 0 1 1 1 1 特性方程特性方程Qn+1=D状态转换图状态转换图D5.1.4 5.1
49、.4 边沿触发器边沿触发器 一、一、维持阻塞维持阻塞D D触发器触发器工作波形工作波形D D 触发器的逻辑功能表触发器的逻辑功能表 D 0 0 0 0 1 0 1 0 1 1 1 1 维持阻塞维持阻塞D触发器状态变化产生在时钟触发器状态变化产生在时钟 脉冲的上升沿,其次态决定于该时刻前脉冲的上升沿,其次态决定于该时刻前 瞬间输入信号瞬间输入信号D。5.1.4 5.1.4 边沿触发器边沿触发器 一、一、维持阻塞维持阻塞D D触发器触发器二、二、由传输门组成的由传输门组成的CMOSCMOS主从主从D D触发器触发器 逻辑符号逻辑符号 用用CMOSCMOS逻逻辑辑门门和和CMOSCMOS传传输输门门
50、组组成成的的主主从从D D触触发发器器。图图中中,G1G1、G2G2和和TG1TG1、TG2TG2组组成成主主触触发发器器,G3G3、G4G4和和TG3TG3、TG4TG4组组成成从从触触发发器器。CPCP和和为为互互补补的的时时钟钟脉脉冲冲。由由于于引引入入了了传传输输门门,该该电电路路虽虽为为主主从从结结构构,却却没没有有一一次次变变化化问问题题,具具有有边边沿沿触触发发器器的的特性。特性。5.1.4 5.1.4 边沿触发器边沿触发器 1 1电路结构电路结构二、二、由传输门组成的由传输门组成的CMOSCMOS主从主从D D触发器触发器 逻辑符号逻辑符号2.2.工作原理:工作原理:(1)CP