资源描述
射频电路测试原理第十一讲逻辑分析仪(LA)leiyh射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期2参考文献?Agilent仪器说明书16702B_逻辑分析系统Service Guide_16700-97015.pdf?.Help Volume_16700AB_5988-9058EN?.Logic Analysis System Modules_5988-9439EN?.16700 Catalog_5968-9661E?.16702B Front Panel_B3760-92003?.Probing Solutions_5968-4632E?.Installation Guide_16700-97023?.LAN 16702B help Volume?.Training Kit_16700_97020射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期3内容11.1 逻辑分析仪的基本结构11.2 逻辑分析仪的基本原理11.3 定时分析和状态分析11.4 模式发生器11.5 16702B触发系统综述11.6 进行基本测量第五次实验逻辑分析仪的使用第十一讲 逻辑分析仪小结射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期411.1 逻辑分析仪的基本结构?前面讨论了用于时域、频域、调制域的测量仪器,逻辑分析仪是用于数据域分析的仪器。?逻辑分析仪包括定时分析和状态分析两个部分,在逻辑分析仪上内置数字示波器、模式发生器和仿真模块三个选件会非常有利于迅速解决问题。?逻辑分析仪有四个基本功能:?采样(Capture)(同步或异步)的方法获取被测装置的逻辑信息。?触发(Trigger)条件的设置。?数据的存储(Store)。?各种信息的显示(Display),例如:源代码、汇编码、统计表、多种信息的相关性。射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期5基本结构(续1)?逻辑分析仪有四个基本指标:?Channels:通道数决定了它同时能分析数据的宽度。?Memory Depth:存储深度与具体的应用有关,如果用它来调试软件则需要较深的存储深度。?Sampling Speed:?状态分析(同步)的采样速率取决于被测CPU和总线的速率(不是CPU的时钟);?定时分析(异步)的采样速率则至少要高出信号频率数倍(推荐10倍以上)。?Trigger Ability:触发能力是很容易理解和设置的。?当然,显示以及数据的后处理能力也都非常重要。基本结构(续2)?本组现有的三种逻辑分析仪的主要指标如下表所示:本组现有的三种逻辑分析仪的主要指标如下表所示:型号型号E9340AE9340A1673G1673G16702B16702B通道数通道数3434343481608160状态速度状态速度100MHz100MHz135MHz135MHz2Gsa/s2Gsa/s定时速度定时速度250MHz250MHz全通道250MHz全通道250MHz4Gsa/s4Gsa/s存储器深度存储器深度128K128K64K64K131M131M探头探头100K,8PF100K,8PF100K,8PF100K,8PF待讨论待讨论触发触发有12个序列级,带10个模式项;有12个序列级,带10个模式项;2个跳变沿和毛刺项;2个跳变沿和毛刺项;2个范围和定时器。2个范围和定时器。待讨论待讨论1670216702B B模块模块化逻辑分析系统逻辑分析系统12吋LCD显示屏触摸屏选择设置专用菜单热键显示位置热键关触摸屏标记热键12吋LCD显示屏触摸屏选择设置专用菜单热键显示位置热键关触摸屏标记热键射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期816702167021670216702B B B B前前前面板与显示前面板与显示?Waveform Display.?Listing Display.?Mixed Display.?Oscilloscape.91670216702B B后面板10/100BaseT LAN并行打印端口外接18GByte数据驱动器或移动硬盘的SCSI-II接口40 x CD-ROM监视器接口(选件 003)可选用的仿真模10/100BaseT LAN并行打印端口外接18GByte数据驱动器或移动硬盘的SCSI-II接口40 x CD-ROM监视器接口(选件 003)可选用的仿真模块块块插槽或块插槽或多帧模块插槽多帧模块插槽五个模五个模块块块块插槽插槽(没有)(没有)射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期1016702B主系统窗口16702B主系统窗口A.文件窗口B.仪器图解C.文件管理D.运行E.停止F.系统显示G.仪器配置显示H.内部模块显示I.运行状态显示J.系统管理K.处理器/总线设置L.DemoM.仪器的状态显示N.帮助O.仪器背盖板显示A.文件窗口B.仪器图解C.文件管理D.运行E.停止F.系统显示G.仪器配置显示H.内部模块显示I.运行状态显示J.系统管理K.处理器/总线设置L.DemoM.仪器的状态显示N.帮助O.仪器背盖板显示Target Control Port射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期1116702B16702B文件窗口文件窗口射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期1216702B逻辑分析系统特点?Windows窗口、触摸屏和模块模块化的设计;?硬件工程师利用逻辑分析系统可以揭示与逻辑分析系统可以揭示与软件相关的硬件问题,例如中断管理等;?软件工程师可得到调可得到调试和分析工具分析工具,它克服了传统仿真器的缺点,提供解决与与硬件相关的软件问题的相关方法;?系统工程师得到的时间相关显示可示出从所有得到的时间相关显示可示出从所有模拟信号到源代码的系统活动;模拟信号到源代码的系统活动;?逻辑分析系统的交叉域显示能揭示逻辑分析系统的交叉域显示能揭示硬件与与软件的交互问题,帮助设计师迅速而准确地从现象从现象跟踪到跟踪到问题的产生原因。1673G台式逻辑分析仪1673G台式逻辑分析仪?通道数 34;通道数 34;?状态速度 135MHz;状态速度 135MHz;?定时速度 全通道250MHz;定时速度 全通道250MHz;?存储器深度 64K;存储器深度 64K;?触发:触发:?有12个序列级,带10个模式项;有12个序列级,带10个模式项;?2个跳变沿和毛刺项;2个跳变沿和毛刺项;?2个范围和定时器。2个范围和定时器。射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期14E9340A PC E9340A PC E9340A PC E9340A PC 逻辑分析仪逻辑分析仪逻辑分析仪逻辑分析仪?通道数 34;通道数 34;?状态速度 100MHz;状态速度 100MHz;?定时速度 250MHz;定时速度 250MHz;?存储器深度 128K。存储器深度 128K。射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期1511.2 逻辑分析仪的基本原理?逻辑分析系统的基本原理如下图所示:探头探头采集采集分析分析通用探头增强探头分析探头通用探头增强探头分析探头测量模块仿真模块测量模块仿真模块16700/16600逻辑分析16700/16600逻辑分析射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期16逻辑分析系统中的基本单元射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期17方框原理图方框原理图CPU Board.PCI Board.Interface Board.Measurement Module Backplane.Emulation Module Interface.Power Supply.Expansion Frame.射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期1811.2.1 探头?参考:16702B_逻辑分析系统Probing Solutions_5968-4632E.pdf?通用探头:?有40个引脚探头(用于16751A等模块);?和90个引脚探头(用于16753A等模块)。射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期19Agilent探头Agilent探头射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期20选择探头的基本原则?需要探测输入的信号个数;?探头附件易于连接到PC板上;?探头附件易于清洁;?信号的负载效应;?探头附件易于使用;?探头封装的类型;?封装探针之间的距离。射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期21探头封装的类型?封装的类型有:?DIP(Dual In-line Package);?PGA(Pin Grid Array);?BGA(Ball Grid Array);?PLCC(Plastic Leaded Chip Carrier);?PQFP(Plastic Quad Flat Pack);?TQFP(Thin Quad Flat Pack);?SOP(Small Outline Package);?TSOP(Thin Small Outline Package)。射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期22选择需要的探头?选择需要的探头:?是否需要分析微处理器??是否需要特殊封装的探头??中等密度探头的选择:01650-63203 adapter 和 01650-61608 17 channels;?高密度探头的选择:例如 E5385A等。射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期2316751A测量模块的探头?The Agilent 01650-63203 isolation adapterThe Agilent 01650-63203 isolation adapter?The Agilent 01650-61608 17 channelsThe Agilent 01650-61608 17 channels射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期24?01650-6160801650-61608有16个数据通道和1个时钟通道。16个数据通道和1个时钟通道。Sixteen-channel probe lead set射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期25Probe housing and RC network housing?01650-61608的无源探头类似于示波器的无源探头;射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期2616720A模式发生器模块的探头?10460A TTL CLOCK POD;?10461A TTL DATA POD;?10477A 3.3V CLOCK POD;?10483A 3-STATE 3.3V DATA POD;?10498A 8-CH PROBE LEAD SET 6”。射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期2711.2.2 测量模块和仿真模块?根据需要来选择测量和仿真模块:?状态和定时模块:16751A(包括:Probing、Comparators、Acquisition、Threshold 和 Test and clock synchronization circuit);?模式发生器模块:16720A(包括:Loop Register、RAM、Output Driver、Clock Circuit、CPU Interface and Pod);?数字示波器模块(例如:16534A,本机没有);?仿真模块(本机没有)。射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期28模块列表射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期29现有数据分析模块?现有模块选件:A、B处没有,C、D处分别是:?16751A16751A:Analyzer16M Sample 400MHz State/2GHz Timing Zoom(US40210797):?后面板对应的输出(在Pod Assignment的设置)为C1、C2、C3和C4;?16751A16751A:Analyzer16M Sample 400MHz State/2GHz Timing Zoom(US40210796):?后面板对应的输出为D1、D2、D3和D4。?状态和定时模块16751A使用的是40个引脚的通用逻辑分析探头(01650-61608)。射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期30现有数据产生模块?现有模块选件E处是:?16720A16720A:PattGen300Mvector/s Pattern Generator(US39380609)。?模式发生器模块16720A可使用的接口夹有:?数据接口夹(10461ATTL数据接口夹、10483A 3态TTL/3.3V数据接口夹)?时钟接口夹(10460A TTL时钟接口夹、10477A 3.3V时钟接口夹)。?10498A 8-CH PROBE LEAD SET 6。11.2.3 数据显示?The most complete view of your systems behavior.?Viewing timing relationships between multiple buses and signals.?Identify problem signals quickly by using eye scan to make eye diagram.?View data patterns and sequences of events from the listing display.The captured binary data can be inverse assembled into processor mnemonics or displayed in multiple formatsbinary,hex,decimal,octal,twos complement,ASCII or symbols.?Correlate your logic analyzer trace to the high-level source code that produced it.射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期3211.2.4 数据后处理分析?参考:16702B_逻辑分析系统16700 Catalog_5968-9661E.pdf?增加的数据后处理工具设置:?源相关性(B4620B P42);?数据通信(B4640B P47);?系统性能分析(B4600B P55);?串行分析(B4601B P62);?开发工具模块(B4605B P68)。射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期3311.3 定时分析和状态分析?定时显示的逻辑分析仪与多踪示波器显示的波形有某些相似之处。即它们都可以同时观测几组波形;?但是逻辑分析仪只能用来测试逻辑电路,它显示的波形与示波器显示的波形又有许多区别;?用定时显示的逻辑分析仪显示被分析的程序软件很不直观,因此分析软件都用状态显示逻辑分析仪;?无论定时显示或状态显示信号输入方式都是相同的。射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期34定时分析?首先,在Y方向上示波器是按比例显示输入信号的幅度,但是逻辑分析仪的输入探头是个有源探头,它设置有阈值电平,待测信号幅度超过阈值电平的部分显示为1(对正逻辑为高电平),低于阈值电平的部分显示为0(对正逻辑为低电平)。即逻辑分析仪在Y方向上只有高、低电平的差别,而不显示输入信号幅度的比例关系。?其次,示波器X方向上显示的时间是连续的。但是逻辑分析仪则是以时钟为测量时间的单位,只有时钟到来时,波形状态(高、低电平)才能转换为输入信号当时所处的状态,两个时钟之间不能改变状态。即逻辑分析仪的时间是量化的。射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期35定时分析图解射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期36状态分析?分析一段程序,必须将其中数据输入给状态分析仪,也就是将CPU的地址线和数据线的逻辑状态输入给逻辑分析仪;?逻辑分析仪可根据设置的各种要求,在每个时钟脉冲到来时,采集一个数据字节。在采集若干个字节后,在逻辑分析仪上按指定的格式显示。?必须恰当地选择时钟的频率,若时钟的频率过高,则多次采集同一个数据;若时钟的频率过低,则会丢失数据。?由于采集的数据存储在的存储器中,可长时间显示某时刻的数据供分析用,这样就可发现偶然出错信息。射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期37状态分析图解射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期38定时和状态分析模块?Agilent的定时和状态分析模块特点:?存储器深度可达128M;?状态分析的采样速率可达1.5Gb/s;?定时分析窗口可达4GHz(250ps);?VisiTrigger触发方式设置很有效。射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期模块窗口设置状态分析的时钟设置信号线的颜色设置访问状态分析选件状态和定时选择菜单选择测量配置和文件管理LA采集数据数据格式触发方式设置4GHz的定时分析窗口状态分析的时钟设置信号线的颜色设置访问状态分析选件状态和定时选择菜单选择测量配置和文件管理LA采集数据数据格式触发方式设置4GHz的定时分析窗口射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期4011.4 模式发生器?为了配置能提供激励-响应测量的逻辑分析仪,需要模式发生器。?软件工程师能在硬件电路完成之前,可利用模块16720A产生罕见的测试条件并验证代码的工作情况。?硬件工程师利用模块16720A能产生得到电路所希望状态时需要的激励信号,可以全速运行电路或步进运行通过电路的每一状态。射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期41模式发生器模块16720A的特性射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期42模式发生器模块的方框原理图射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期43模式发生器模块的工作原理图?Loop Register:循环寄存器保存可编程的矢量数据流;?RAM:由五个256Kx16 VRAM和地址RAM组成,VRAM中存储所希望的模式数据;?Output Driver:由一组锁存器/逻辑变换器和多路器组成,锁存器/逻辑变换器将TTL电平信号变换成输出的ECL电平信号,多路器将可编程的数据送往输出通道;?Clock Circuit:上述的三个电路共用;?CPU Interface and Pod。射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期44模式发生器模块的输出接口夹?模式发生器模块16720A可使用的接口夹有:?数据接口夹(10461ATTL数据接口夹、10483A 3态TTL/3.3V数据接口夹)?时钟接口夹(10460A TTL时钟接口夹、10477A 3.3V时钟接口夹)。?10498A 8-CH PROBE LEAD SET 6。射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期4511.5 16702B触发系统综述?利用图示的触发方式设置(VisiTrigger),可以快速、方便地定位需要分析的问题。?16702B触发系统综述(本机总结):?定时分析共有27种触发形式(11.5.1到 11.5.27);?状态分析共有28种触发形式:?其中有12种触发形式与定时分析的触发形式相同(11.5.10,11.5.17到 11.5.27);?与定时分析不同的触发形式共有16种(11.5.28到11.5.43)。VisiTrigger触发数据标志设置模式和组合触发沿设置定时器设置计数器设置地址范围设置触发序列触发选择当前状态信息用户触发文本存取触发数据标志设置模式和组合触发沿设置定时器设置计数器设置地址范围设置触发序列触发选择当前状态信息用户触发文本存取射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期4711.5.1 Find pattern?模式触发:Occurrence 1Occurrence 1Occurrence 1Occurrence 1eventeventeventevent?Trigger Sequence?1 FIND PATTERN?Find Label1=XXXX Hex?Then Trigger and fill memory射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期4811.5.2 Find edge?波形的边沿触发:edgeedge?Trigger Sequence?1 FIND EDGE?Find Label1 Edge?Then Trigger and fill memory11.5.3 Find edge AND pattern?波形的边沿和模式的“与”触发:patternpatternedgeedge?Trigger Sequence?1 FIND EDGE AND PATTERN?Find Label1 Edge?and Label1=XXXX Hex?Then Trigger and fill memory11.5.4 Find width violation on pattern/pulse?模式或脉冲的宽度限定触发:?Trigger Sequence?1 FIND WIDTH VIOLATION ON PATTERN/PULSE?Find maximum or minimum width violation?on Label1=XXXX Hex?min width 10 ns max width 15 ns?Then Trigger and fill memoryORORMax WidthMax WidthMin WidthMin WidthPulse too narrowPulse too narrowPulse too widePulse too wide11.5.5 Find Nth occurrence of an edge?第N次的波形边沿触发:edgeedgeedgeedgeOccurrence 1Occurrence 1Occurrence NOccurrence N?Trigger Sequence?1 FIND NTH OCCURRENCE OF AN EDGE?Find 1 occurrence of?Label1 Edge?Then Trigger and fill memory11.5.6 Find pattern present for duration?模式存在的时间宽度触发:patternpatterntimetime?Trigger Sequence?1 FIND PATTERN PRESENT FOR DURATION?Find Label1=XXXX Hex?Present for 5 ns?Then Trigger and fill memory11.5.7 Find pattern present for duration?模式存在的时间宽度触发:patternpatterntimetime?Trigger Sequence?1 FIND PATTERN PRESENT FOR DURATION?Find Label1=XXXX Hex?Present for duration?模式不存在的时间宽度触发:NOT patternNOT patterntimetime?Trigger Sequence?1 FIND PATTERN ABSENT FOR DURATION?Find Label1=XXXX Hex?Present for 5 ns?Then Trigger and fill memory射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期5511.5.9 Find pattern absent for duration?模式不存在的时间宽度触发:NOT patternNOT patterntimetime?Trigger Sequence?1 FIND PATTERN ABSENT FOR DURATION?Find Label1=XXXX Hex?Present for 10 ns?Then Trigger and fill memory射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期5611.5.10 Run until user stop?运行到用户定义停止:STOPSTOP。RunRun?Trigger Sequence?1 FIND UNTIL USER STOP11.5.11 Find 2 edges too close together?两个波形边沿之间的宽度触发:edge 1edge 1edge 2edge 2timetime?Trigger Sequence?1 FIND 2 EDGES TOO CLOSE TOGETHER?Find Label1 EDGE?followed by Label1 EDGE?Occurring within 15 ns?Then Trigger and fill memory11.5.12 Find 2 edges too far apart?两个波形边沿之间相隔的宽度触发:timetimeedge 1edge 1edge 2edge 2?Trigger Sequence?1 FIND 2 EDGES TOO FAR APART?Find a time period of 5 ns after?Label1 Edge in which?Label1 Edge does not occur?Then Trigger and fill memory11.5.13 Find pattern occurring too soon after edge?模式在波形边沿之后的触发:patternpatterntimetimeedgeedge?Trigger Sequence?1 FIND PATTERN OCCURRING TOO SOON AFTER EDGE?Find Label1=XXXX Hex?occurring within 10 ns?after Label1 Edge?Then Trigger and fill memory11.5.14 Find pattern occurring too late after edge?模式在波形边沿之之前的触发:patternpatterntimetimeedgeedge?Trigger Sequence?1 FIND PATTERN OCCURRING TOO LATE AFTER EDGE?Find Label1=XXXX Hex?occurring within 10 ns?after Label1 Edge?Then Trigger and fill memory射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期6111.5.15 Find glitch?毛刺触发:glitchglitch?Trigger Sequence?1 FIND GLITCH?Find Label1 Edge*?Then Trigger and fill memory射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期6211.5.16 Wait t seconds?等待时间 t t 触发:t tsecsecRunRunTriggerTrigger?Trigger Sequence?1 WAIT T SECOND?Wait 5 ns?Then Trigger and fill memory射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期6311.5.17 Wait for arm in?等待ARM输入触发:Wait for Arm INThe The“Wait for arm inWait for arm in”functoonfunctoon requires the nodule requires the nodule to be armed in the to be armed in the“IntermoduleIntermodule”menu,which can menu,which can be be accesssedaccesssed through the through the“NavigateNavigate”butter,under butter,under“SystemSystem”.射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期6411.5.18 Wait for second analyzer to trigger?等待第二次分析时触发:Wait for 2nd analyzerThe The“Wait for other machine to triggerWait for other machine to trigger”functoonfunctoonrequires both machines to be turned on.The requires both machines to be turned on.The other machine can be activated through the other machine can be activated through the“NavigateNavigate”butter,under butter,under“Activate ModulesActivate Modules”.射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期6511.5.19 Wait for flag?等待标记触发:1 1。0?Trigger Sequence?1 WAIT FOR FLAG?Wait for flag 1 Set?Then Trigger and fill memory射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期6611.5.20 Set/clear/pulse flag?置位、清除、脉冲时触发:SETSET1 1CLEARCLEAR0 01 1PULSEPULSE0 0?Trigger Sequence?1 SET/CLEAR/PULSE FLAG?Flag 1 Set?Then Trigger and fill memory射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期6711.5.21 OR Trigger?ARM 和 LABEL“或”之后的触发:?TRIGGER=ARM OR LABEL?Possible causes:?1)This trigger function requires an Arm In from the“Intermodule”menu.?2)This trigger function requires at least one label.Make sure there is at least one label with bits assigned to it in the “Format”tab.射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期6811.5.22 AdvancedIf/thenIFthen?IF-THEN的触发:?Trigger Sequence?1 If Label1=XXXX Hex?occurs 1 time?Then Trigger and fill memory射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期6911.5.23 Advanced2-way branchIFthen?IF-THEN或 ELSE的触发:else?Trigger Sequence?1 If Label1=XXXX Hex?occurs 1 time?Then GotoNext?Else if Label1=XXXX Hex?Then Goto111.5.24 Advanced 3-way branch?IF-THEN或 ELSE或 ELSE的触发:IFthen?Trigger Sequence?1 If Label1=XXXX Hex?occurs 1 time?Then GotoNext?Else if Label1=XXXX Hex?Then Goto1?Else if Label1=XXXX Hex?Then Goto1elseelse11.5.25 Advanced 4-way branch?IF-THEN或 ELSE或 ELSE或 ELSE的触发:IF?Trigger Sequence?1 If Label1=XXXX Hex?occurs 1 time?Then GotoNext?Else if Label1=XXXX Hex?Then Goto1?Else if Label1=XXXX Hex?Then Goto1?Else if Label1=XXXX Hex?Then Goto1thenelseelseelse11.5.26 Advanced pattern1 AND pattern2?模式1和模式2的“与”触发:Pattern 1Pattern 1ANDANDPattern 2Pattern 2?Trigger Sequence?1 If Label1=XXXX Hex AND?Label1=XXXX Hex?occurs 1 time?Then Trigger and fill memory射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期7311.5.27 Advanced pattern1 OR pattern2?模式1和模式2的“或”触发:Pattern 1Pattern 1Pattern 2Pattern 2OROR?Trigger Sequence?1 If Label1=XXXX Hex OR?Label1=XXXX Hex?occurs 1 time?Then Trigger and fill memory射频电路测试原理清华大学电子工程系李国林雷有华2005春季学期7411.5.28 Find pattern n times?产生第n次模式时触发:PatternPatternPatternPatternOccurrence Occurrence 1 1Occurrence Occurrence n n。?Trigger Sequence?1 FIND PATTERN N TIMES?Find 1 occurrence of?Label1=XXXX Hex?Then Trigger and fill memory11.5.29 Store range until pattern occurs?存储一个范围直到模式1产生才触发:Not pattern 1Not pattern 1Pattern 1Pattern 1Pattern 1 does NOT occur herePattern 1 does NOT occur here。?Trigger Sequence?1 STORE RANGE UNTIL PATTERN OCCURS?Store Label1 In range 0000 0000 Hex?until Label1=XXXX Hex?occurs 1 time?Then Store sample GotoNextStore range hereStore range here11.5.30 Store patter
展开阅读全文