收藏 分销(赏)

数字电子技术总复习市公开课一等奖省赛课微课金奖PPT课件.pptx

上传人:快乐****生活 文档编号:5456031 上传时间:2024-11-06 格式:PPTX 页数:58 大小:946.79KB
下载 相关 举报
数字电子技术总复习市公开课一等奖省赛课微课金奖PPT课件.pptx_第1页
第1页 / 共58页
数字电子技术总复习市公开课一等奖省赛课微课金奖PPT课件.pptx_第2页
第2页 / 共58页
数字电子技术总复习市公开课一等奖省赛课微课金奖PPT课件.pptx_第3页
第3页 / 共58页
数字电子技术总复习市公开课一等奖省赛课微课金奖PPT课件.pptx_第4页
第4页 / 共58页
数字电子技术总复习市公开课一等奖省赛课微课金奖PPT课件.pptx_第5页
第5页 / 共58页
点击查看更多>>
资源描述

1、第一章第一章 数字逻辑基础数字逻辑基础u 熟练掌握各种数制之间换算。熟练掌握各种数制之间换算。u 熟熟练练掌掌握握8421BCD8421BCD码码和和十十进进制制数数之之间间关关系系和和变变换。换。第1页 第二章第二章 逻辑门电路逻辑门电路1.1.二极管:熟悉和了解二极管单向导电性。会判断电路二极管:熟悉和了解二极管单向导电性。会判断电路中二极管状态。掌握理想模型和恒压模型。中二极管状态。掌握理想模型和恒压模型。2.2.双极型三极管:含有放大和开关作用。双极型三极管:含有放大和开关作用。熟悉和了解三极管共射极特征曲线及其工作区域划分。熟悉和了解三极管共射极特征曲线及其工作区域划分。掌握三极管三

2、个状态判别方法。掌握三极管三个状态判别方法。3.3.基本逻辑门电路:熟悉二极管组成与门、或门、三极基本逻辑门电路:熟悉二极管组成与门、或门、三极管非门电路。了解管非门电路。了解TTLTTL与非门电路主要技术参数意义。与非门电路主要技术参数意义。掌握掌握OCOC门和三态门符号和逻辑功效。门和三态门符号和逻辑功效。4.MOS4.MOS门电路:掌握增强型门电路:掌握增强型MOSMOS管导通条件。会分析管导通条件。会分析CMOSCMOS逻辑门、逻辑门、CMOSCMOS传输门逻辑功效。传输门逻辑功效。第2页第三章第三章 逻辑代数和组合逻辑电路逻辑代数和组合逻辑电路1 1熟记逻辑代数基本公式、定律、三个规

3、则。熟记逻辑代数基本公式、定律、三个规则。(异或运算基本定律)(异或运算基本定律)2 2熟熟练练掌掌握握两两种种方方法法化化简简逻逻辑辑函函数数:代代数数法法和和卡卡诺诺图图法(含约束项)。法(含约束项)。3.3.掌握逻辑函数表示方法之间相互转换。掌握逻辑函数表示方法之间相互转换。4 4掌握组合逻辑电路结构特点和功效特点。掌握组合逻辑电路结构特点和功效特点。5 5掌掌握握组组合合逻逻辑辑电电路路分分析析步步骤骤:写写出出各各输输出出端端逻逻辑辑表表示示式式化化简简和和变变换换逻逻辑辑表表示示式式列列出出真真值值表表确确定定功功效。效。6 6掌掌握握组组合合逻逻辑辑电电路路设设计计步步骤骤:依依

4、据据设设计计求求列列出出真真值值表表写写出出逻逻辑辑表表示示式式(或或填填写写卡卡诺诺图图)逻逻辑辑化化简简和和变换变换画出逻辑图画出逻辑图第3页第四章第四章 惯用组合逻辑器件惯用组合逻辑器件1 1掌掌握握编编码码器器、译译码码器器、数数据据选选择择器器、数数值值比比较较器器、加加法法器器等等组组合合逻逻辑辑器器件件逻逻辑辑功功效效及及其其应应用用。熟熟悉悉7413874138、7415174151芯芯片片逻逻辑辑功功效效。(注注意意:输输入入输输出出端端数关系,框图表示法,编号对应关系)数关系,框图表示法,编号对应关系)2 2会会用用数数据据选选择择器器设设计计组组合合逻逻辑辑函函数数;会会

5、用用二二进进制制译译码器设计组合逻辑函数。码器设计组合逻辑函数。第4页第五章第五章 触发器触发器1 1触触发发器器是是双双稳稳态态电电路路。是是记记忆忆单单元元。依依据据逻逻辑辑功功效效不一样,触发器可分为:不一样,触发器可分为:(1)RS (1)RS触发器触发器 (2)JK (2)JK触发器触发器 (3)D (3)D触发器触发器 (4)T (4)T触发器触发器 (TT触发器触发器 )熟练掌握各触发器真值表和特征方程。熟练掌握各触发器真值表和特征方程。2 2按照按照触发方式触发方式不一样,触发器可分为:不一样,触发器可分为:(1)(1)基本基本RS触发器。触发器。(2)(2)同时触发器。同时触

6、发器。(3)(3)主从触发器。主从触发器。(4)(4)边缘触发器。边缘触发器。3 3利利用用特特征征方方程程可可实实现现不不一一样样功功效效触触发发器器间间逻逻辑辑功功效效 相互转换。相互转换。第5页第六章第六章 时序逻辑电路分析时序逻辑电路分析1 1熟熟练练掌掌握握时时序序逻逻辑辑电电路路分分析析方方法法:逻逻辑辑图图时时钟钟方方程程(异异步步)、驱驱动动方方程程、输输出出方方程程状状态态方方程程状状态态转转换换真真值值表表状状态态转转换换图图和时序图和时序图逻辑功效。逻辑功效。第6页第七章第七章 惯用时序逻辑器件惯用时序逻辑器件1 1计计数数器器是是一一个个惯惯用用时时序序逻逻辑辑器器件件

7、。计计数数器器能能用用于于统统计计输输入入脉脉冲冲个个数数、定定时时、分分频频等等。掌掌握握计计数数器器逻逻辑功效和应用。辑功效和应用。3 3存存放放器器是是一一个个惯惯用用时时序序逻逻辑辑器器件件。掌掌握握数数码码存存放器和移位存放器工作原理。放器和移位存放器工作原理。2 2能能够够设设计计异异步步二二进进制制加加、减减计计数数器器。熟熟悉悉7416174161、7429074290芯芯片片逻逻辑辑功功效效。能能够够用用已已经经有有M进进制制集集成成计计数器组成数器组成N(任意任意)进制计数器。进制计数器。第7页 第八章第八章 半导体存放器和可编程逻辑器件半导体存放器和可编程逻辑器件1.了解

8、了解RAM基本组成和工作原理。掌握容量计算;基本组成和工作原理。掌握容量计算;会分析地址单元、存放单元、地址输入端、数据端、会分析地址单元、存放单元、地址输入端、数据端、字长等之间关系;会分析输入字长等之间关系;会分析输入/输出控制电路。输出控制电路。2.了解了解ROM电路基本组成。电路基本组成。3.了解了解PLD基本表示方法。基本表示方法。第8页第九章第九章 脉冲波形产生和变换脉冲波形产生和变换1.1.熟熟悉悉555555集集成成定定时时器器各各管管脚脚。熟熟练练掌掌握握555555定定时时器器逻逻辑功效。辑功效。2.2.熟熟悉悉由由555555集集成成定定时时器器组组成成单单稳稳态态电电路

9、路、多多谐谐振振荡荡电电路路、施施密密特特电电路路;掌掌握握三三种种电电路路工工作作原原理理及及各各电电路路指标分析计算;会分析三种电路应用电路。指标分析计算;会分析三种电路应用电路。第9页 2.1 半导体二极管例:电路如图所表示,已知例:电路如图所表示,已知E=5V,Vi=10sintV,二极管正向压降可忽略不计,试画出二极管正向压降可忽略不计,试画出Vo波形波形解:解:V Vi itt0 0V Vi iV Vo oR RD DE E+-+-v vo ott0 05v5v10v10v5v5v第10页 2.1 半导体二极管例:判断例:判断D D状态,求状态,求V VAO AO。D D为恒压模型

10、,为恒压模型,V VD D=0.7V=0.7VR RD DD D1 1D D2 2D D1 1D D2 2A AO OA AO OA AO O6v6v12v12v6v6v3v3v6v6v3v3v(a)(a)(b)(b)(c)(c)解解:(a)(a)先假设先假设D D截止截止判断出判断出D D正向偏置正向偏置D D导通,导通,V VAOAO=-11.3v=-11.3v(b)(b)先假设先假设D D1 1D D2 2截止截止判断出判断出D D1 1正偏正偏D D2 2反偏反偏D D1 1导通导通D D2 2截止截止V VAOAO=-0.7v=-0.7v(c)(c)先假设先假设D D1 1D D2

11、2截止截止D D1 1D D2 2均正偏均正偏D D2 2优先导通优先导通D D1 1截止截止V VAOAO=5.3v=5.3v第11页10v18k2kD140K10K25K5K15V-+ACB2.4.4解解:第12页 2.2 半导体三极管6v0v5.4v-2.3v-5v-2.1v例例:判断放大管判断放大管 管脚、极性、材料管脚、极性、材料(a)(b)例:例:判别三极管判别三极管 工作状态工作状态第13页 2.2 半导体三极管四四.三极管电路分析方法三极管电路分析方法(1)首先判断发射结是否正偏。判断首先判断发射结是否正偏。判断 方法如同二极管判别。假如发射结方法如同二极管判别。假如发射结 正

12、偏,管子导通;不然截止。正偏,管子导通;不然截止。(2)假如管子导通,计算电路中最大假如管子导通,计算电路中最大 集电极电流集电极电流I ICMCM=I=ICS CS(饱和集电极电流)饱和集电极电流)则饱和基极电流则饱和基极电流 I IBSBS=I=ICSCS/。计算电路中。计算电路中I IB B。若若IBIBS 则饱和导通。则饱和导通。另另(2)*假如管子导通,计算出电路中假如管子导通,计算出电路中IB。假设管子在放大区,假设管子在放大区,IC=IIB.B.V VCECE=V=VCCCC-I-IC CR RL L 若若V VCECEVVCES CES 则放大导通;若则放大导通;若V VCEC

13、EVB.ABV DV D3 3 D D2 2 D D1 1 D D0 00 0 0 1 0 00 1 0 0 是原码是原码 .AB.A第36页6.2 时序逻辑电路分析方法时序逻辑电路分析方法状态方程:状态方程:Q2nQ1nQ0nQ2n+1Q1n+1Q0n+1 0 0 0 0 0 1 0 0 1 0 1 0 0 1 0 1 0 0 0 1 1 1 1 0 1 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 0 0 1 1 1 1 1 0状态表状态表000001010101100110011111状态图:状态图:Q2Q1Q0l注意注意:状态个数和触发器个数之间关系。状态个数和触发器个数

14、之间关系。第37页6.2 时序逻辑电路分析方法时序逻辑电路分析方法画时序图:画时序图:000001010101100110011111Q2Q1Q0cpQ0Q1Q2可自开启脉冲分配器可自开启脉冲分配器第38页CP1 1=Q0 0三、异步时序逻辑电路分析举例三、异步时序逻辑电路分析举例例:例:试分析如图所表示时序逻辑电路试分析如图所表示时序逻辑电路详细分析以下:详细分析以下:(1 1)写出各逻辑方程式。)写出各逻辑方程式。时钟方程:时钟方程:CP0 0=CP6.2 时序逻辑电路分析方法时序逻辑电路分析方法 输出方程:输出方程:各触发器驱动方程:各触发器驱动方程:(2)将各驱动方程代入)将各驱动方程

15、代入D触发器特征方程,得各状态方程:触发器特征方程,得各状态方程:第39页(3)作状态转换表。)作状态转换表。现现 态态次次 态态输输 出出时钟脉冲时钟脉冲Q1 n Q0 n Q1 n+1 Q0 n+1 ZCP1 CP0 0 0 1 0 0 0 110 1 00 1 010 1 101 6.2 时序逻辑电路分析方法时序逻辑电路分析方法(4 4)作状态转换图、时序图。)作状态转换图、时序图。第40页(5 5)逻辑功效分析)逻辑功效分析是一个是一个4进制减法计数器,进制减法计数器,Z是借位信号。是借位信号。6.2 时序逻辑电路分析方法时序逻辑电路分析方法第41页一、二进制计数器一、二进制计数器1

16、1二进制异步计数器二进制异步计数器 (1 1)二进制异步加法计数器)二进制异步加法计数器u工作原理:工作原理:每来一个每来一个CP上升沿时,上升沿时,FF0向相反状态翻转一次;向相反状态翻转一次;每当每当Q0由由1变变0,FF1向相反状态翻转一次;向相反状态翻转一次;每当每当Q1由由1变变0,FF2向相反状态翻转一次。向相反状态翻转一次。7.1 计数器计数器cpCR1D1D1DRRRQ0Q1Q2FF0FF1FF2第42页三、集成计数器应用三、集成计数器应用(1 1)并行进位)并行进位例例:用用两两片片4 4位位二二进进制制加加法法计计数数器器7416174161采采取取并并行行进进位位方方式式

17、组组成成8 8位二进制同时加法计数器,模为位二进制同时加法计数器,模为1616=2561616=256。1 1计数器级联:用计数器级联:用M M进制计数器,组成进制计数器,组成N N进制计数。进制计数。N MN M7.1 计数器计数器第43页(2 2)串行进位)串行进位 例:用两片例:用两片74161采取串行进位方式组成采取串行进位方式组成8位二进制异步计数器。位二进制异步计数器。7.1 计数器计数器QAQBQCQDRCOETEPA B C DLDRD74161(1)QAQBQCQDRCOETEPA B C DLDRD74161(2)1cp1111计数输入计数输入第44页(3)用计数器输出端作

18、进位)用计数器输出端作进位有集成计数器没有进位有集成计数器没有进位/借位输出端,这时可依据详细情况,借位输出端,这时可依据详细情况,用计数器输出信号用计数器输出信号Q3、Q2、Q1、Q0产生一个进位产生一个进位/借位。借位。例:用两片例:用两片74290采取串行进位方式组成二位采取串行进位方式组成二位8421BCD码十进制加法计数器。模为码十进制加法计数器。模为1010=1007.1 计数器计数器第45页2 2组成任意进制计数器组成任意进制计数器(1)反馈清零法)反馈清零法适合用于含有适合用于含有异步清零端异步清零端集成计数器。集成计数器。例:用集成计数器例:用集成计数器74161和与非门组成

19、和与非门组成6进制计数器。进制计数器。7.1 计数器计数器第46页(2)反馈置数法)反馈置数法7.1 计数器计数器QAQBQCQDRCOETEPA B C DLDRD74161cp1计数输入计数输入&(1)组成)组成6进制进制QAQBQCQDRCOETEPA B C DLDRD74161cp1&(2)组成)组成8421BCD循环码循环码(3)组成余)组成余3码循环码产生电路码循环码产生电路第47页l组成序列信号发生器组成序列信号发生器序列信号:在时钟脉冲作用下产生一串周期性二值数字信号序列信号:在时钟脉冲作用下产生一串周期性二值数字信号。例:分析用例:分析用74161及门电路组成序列信号发生器

20、。及门电路组成序列信号发生器。其中其中74161与与G1组成了一个模组成了一个模5计数器。计数器。01010Z输出输出0 0 1 0 1 00 1 11 0 00 0 0 Q1 n+1 Q1 n+1 Q0 n+1 次次 态态0 0 0 0 0 10 1 00 1 11 0 0 Q2 n Q1 n Q0 n 现现 态态有效状态表有效状态表7.1 计数器计数器所以,这是一个所以,这是一个01010序列信号发生器,序列长度为序列信号发生器,序列长度为5。第48页 例例 试用计数器试用计数器74161和八选一数据选择器设计一个和八选一数据选择器设计一个01100011序列发生器。序列发生器。解解:因因

21、为为序序列列长长度度为为8,故故将将74161组组成成模模8计计数数器器,并并选选取数据选择器取数据选择器74151产生所需序列产生所需序列。7.1 计数器计数器第49页也可作为环形计数器:电路简单,也可作为环形计数器:电路简单,N位移位存放器能够计位移位存放器能够计N个数,实现模个数,实现模N计数器。状态为计数器。状态为1输出端序号等于计数脉输出端序号等于计数脉冲个数,通常不需要译码电路。冲个数,通常不需要译码电路。7.2 存放器和移位存放器存放器和移位存放器l组成循环移位存放器组成循环移位存放器第50页9.2 9.2 单稳态触发器单稳态触发器u该单稳态电路不可重复触发。该单稳态电路不可重复

22、触发。第51页9.2 9.2 单稳态触发器单稳态触发器可重复触发单稳态电路可重复触发单稳态电路V VI IV VC CV VO O2/3V2/3VCCCC第52页0vctvo0t多谐振荡器多谐振荡器2/3VCC1/3VCC9.3 9.3 多谐振荡器多谐振荡器(4 4)电路振荡频率)电路振荡频率f f第53页9.4 9.4 施密特触发器施密特触发器1/3VCCVoVi0传输特征传输特征VOHVOL2/3VCCVT+VT VT施密特触发器施密特触发器回差电压回差电压 VT=VT+VT-第54页例:例:图为一心律失常报警电路,图中图为一心律失常报警电路,图中vI是经过放大后是经过放大后心电信号,其幅值心电信号,其幅值vIm=4V。(1)对应)对应vI分别画出图中分别画出图中vo1、vo2、vo三点电压波形;三点电压波形;(2)说明电路组成及工作原理)说明电路组成及工作原理。第55页第56页例:例:一一过压监视电过压监视电路如路如图图所表示,所表示,试试分析分析电电路工作原理。路工作原理。第57页例:间歇振荡器例:间歇振荡器第58页

展开阅读全文
部分上传会员的收益排行 01、路***(¥15400+),02、曲****(¥15300+),
03、wei****016(¥13200+),04、大***流(¥12600+),
05、Fis****915(¥4200+),06、h****i(¥4100+),
07、Q**(¥3400+),08、自******点(¥2400+),
09、h*****x(¥1400+),10、c****e(¥1100+),
11、be*****ha(¥800+),12、13********8(¥800+)。
相似文档                                   自信AI助手自信AI助手
搜索标签

当前位置:首页 > 包罗万象 > 大杂烩

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服