1、目录2003年北京大学数字电路逻辑设计和计算机体系结构考研真题2009年北京大学数字电路逻辑设计考研真题(回忆版,不完整)2010年北京大学数字电路逻辑设计考研真题(回忆版,不完整)2013年北京大学数字电路逻辑设计考研真题(回忆版,不完整)2003年北京大学数字电路逻辑设计和计算机体系结构考研真题2009年北京大学数字电路逻辑设计考研真题(回忆版,不完整)一、概念解释(1)什么是时序图?(2)格雷码有什么特点?用于什么场合?(3)什么是负逻辑体制?请给出负逻辑体制或非门真值表。(4)请列出三种消除竞争冒险的方法。二、请根据图1的电路图给出:(1)输出O的逻辑表达式。(2)将O的逻辑表达式化简
2、。图1三、根据下面图2所示的电路图,请给出:(1)各触发器的次态方程。(2)列出状态表。(3)画出状态图。(4)根据图3给出的输出时序图,给出Q0、Q1和Output的时序图。图2图32010年北京大学数字电路逻辑设计考研真题(回忆版,不完整)一、概念题(1)什么是D触发器的建立时间和保持时间?(2)同步触发器和基本触发器的主要区别是什么?(3)静态存储器和动态存储器的各自特点和主要区别是什么?(4)什么是竞争和冒险?(5)什么是编码和译码?什么是优先编码?二、请根据图1的电路图给出:(1)输出O的逻辑表达式。(2)将O的逻辑表达式化简。图1三、试分析图2所示时序电路图。(1)画出其状态图。(
3、2)设电路的初始状态为0,试画出在图3所示波形下Q和Z的波形图。图2图3注:这是一道时序逻辑电路分析题,根据图形写出输出方程,次态方程,驱动方程。根据次态方程和输出方程要画出状态表和状态图。再根据状态表和状态图画出输出端、输出信号Z的波形。四、请设计:(1)一个1位数值比较器,并给出逻辑图。1位数值比较的输入信号是A和B,其中三个输出分别是FAB、FAB、FAB。(2)请你用你设计的1位数值比较器,再加上基本逻辑门,构造一个2位数值比较器并给出逻辑图。2位数值比较器的输入信号是A1、A0和B1、B0,其中三个输出分别是FAB、FAB、FAB。五、请画出六管静态存储单元的电路图。六、BCD码和格雷码的转换。2013年北京大学数字电路逻辑设计考研真题(回忆版,不完整)