收藏 分销(赏)

数字电路期末知识点复习题-图文..doc

上传人:天**** 文档编号:2720812 上传时间:2024-06-04 格式:DOC 页数:27 大小:518.04KB
下载 相关 举报
数字电路期末知识点复习题-图文..doc_第1页
第1页 / 共27页
数字电路期末知识点复习题-图文..doc_第2页
第2页 / 共27页
数字电路期末知识点复习题-图文..doc_第3页
第3页 / 共27页
数字电路期末知识点复习题-图文..doc_第4页
第4页 / 共27页
数字电路期末知识点复习题-图文..doc_第5页
第5页 / 共27页
点击查看更多>>
资源描述

1、(完整word版)数字电路期末知识点复习题_图文.数字电子电路复习练习题一、填空题1.半导体具有三种特性,即:热敏性、光敏性和_性。2.集电极反向饱和电流I CBO是指发射极_时,集电极与基极之间加反向电压时测得的集电极电流,良好的三极管该值较_。3.逻辑函数的反演规则指出,对于任意一个函数F ,如果将式中所有的_互换,_互换,_互换,就得到F 的反函数F 。4.格雷码又称_码,其特点是任意两个相邻的代码中有_位二进制数位不同。5.从TTL 反相器的输入伏安特性可以知道两个重要参数,它们是_和_。6. 输出n 位代码的二进制编码器,一般有 _个输入信号端。7.全加器是指能实现两个加数和_三数相

2、加的算术运算逻辑电路。8. 时序电路除了包含组合电路外,还必须包含具有记忆功能的_电路。因此,仅用一般的逻辑函数描述时序电路的逻辑功能是不够的,必须引进_ 变量。9.要使触发器实现异步复位功能(Qn+1=0,应使异步控制信号(低电平有效R D =_,S D =_。10.JK触发器当J =K =_时,触发器Q n+1=Q n 。11.n 位二进制加法计数器有_个状态,最大计数值为_。12.用555定时器构成的 单稳态触发器,若充放电回路中的电阻、电容分别用R 、C 表示,则该单稳态触发器形成的脉冲宽度t w _。13.施密特触发器具有两个_状态,当输出发生正跳变和负跳变时所对应的_电压是不同的。

3、14.组成ROM 电路中的输出缓冲器一般由三态门组成,其作用一是实现对输出状态的_控制,二是提高带负载能力。15.当RAM 的字数够用、位数不够用时,应扩展位数。其方法是将各片RAM的_端、R/W 端 和CS 端并联起来即可。 二、选择题1.与晶体三极管组成的电路相比,MOS 管组成电路的主要特点是 _ 。a .电流控制;b .输入电阻高;c .带负载能力强2.下列数码均代表十进制数6,其中按余3码编码的是_。a .0110;b . 1100;c .10013. 已知逻辑函数Y=AB+A B+A B ,则Y 的最简与或表达式为_。a .A ;b .A+A B ;c . A+B ;d .A+B4

4、.TTL 与非门扇出系数的大小反映了与非门_能力的大小。a .抗干扰;b .带负载;c . 工作速度5. 如果采用负逻辑分析,正或门即_。a .负与门;b .负或门;c .或门 6.七段显示译码器,当译码器七个输出端状态为abcdefg=0011111时(高点平有效,译码器输入状态(8421BCD 码应为_。a.0011;b.0110;c.0101;d.01007.一个8选1数据选择器,其地址输入端(选择控制输入端的个数应是_个。a.2;b.3;c.4;d.88.要实现输入为多位、输出为多位的功能,应选用中规模集成_组件。a.编码器;b.译码器;c.数据选择器;d.数值比较器9.对于J-K触发

5、器,若J=K,则可完成_触发器的逻辑功能。a.R-S;b.D;c.T;d.J-K10.3个移位寄存器组成的扭环形计数器,最多能形成_个状态的有效循环。a.3;b.4;c.6;d.811.555定时器输入端U I1端(管脚6、U I2端(管脚2的电平分别大于32U DD和31U DD时(复位端R D=1,定时器的输出状态是_。a.0 ;b.1 ;c.原状态12.555定时器构成的单稳态触发器的触发电压u i应_U DD。a.大于;b.小于;c.等于;d.任意13.只读存储器ROM的功能是_。a.只能读出存储器的内容且断电后仍保持;b.只能将信息写入存储器;c.可以随机读出或写入信息;d.只能读出

6、存储器的内容且断电后信息全丢失14.用_片1k4 的ROM可以扩展实现8k4 ROM的功能。a.4;b.8;c.16;d.32三、简述题。1.最小项的性质。2.组合电路产生竞争冒险的原因及常用的消除竞争冒险的方法。3.用中规模集成计数器构成任意进制计数器的三种方法及各自的原理。四、分析、设计、化简题4.1将下列逻辑函数化简成最简与或表达式。(1Y1=ABC+AB+AD+C+BD(用公式法(2Y2=ABC+ABD+ABC+ACD(BC+BD=0(3Y3(A,B,C,D=m(2,3,7,8,11,14+ d(0,5,10,154.2TTL电路如图4.2 (a所示,写出输出Y的逻辑表达式,试根据图(

7、b的波形画出输出Y的波形。 (a (b 图4.24.3 试用以下几种组件分别实现逻辑函数F = AB + AC + BC(1四选一数据选择器(四选一数据选择器的逻辑功能见式4.3.1; (23线-8线译码器T4138(逻辑功能见式4.3.2;数据选择器和译码器的外部引线排列示意图分别见图4.3.1和图4.3.2, T4138选通时,S 1=1,S 2=S 3=0。Y=(D 10A 2A 1+ D 11A 2A 1+ D 12A 2A 1+ D 13A 2A 1S ( 式4.3.1( 式4.3.2 图4.3.1 图4.3.24.4 分析图4.4电路,2线4线译码器的功能表达式见式4.4。 (1写

8、出输出F 的表达式; (2填表4.4;(3说明图4.4电路的功能。Y 0=A 1A 0, Y 1=A 1A 0, Y 2=A 1A 0, Y 3=A 1A 0 (式4.4 图4.44.5 两片3线-8线译码器连成的电路如图4.5所示。3线-8线译码器T4138逻辑功能表达式见式4.5,正常工作时S 1=1,S 2=S 3=0。分析电路,填写真值表(见表4.5,说明电路功能。A 1 A 0 F 0 0 0 1 1 0 1 1表4.4图 4.5 (式4.5表4.5输入输出输入输出D3D2 D1 D0Y0Y1Y2Y3Y4Y5Y6Y7D3D2 D1 D0Y8Y9Y10Y11Y12Y13Y14Y150

9、0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1 1 0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 14.6 电路如图4.6所示,图中 均为2线4线译码器。1.欲分别使译码器 处于工作状态,对应的C、D应输入何种状态(填表4.6.1;2.试分析当译码器工作时,请对应A、B的状态写出Y10 Y13的状态(填表4.6.2;3.说明图4.6电路的逻辑功能。2线4线译码器的功能见式4.6,工作时S = 0。(式4. 6 图4.6 表4.6.1 表4.6.2处于工作状态 的译码器 C D 应 输入的状态 C D A BY 10 Y 11 Y

10、 12 Y 13 0 0 0 1 1 0 1 14.7 触发器电路如图4.7 (a 所示,写出触发器输出端Q 的表达式并根据图 (b 给定的波形 ,对应画出各输出端Q 的波形。设各触发器的初始状态均为“0”。 (a (b 图4.74.8 触发器电路如图4.8(a 所示,写出触发器输出Q 的表达式并根据图 (b 给定的波形 ,对应画出各输出端Q 的波形。设各触发器的初始状态均为“0”。 (a (b图4.84.9 触发器电路如图4.9 (a 所示,写出触发器输出端Q 的表达式并根据图 (b 给定的波形,对应画出各输出端Q 的波形。设各触发器的初始状态均为“0”。 (a (b 图4. 94.10 十

11、进制计数器T4160构成的计数器电路如图4. 10所示。T4160的功能见表4. 10。 (1分析该电路是几进制计数器,画出状态转换图; (2若改用复位法,电路该如何连接,画出连线图。 表4.10 CP R D LD S 1 S 2 工作状态 图4. 10 0 1 01 1 1 1 1 1 0 1 0 1 1 清 零 预置数 保持(包括C 保持(C =0 计 数4.11 电路如图4.11所示。3线-8线译码器的功能表达式参见式4.5,十进制计数器的功能参见表4.10。(1说明虚线框内的电路为几进制计数器,画出状态转换图; (2说明整个电路实现什么功能。 图4.114.12 由4位同步二进制计数

12、器T4161组成的电路如图4.12,T4161的功能参见表4. 10。试求:(1当预置数输入端D3D2D1D0分别为0011和0101时,计数器的计数进制各为多少?(2画出两种情况下的状态转换图。 图4.124.13分析图4.13计数器电路的功能,分别写出M =1和M =0时 LD的表达式,说明当M =1和M =0时电路的进制。T4161为四位二进制加法计数器,其功能参见表4.10。 图4.134.14试用四位二进制加法计数器T4161芯片构成十三进制加法计数器,其状态转换图见图4.14(a, T4161的外部引线排列见图4.14(b、功能参见表4.10。 (a (b 图4.144.15电路如

13、图4.15所示。分析电路,说明它是几进制加(减法计数器,画出状态转换图。如果要使电路实现相应的逆运算,电路应如何连接,画出电路连接图。T4191是四位同步可逆计数器,其功能见表4.15所示。 表4.15S LD M CP工 作 状 态图4.150 1 0 01 1 0 1 1 加 法 计 数 减 法 计 数 预 置 数 保 持4.16 555定时器见图4.16(a 所示。(1试用图(a 所示的555定时器构成一个施密特触发器,画出连线图; (2定性画出该施密特触发器的电压传输特性;(3若电源电压U cc=6V ,输入电压为图(b 所示的三角波,对应画出输出u o 的波形。 (a (b 图4.1

14、64.17 试用图4.17 的ROM 设计一个全加器,全加器的真值表见表4.17,写出输出F 1 F 0的表达式,并在其输出交叉点上标出连接状态图。 图4. 17表4. 17A 2A 1A 0F 1 F 0A 2A 1A 0F 1 F 0000 001 010 0110 0 1 0 1 0 0 1 100 101 110 1111 0 0 1 0 1 1 14.18 分析图4.18所示电路功能,对应CP 画出Q A 、Q B 、Q C 和Y 的波形,设触发器的初始状态为0。八选一数据选择器的功能见式4.18。Y=A 2A 1A 0D 0+A 2A 1A 0D 1+A 2A 1A 0D 2+A

15、2A 1A 0D 3+A 2A 1A 0D 4+A 2A 1A 0D 5+A 2A 1A 0D 6+A 2A 1A 0D 7(式4.18 图4.18练习题参考答案 一、填空题1.掺杂;2.开路,小;3.与、或运算, 0、1,原变量、反变量;4.循环,一;5.输入短路电流,输入漏电流; 6.2n ;7.(低位进位信号;8.存储,时间;9.0,1;10.1;11.2 n;2 n-1;12.1.1RC 13.稳定,输入;14.三态15.地址输入端二、选择题1.b;2.c;3.c;4.b;5.a;6.b;7.b;8.b;9.c;10.c;11.a;12.b;13.a;14.b三、简述题。1.最小项的性

16、质。(1任何一组变量取值下,只有一个最小项的对应值为1;(2任何两个不同的最小项的乘积为0;(3任何一组变量取值下,全体最小项之和为1。2.组合电路产生竞争冒险的原因及常用的消除竞争冒险的方法。在组合电路中,当逻辑门有两个互补输入信号同时向相反状态变化时,输出端可能产生过渡干扰脉冲的现象。常用的消除竞争冒险的方法有:输入端加滤波电容、加封锁或选通脉冲、修改逻辑设计等。3.用中规模集成计数器构成任意进制计数器通常有三种方法:级连法、复位法和置位法。简述各种方法构成任意进制计数器的原理。(1级连法:将若干片计数器串联连接,若各个计数器的计数容量分别为N1、N2、,则总的计数容量N=N1N2。(2复

17、位法:当计数器完成所需的计数时,产生复位控制信号控制计数器的异步复位端,使计数器复0。(3置位法:利用计数器的预置数功能,使N进制的计数器在循环计数过程中,跳过(N-M个状态,实现所需要的M进制计数功能。四、分析、设计、化简题4.1 Y1=B +C+D;Y2=AD +AC+ABC;Y3=CD+BD+AC4.2 Y=A(B=0,Y= Z(B=1,对应波形见答图4.2所示。 答图4.24.3 (1用四选一数据选择器实现F=AB+AC+BC= ABC+ABC+ABC+ABC令A2=A、A1=B,则:D13=1、D11= D12=C、D10=0,见答图4.3.1。(2用译码器实现F=AB+AC+BC=

18、 ABC+ABC+A BC+AB C = Y 3+Y 5+Y 6+Y 7 =, 见答图4.3.2。 答图4.3.1答图4.3.2。4.4 (1 F=D 0A 1A 0+ D 1A 1A 0+ D 2A 1A 0+ D 3A 1A 0,(2 见答表4.4。(3 四选一多路选择器。答表4.4 A 1 A 0 F 0 0 0 1 1 0 1 1D 0 D 1 D 2 D 34.5 见答表4.5,该电路是一个4线-16线译码器。 答表4.5输入 输出输入 输出D 3 D 2 D 1 D 0 Y 0Y 1Y 2Y 3Y 4Y 5Y 6Y 7 D 3 D 2 D 1 D 0 Y 8Y 9Y 10Y 11Y

19、 12Y 13Y 14Y 15 00 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 10 1 1 1 11 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 010 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 10 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1

20、1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 04.6 见答表4.6, 是4线-16线译码器。 答表4.6.1 答表4.6.2 处于工作状态 的译码器C D 应 输入的状态 C DA BY 10 Y 11 Y 12 Y 13 0 0 0 1 1 0 1 1 0 0 1 1 0 1 10 1 1 1 1 0 1 1 1 1 0 1 1 1 1 4.7 Q 1n+1=D 1= D (CP 上升沿触发Q 2n+1=J 2Q 2 n+K 2 Q 2n= Q 1 nQ 2 n+ Q 1 nQ 2 n(CP 下降沿触发。波形

21、见答图4.7。 答图4.7 4.8 Q 1n+1= Q 1n (A 下降沿触发,当Q 2=1时,Q 1n+1=0Q 2n+1=D 2=Q 1 n(B 上升沿触发。波形见答图4.8。答图4.84.9 Q 1n+1= Q 1n (CP 下降沿触发; Q 2n+1= Q 2n (Q 1下降沿触发;Q 3n+1= Q 3n (CP 上升沿触发;相应波形见答图4.9。答图4.94.10 (1 八进制计数器,状态转换图见答图4. 10(a ,(2 复位法连接见答图4. 10(b 。(a (b答图4. 104.11 (1六进制加法计数器,状态转换图见答图4.11。(2顺序脉冲发生器。0000 0001 00

22、10Q3Q2Q1Q00101 0100 0011答图 4.114.12 (1当D3D2D1D0为0011时,十进制加法计数器;当D3D2D1D0为0101时,八进制加法计数器。(2状态转换图分别见答图4.12(a和(b。 (a (b答图4.124.13 M=0时,六进制加法计数器;M=1时,十进制加法计数器。状态转换图分别见答图4.13(a(b所示。 (a (b答图4.134.14 见答图4.14。 答图4.144.15 十进制加法计数器,状态转换图见答图4.13(a,十进制减法计数器见答图4.15(b。0000 0001 00100011010001010110011110001001100

23、1(a (b答图4.154.16 分别见答图4.16(a、(b和(c所示。 (a(b(c答图4.164.17 F 1 =A2A1A0 +A2A1A0+A2A1A0 +A2A1A0F0=A2A1A0 +A2A1A0+A2A1A0 +A2A1A0画出ROM结点图见答图4. 14所示。 答图4. 174.18 Q1n+1= Q1n(CP下降沿触发,:Q2n+1= Q2n(Q A下降沿触发,Q3n+1= Q3n(Q B下降沿触发。Y=A2A1A0D0+A2A1A0D1+A2A1A0D2+A2A1A0D3+A2A1A0D4+A2A1A0D5+A2A1A0D6+A2A1A0D7 =A2A1A0+A2A1A0见答图4.18。 答图4.18

展开阅读全文
相似文档                                   自信AI助手自信AI助手
猜你喜欢                                   自信AI导航自信AI导航
搜索标签

当前位置:首页 > 教育专区 > 其他

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2024 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服