1、1、下列数中,最小的数是:()D.(100)52、四片74181和一片74182CLA器件相配合,具有如下进位传递功能:B、组内先行进位,组间先行进位3、虚拟存储系统由_两级存储器组成 : A主存和辅存4、某计算机字长32位,其存储容量为8MB,若按双字编址,它的寻址范围是:D.0-2M5、设浮点数尾数用模4补码标识。如果四个浮点数的尾数如下,则是规格化数的是:C.11.1010106、在指令格式中,采用扩展操作码设计方案的目的是:C保持指令字长度不变而增加指令操作的数量7、一个完整的计算机系统是由哪些部分组成的: A. 硬件和软件系统8、在定点补码加减运算中,采用变形补码监测溢出,下列哪种说
2、明溢出:D 结果与加数的两个符号位不通9、计算机运行速度的单位是:B、MHZ10、数X的真值为-127,其源码用8位二进制表示为 C、1111111111、堆栈指针SP的内容是:A、栈顶单元内容12、计算机执行程序过程中,从_指出的地址中读取指令。A、指令寄存器13、从控制存储器中读取一条微指令并执行相应操作所需要的时间为:B、微周期14、在微程序控制的计算机中,若要修改指令系统,只要:C、改变控制存储器的内容15、磁盘是:D、直接存储器16、在采用DMA方式的I/O系统中,其基本思想是在下列部件或设备之间.:B、主存与外存17、I/O通道是一种:A、I/O组织方式18、分辨率为512512,
3、256级灰度的显示器,其刷新存储器的容量是:D、8MB19、计算机外围设备是指:D、除了CPU和内存以外的其他设备20、一下描述中不正确的是:B、静态存储器是非破坏性读出,故不需要刷新电路的支持21、若生成多项式为1011,则数据信息1100的CRC编码为1100010。22、冯氏计算机是通过数据在内存中的位置来区分指令和数据的。23、浮点数的表示范围和精度取决于阶码采用的编码和尾数采用的编码。24、按照RISC设计原则,指令的功能、格式和编码设计应尽可能简化规整,以便用硬件快速实现。25、三管动态MOS存储元和四管动态MOS存储元均是非破坏性读出的存储元。26、DMA技术的出现使得外围设备可
4、通过DMA控制器直接访问内存。27、流水线中相关问题,主要包括资源相关、指令相关和控制相关。28、因为动态存储器是破坏性读出,因此,必须不断刷新。29、页式虚存中,页面失效中断发生的频率主要取决于主存容量。30、为解决存储器大容量、高速度、低成本这三方面的矛盾,计算机采用了多级存储器体系结构。二、1、请解释下列英文缩写词的中文名称:ALU、RAM、RISC、EPROM、BCD、ALU:Arithmetic Logic Unit算术逻辑运算部件RAM:Random Acess Memory随机存储器RISC:Reduced Instruction Set Computer,精简指令集计算机EPR
5、OM:Erasable Read-Only Memory,可擦除编程只读存储器BCD:Binary-Coded Decimal,二-十进制代码,亦称二进码十进数2、控制器同步控制方式和异步控制方式的含义是什么,各有什么特点?同步控制器,是指要按照一定比率来协调主机和从机之间的位置、转速、扭矩等量,同步控制器一般有两类。一类是和张力系统连同一起来使用的,另一类是空间定位控制器,就是位置同步。异步控制器:当控制器发出进行某一微操作控制信号后,等待执行部件完成此操作后发回的回答信号或结束信号,再开始新的微操作,称为异步控制方式。异步控制特点:所形成的微操作序列没有固定的周期节拍和严格的时钟同步,每条
6、指令,每个微操作需要多少时间就占用多少时间。3、在计算机输入输出系统中,I/O组织方式哪些?程序查询式、中断式、DMA式、通道式、外围处理机方式4、浮点数加减运算过程中,补码规格化的条件是什么?若规格化浮点数用12位二进制数表示阶补=001,最高位的0是阶符,其余的01是阶数尾补=111110101,最高位的1是数符,其余位尾数值,小数点默认在数符之右二、1、有一个(7,4)码,生成多项式为G(X)=1011,请计算代码1100的CRC编码。编码过程如下: M(x) =1001 n =4 G(x) =x+x+1 =1011 k+1 =4 k =3 M(x)x3 =1001 000M(x)x3/
7、G(x) =1001 000/1011 =1010+110/1011 R(x) =110 M(x)x+R(x) =1001 000+110 =1001 110 =CRC码2、已知X=-0.10110,Y=-0.10011,试用原码一位乘法规则求XY原。写出运算步骤。三、1、指令长度是32位,地址码长12位,指令.(1)、试问无地址指令最多有多少位?(2)、2、某计算机的CACHE-主存层次采用组相联映射方式,页面大小为128B,.64页,.(1)主存地址共需多少位?主存容量4096128B=219故主存地址共有19位(2)主存地址字段中主存字块标记,组地址标记和页内地址各需多少位?页内地址7位组地址4位主存字块标记19748(3)说明层次结构的存储系统中Cache和虚拟存储器的作用有何不同。引入Cache结构的目的是为了解决主存和CPU之间速度匹配问题。而采用虚拟存储结构目的是解决主存容量不足的问题3、一种二地址RR型,RS型指令结构如下所示:E = DE = (PC) + DE = (Rx) + DE = (R)E = (D)