资源描述
单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,第四章,-,集成频率合成器及其微机控制,4-1,概述,随着大规模集成电路的问世,集成频率合成器产品有各种各样,.,表,4-1,为,MC145100,系列频率合成器,.,4-1,概述,本章将要讨论集成频率合成器,首先是以,MC145100,系列中的,MC145156,等产品为例,介绍锁相环大规模集成电路频率合成器的功能,性能及应用,然后再讨论频率合成器的微机控制系统,.,4-2,锁相环大规模集成电路频率合成器,锁相环大规模集成电路配上压控振荡器,环路滤波器以及高速的前置分频器,即可构成锁相环大规模集成电路频率合成器,.,优点,:,频率合成器的成本,体积,功耗大大下降,设计和生产调试的复杂程度也明显降低,即可靠性提高,.,以下内容主要介绍,MC145156,锁相大规模集成电路频率合成器,.,4-2-1,MC145156,主要特性,MC145156,含有参考晶振,参考分频器,数字鉴相器,10,bit N,分频计数器,7,bit A,分频计数器,移位寄存器和闩锁电路,(,接受串行码输入,).,4-2-1,MC145156,主要特性,MC145156,是,一种串行输入编程的锁相环集成电路频率合成器,它是利用时钟信号和,19,bit,的串行码置定频率,.,它再配上,VCO,高速双模前置分频器及环路滤波器等少量外围电路,就可以构成低功耗的高速锁相环路集成电路频率合成器,.,4-2-1,MC145156,主要特性,封装形式,:20,脚双列直插式,.,参考分频比,:,R,=8,64,128,256,640,1000,1024,2048,程序分频范围,:,N,=31023,吞除计数范围,:,A,=0127,鉴相器,A,为单端三态输出,:,4-2-1,MC145156,主要特性,鉴相器,B,为双端输出,:,4-2-1,MC145156,主要特性,静态电流,I,DD,与工作温度及电源电压的关系,最高输入频率及最高参考振荡频率与电源电压及工作温度有关,4-2-1,MC145156,主要特性,引脚功能,:,为参考分频器地址码输入端,由这三个输入端可建立地址,.,为鉴相器,B,双端输出,.,为电源正端,+3+9,V,.,鉴相器,A,单端输出,.,4-2-1,MC145156,主要特性,4-2-1,MC145156,主要特性,模式控制逻辑输出端,.,为失锁检测输出端,.,当环路锁定时为高电平,失锁时为低电平,.,为,N,分频和,A,分频计数器的输入端,.,4-2-1,MC145156,主要特性,为移位寄存器的时钟及数据输入端,每个时钟的正跳变,将一位数据送入片内,19,bit,移位寄存器,数据输入端为,10,bit N,分频计数器和,7,bit A,分频计数器以及,SW1,SW2,提供程序信息,.,4-2-1,MC145156,主要特性,为使能端,当其为高电平时,可将移位寄存器信息送到锁存器,程序寄存器输入端和波段转换输出端,SW1,SW2,.,当其为低电平时,则禁止上述操作,此时可以改变移位寄存器内的数据,但不影响计数器的程序和波段转换信号输出,.,4-2-1,MC145156,主要特性,为波段转换输出端,提供闩锁开关信号,这些信号用于波段转换功能,.,为测试端,供制造时测试用,正常工作时悬空或接,V,cc,.,为参考振荡器的缓冲输出端,可以外接参考输入信号,4-2-1,MC145156,主要特性,为参考振荡器的输入端,.,为参考振荡器的输出端,.,4-2-2,MC145156/MC12015,频率合成器,一,.,MC12015,前置分频器,1.,主要性能,:,1),工作频率,:,可达,225,MHz,.,2),功耗,:,V,cc,=6.8,V,I,=7.5,mA,(,功耗低,),3),输入输出控制为,CMOS,电平,.,4),当,2,3,端并接可以驱动,TTL,负载,.,4-2-2,MC145156/MC12015,频率合成器,2.,引脚功能,:,1),分频比控制端,(1):,高电平输入为,32,分频,低电平输入为,33,分频,2),有源驱动,(2,端,),输出,(3,端,),为前置分频器输出端,如果,2,端和,3,端并接,可有较大的驱动能力,可以驱动,TTL,负载,.,4-2-2,MC145156/MC12015,频率合成器,3),地,(4,端,):,为接地端,.,4),信号输入端,(5,端,),为信号输入端,信号幅度,200800,mV,5),信号地,(6,端,),为信号接地端,应接地,.,6),Vcc,(7,8,端,),为电源正端,电源为,4.55.5,V,接,7,端,.,电源为,5.59.5,V,接,8,端,.,二,.,MC145156/MC12015,频率合成器组成方案,4-2-2,MC145156/MC12015,频率合成器,1.,该频率合成器基准信号可由外部信号源提供参考信号,也可以在,MC145156,的,18,19,端接上晶体,由内部振荡器产生基准信号,.,2.,双模前置分频器,MC12015,受,MC145156,换模,控制信号,(8,端,),控制,.,当换模信号为低电平时,分频比为,33.,当换模信号为高电平时,分频比为,32.,3.,根据,RA,2,RA,1,RA,0,(,第,2,1,20,端,),的参考电平不同,根据表,4-4,得到总的参考分频比,.,4-2-2,MC145156/MC12015,频率合成器,4-2-2,MC145156/MC12015,频率合成器,例,第,18,19,端接上,10,MHz,晶体,RA,2,RA,1,RA,0,的逻辑电平为,101,根据表,4-4,查得,总的参考分频比为,1000.,4.VCO,输出经双模前置分频器后,输出的脉冲同时被送到,A,分频吞除计数器,它们分别从预置初始值,A,和,N,开始,减法计数,.(,从,10,端输入,),4-2-2,MC145156/MC12015,频率合成器,4-2-2,MC145156/MC12015,频率合成器,从,A,分频吞除计数器计到,0,时,由控制逻辑检出,并输出高电平换模信号,使双模前置分频器分频比改为,32,同时,A,分频计数器停止计数,而,N,分频程序计数器继续由,(,N-A),作减法计数,.,当,N,分频计数器计到“,0”,时,输出一个脉冲信号,直接加入鉴相器,一方面使控制逻辑产生一个低电平的换模信号,控制双模前置分频比恢复为,33,另一方面,产生一个预置信号,使,A,分频计数器和,N,分频计数,器,4-2-2,MC145156/MC12015,频率合成器,重新置为,A,和,N.,于是可变程序分频计数器的一个周期结束,开始另一个周期,.,4-2-2,MC145156/MC12015,频率合成器,4-2-2,MC145156/MC12015,频率合成器,图,4-6,为,2728,MHz,频段,MC145156/MC12015,频率合成器的电路图,它的工作频率为,2728,MHz,频率间隔为,10,KHz.,图中,10,MHz,晶体接于,MC145156,的端,18,19,利用其内部振荡电路作为参考信号,.,MC145156,的参考地址码,RA,2,RA,1,RA,0,按逻辑“,101”,分别接上相应的,4-2-2,MC145156/MC12015,频率合成器,电平,根据,表1-4,得到总参考分频比为1000,因而的到基准频率为10,KHz.,根据,f,o,的频率范围2728,MHz,而基准频率为10,KHz,得到总的分频比,N,总,的范围27002800.,LD(9),为,失锁检测输出端,当环路锁定时,LD=1,BG1,导通,发光二极管,D,不亮.,当环路失锁时,LD=0,BG1,截止,发光二极管,D,亮.,4-2-2,MC145156/MC12015,频率合成器,MC145156,的鉴相器输出(3,4端)经,LM324(,一种运放)放大以及滤波后加至,VCO,压控振荡器,E1648,输出信号(3端输出)一路经,BG2,放大后,送至双模前置分频器,MC12015(5,脚输入);另一路经,BG3(,射极跟随器)和,BG4(,共射)放大后输出.,4-2-2,MC145156/MC12015,频率合成器,具体实现预置码时,可以根据要求的环路的总分频比,N,总,求出对应的,N,A,的值.然后转化为二进制编码,送入19,bit,串行移位寄存器,举例:,N,总,=2750=32,N+A,=32*85+30,可以得到,N=85,A=30,对应的,19,比特二进制编码可以得到,:,4-2-2,MC145156/MC12015,频率合成器,共5,位,高位空2位,共,7位,高位空3位,0,1,1,1,1,0,0,1,0,1,0,1,0,1,0,0,0,*,*,一,.,MC145146,频率合成器的应用举例,.,4-2-3,MC145146,和,MC145152,频率合成器应用举例,1.,MC145146,频率合成器的内部电路结构.,(,1),参考振荡器,OSC,in,及,12,bit,可编程参考分频器,(,分频比,R,为,34095),以产生基准信号,f,R,由,18,输出供测试用,另一路送至,A,鉴相器,.,(2),数字鉴相器,(,A,鉴相器单端输出,B,鉴相器双端输出,),(3)10,bit N,程序分频器,(,N=31023),和,7,bit A,吞除计数器,(,A=0127),(4),地址输入,A,0,A,2,以及,4,bit,数据线,及相应的闩锁,07,锁存器,(,其选通关系见表,4-5),4-2-3,MC145146,和,MC145152,频率合成器应用举例,4-2-3,MC145146,和,MC145152,频率合成器应用举例,表中,D0D3,栏的0,1,2,11表示响应数据输入端,D0D3,上所输入的二进制数据的数值,4-2-3,MC145146,和,MC145152,频率合成器应用举例,ST(12,端,),当,ST=1,时,允许,D,0,D,3,数据信息送入锁存器,当,ST=0,时,将锁住这些信息,.,(5)MC(14,脚,),为模式控制输出端,(,前置分频器换模控制端,),(6),LD(13,脚,),为锁定指示输出端,.,(7),f,in,(3,脚,),计数信号输入端,.,2.,应用举例,FM/AM,广播接收机频率合成器,.,此合成器为,4,bit,数据总线输入方式的双模频率频率合成器,.,调频方式,信号间隔,f=25KHz,参考分频比,R=160.,调幅方式,信号间隔,f=1KHz,参考分频比,R=4000.,4-2-3,MC145146,和,MC145152,频率合成器应用举例,4-2-3,MC145146,和,MC145152,频率合成器应用举例,电路工作原理,:,4,MHz,晶体及其附属电路,产生的参考,(,基准,),信号经过,12,bit R,计数器分频形式的基准参考信号,送入,A,鉴相器,(18,脚,),f,R,可用来监视此频率,或用于外部鉴相器,.,同时,4,MHz,信号还作为微机控制器的时钟信号,.,由键盘送入的,D,0,D,3,数据及地址码,A,0,A,2,在,ST,闩锁信号控制下,决定各锁存器的送,4-2-3,MC145146,和,MC145152,频率合成器应用举例,数状态,对各个分频器进行预置,.,来自,FM,或,AM,振荡器,(,VCO),的信号计数脉冲,经过,N,和,A,分频形成,f,V,比较信号,(,第,15,脚为,f,V,监视信号,或用于外部监视,),送入,A,鉴相器,与,f,R,进行比相后,由,B,鉴相器输出,(,A,鉴相器,5,脚为鉴相误差信号监视,),经过放大和环路滤波后,再送到,FM/AM,的,VCO,以改善,VCO,的调谐频率,.,4-2-3,MC145146,和,MC145152,频率合成器应用举例,4-2-3,MC145146,和,MC145152,频率合成器应用举例,800MHz,蜂窝状无线电话系统频率合成器,.,4-2-3,MC145146,和,MC145152,频率合成器应用举例,MC145156,具有两种供选择的鉴相器输出形式,.,由于它增加了独立的,f,V,输出端,还可以外接鉴相器,而不用内部鉴相器,.,系统在收,发状态时,由频率合成器产生,45,MHz,收发频差,满足系统接收,/,发送的双工功能,.,4-2-3,MC145146,和,MC145152,频率合成器应用举例,MC145146,和,MC12018,的实际应用图,.,4-2-3,MC145146,和,MC145152,频率合成器应用举例,图,4-10,中,来自压控振荡器的射频信号经过,MC12018,双模前置分频器后,传送至,MC145146,中的端口,3.,参考晶体振荡器产生,10,MHz,的标准频率信号,.,MC145146,中的鉴相器的输出通过滤波后控制压控振荡器的振荡频率,数据地址以预置该频率合成器输出信号的频率,(450,MHz,频段,).,4-2-3,MC145146,和,MC145152,频率合成器应用举例,二,.,MC145152,频率合成器实例,1.,MC145152,内部电路结构图,.,4-2-3,MC145146,和,MC145152,频率合成器应用举例,MC145152,含有参考振荡器,参考分频器,(,分频比为,8,64,128,256,512,1024,1160,2048),双端输出前置分频器,.,10,bit N,程序计数器,(,分频比为,31023),6,bit A,计数器,(,计数范围为,063),还含有模式控制逻辑电路,.,4-2-3,MC145146,和,MC145152,频率合成器应用举例,2.,应用举例,.,4-2-3,MC145146,和,MC145152,频率合成器应用举例,1.MC145152/MC3393P,组成的频率合成器.,(,1),MC145152/MC3393P,组成的频率合成器,.,参考,OSC,频率为,3.2,MHz,RA,0,RA,2,按值,RA,2,=RA,1,=0,RA,0,=1(,即,001),参照表,4-6,可以得到,:,4-2-3,MC145146,和,MC145152,频率合成器应用举例,4-2-3,MC145146,和,MC145152,频率合成器应用举例,(,2),MC3393P,是双模前置分频器,按,p,或是,p+1,模式工作,其中,p=16.,(3),由于,10,25,端接地,即吞食计数器,A,的最高两位接地,所以,A,的计数范围是,00001111(015),(4),由于,N,计数器的最高三位接地,(20,19,18,端,),接地,而其次三位计数器接,V,DD,所以,N,分频器的计数范围是,11100001111111(112127),4-2-3,MC145146,和,MC145152,频率合成器应用举例,所以,4-2-3,MC145146,和,MC145152,频率合成器应用举例,4-2-3,MC145146,和,MC145152,频率合成器应用举例,2.,应用,MC145152,的,UHF,陆地移动电台频率合成器.,4-2-3,MC145146,和,MC145152,频率合成器应用举例,3.MC145152,和,MC12015,实际应用图,4-3,单片微机控制的频率合成器,4-3,单片微机控制的频率合成器,由于单片机具有可靠性高,体积小,价格低因此在控制应用领域得到了广泛的应用,.,将单片机与锁相环大规模集成电路频率合成器组合的系统,具有频率稳定度高,频谱纯净,成本低,体积小等特点,故此方向具有广泛的应用前景,.,4-3-1 8031,单片机对,MC145156,的控制原理,图,4-15,为,8031,单片机控制,900MHz,频段的,MC145156,频率合成器的电路图,4-3-1 8031,单片机对,MC145156,的控制原理,1.,基准信号源,TCXO,输出,12.8MHz,信号,(,经,19,端输入,),经,MC145156,内部进行,1024,分频,得到参考频率,f,r,(,f,r,=12.5KHz),此时,RA1=RA2=1,RA0=0,查表,4-4,可以得到分频比为,1024.,2.PB566,为,1000MHz,双模前置分频器,其分频比为,128/129(,即,p=128),根据脉冲吞除技术原理,-,N,总,=,Np+A,4-3-1 8031,单片机对,MC145156,的控制原理,A,为吞除计数器预置值,N,为程序分频器的预置值,.,所以,8031,单片机只需要预置,N,A,即可控制,MC145156,频率合成器的输出频率,.,图中,8282,锁存器和,2764 EPROM,组成,8031,的程序存储器,.,4-3-1 8031,单片机对,MC145156,的控制原理,设,4-3-1 8031,单片机对,MC145156,的控制原理,8031,单片机需要送出,19 bit,数据至,MC145156,1,0,0,0,1,1,0,0,0,1,0,1,1,0,0,0,1,0,1,4-3-2 8031,单片机控制,MC145156,的软件程序,为,控制,MC145156,双模频率合成器的输出频率,8031,需要下列三路控制线,.,P,1,6,-Data,控制线输送数据位,P,3,2,-Clock,控制线将向频率合成器传送数据位信号存入移位寄存器,.,P,3,1,-STB,控制线控制所有数据传送至频率合成器,.,4-3-2 8031,单片机控制,MC145156,的软件程序,数据位发送时必须从最高位开始,当相邻,19 bit,数据均传送至频率合成器后,P,3,1,-STB,控制线应该从逻辑低电平跳变至逻辑高电平,.,如图,4-16,所示,.,4-3-2 8031,单片机控制,MC145156,的软件程序,MC145156,双模频率合成器在,P,3,2,-Clock,端时钟脉冲的上升沿,接收,8031,在,P,1,6,-Data,输出的,1 bit,移位寄存器,存入,MC145156,中的,19 bit,移位寄存器中,.,当,8031,输出,19 bit,数据后,在,P,3,1,-STB,端,输出一个闩锁脉冲,MC145156,在该闩锁脉冲作用下,将第,1,第,2,比特,(,即,SW1,SW2),的数据置入接收,/,发射转换锁存器中,.,将第,3 bit,至第,12 bit,置入,10 bit N,分频计数器中,4-3-2 8031,单片机控制,MC145156,的软件程序,将第,13 bit,至第,19 bit,的数据置入,7 bit A,吞除计数器中,.,当,MC145156,双模频率合成器频率变化范围在,II,区变化时,第,311bit,固定不变,为常数,即,N=100101100*,考虑到第,1219bit,的,可变性,结合图,4-17,可以得到软件流程,.,4-3-2 8031,单片机控制,MC145156,的软件程序,什么是跳频,(Frequency-Hopping Spread Spectrum)?,与定频通信相比,跳频通信比较隐蔽也难以被截获。只要对方不清楚载频跳变的规律,就很难截获我方的通信内容。同时,跳频通信也具有良好的抗干扰能力,即使有部分频点被干扰,仍能在其他未被干扰的频点上进行正常的通信。由于跳频通信系统是瞬时窄带系统,它易于与其他的窄带通信系统兼容,也就是说,跳频电台可以与常规的窄带电台互通,有利于设备的更新,.,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,跳频是最常用的扩频方式之一,其工作原理是指收发双方传输信号的载波频率按照预定规律进行离散变化的通信方式,也就是说,通信中使用的载波频率受伪随机变化码的控制而随机跳变。从通信技术的实现方式来说,“跳频”是一种用码序列进行多频频移键控的通信方式,也是一种码控载频跳变的通信系统。从时域上来看,跳频信号是一个多频率的频移键控信号;从频域上来看,跳频信号的频谱是一个在很宽频带上以不等间隔随机跳变的。,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,一,.8031,单片机控制的“乒乓式”跳频频率合成器原理图,.,所谓“乒乓式”频率合成器,即,:,应用两个相同的频率合成器轮流工作,使频率合成器的转换时间减少一半,.,如图,4-18,所示,.,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,图中,每个频率合成器的锁相环路结构基本相同,参考晶振,OSC,产生的,f,s,经过,R,参考分频后分别送至两个锁相环路的鉴相器的输入端,(,即,f,r1,f,r2,),两个频率合成器的可变程序分频器由,8031 CPU,控制,由最后电子开关,使两个合成器轮流输出,得到所需的信号,.,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,二,.3036.4MHz,单片机控制的“乒乓式”跳频频率合成器的电路分析,.,8031,单片机主要有下列功能,:,(1),产生伪随即码,(2),预置频率码输出到锁相环的码输入端,.,(3),开关控制两个锁相环路的轮流工作,.,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,1.,伪随机码的产生,由于,8031,内部没有,ROM,所以它外接了一个,2732(4K8),的,EPROM,作为外部程序存储器,.,然后从,30MHz36.4MHz,频段的,256,个频率点中任选,64,个频率点,组成一个频率码表转换为十六进制存入,EPROM,中,再以输出伪随机状态序列码,(,即伪随机码,),作为地址,在,EPROM,中,寻址,找出一个与地址码相对,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,应的,频率码作为输出,(,由于有两个锁相环路,该频率码在,8031,控制下轮流传送至两个锁相环路的输入端,),下面以产生本原多项式,的,M,序列为例,其可设计控制程序框图如图,4-20,所示,.,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,在,单片机的控制下,可以产生,63,个不同状态,(,除去全零状态,),的反复循环码,每次输出的状态序列作为地址码在,EPROM,中寻找对应的分频比码,存入,8031,内部的累加器,A,中,再通过数据传送指令送给外部扩展接口,频率码通过接口电路输入到可变程序分频器的码输入端,频率合成器将锁定在相应的频率值上,.,下一次状态序列码在,EPROM,中寻出另一,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,个,频率码输入到频率合成器,使另一个频率合成器也锁定在该频率值上,以实现调频通信,.,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,二,.,频率输送到锁相环路的控制过程,.,如图,4-21,所示,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,在,8031,的,P,0,口,外接一个地址锁存器,(74LS373),8031,访问外部存储器时,低,8,位地址由,P,0,口输出,并由,ALE,信号锁存到地址锁存器中,地址锁存器输出地址信息,AB,07,与,2732,的地址线,A,0,A,7,相连,.,高,8,位地址由,P,2,口输出,P,2.02.2,输出接,2732 EPROM,的,A,8,A,11,.,由于锁相环频率码输入一共有,16,位,所以每一个锁相环路需要,2,个,8,位的并行接口,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,接受数据线上的数据,.,对于两个锁相环路,则需要四个锁存器,.,由,P,2.4,P,2.5,和,P,3.6,(WR),的输出接译码器译出片选信号,确定锁存器送至锁相环路的数据,.,译码器采用,74LS138,锁存器采用,74LS373,8031,访问接口与访问外部存储器的接口相同,.,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,图,4-22,为外部存储器写周期的时序图,.,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,8031,执行外部数据存储器写周期时,WR,有个负跳变,选通外部数据锁存器和它交换数据,.,由于锁存器的片选信号,WR,和二个高位地址共同产生,从时序图可知,:,当,WR,发生负跳变的时候,高位地址处于地址线,上,但尚未完全稳定,如立即将数据进行交换,可能会发生数据信息,所以考虑利用,WR,的下一个正跳变传输数据,这时数据已经完全稳定的出现在数据线上,.,图,4-23,为,74LS373,锁存器,.,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,当,E,为低电平,三态门处于导通状态,8,D,锁存器中,1,Q8Q,输出到,OUT18;,当,E,为高电平,锁存器输出,1,Q8Q,状态输入端,1,D8D,状态相同,.,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,当,G,端,(ALE),从高电平返回低电平时,1D8D,信息打入,1Q8Q,的,8,位锁存器中,.,译码器,74LS138,的三个输入端,A,B,C,分别接至,8031,的,P,2.4,P,2.3,和,WR(P,3.6,),端,将,G,2A,G,2B,接地,G,1,接高电平,.,当高位地址位,0FH,时,(,即,P,2.4,=P,2.5,=0,时,),WR,处于高电平,当执行写操作,MOVXDRTR,A,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,WR,具有负跳变,从表,4-7(P141),中可知,:Y,0,具有负跳变,.,为了在,WR,正,跳变时输出数据,在,Y,0,输出端加一个与非门,那么在,WR,正跳变时,数据锁存器的,G,端有负跳变,就将数据存入锁存器中,由于数据锁存器,373,的,E,端接地,所以锁入锁存器的数据,可以直接输出到锁相环的码输入端,.,同样,Y,1,Y,2,Y,3,的输出端都要加非门,这样,当高位地址为,1FH,时,(,即,P,2.4,=1,P,2.5,=0,时,),4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,数据通过,74LS373II(,地址锁存器,),输送到锁相环路,.,当高位地址为,2FH(,即,P,2.4,=0,P,2.5,=1,时,),经译码器,使数据通过锁存器,(74LS373III),送至锁相环,.,当高位地址为,3FH(,即,P,2.4,=1,P,2.5,=1,时,),经译码器,使数据通过锁存器,(74LS373IV),送至锁相环,.,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,锁相环,I,的码输入端连接到锁存器的,I,II.,锁相环,II,的码输入端连接到锁存器的,III,IV.,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,三,.,二个锁相环路轮流工作的开关控制过程,.,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,“,乒乓式”频率合成器的两个锁相环轮流工作,通过电子开关实行控制,.,由于每个锁相环的频率码有,16bit(,即二个字节,),所以连接四个锁存器,.,在每个锁相环,5ms,的定时中,首先根据,8031,内部的寄存器产生伪随机状态序列码寻找,EPROM,中的数据,取出第一个字节送到锁相环,I,中,取出第二字节送到锁存器,II,中,.,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,连接这两个锁相环,I,根据输入信号码,锁定在对应的频率上,然后处于等待状态,.,当,5ms,定时器计满溢出时,关闭锁相环,I,锁相环,II,就输出相应频率的信号,然后重复上述过程,.,以上过程主要由,8031,的,P,1.1,端实现控制功能,.,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,当,P,1.1,=1,时,锁相环,I,输出信号,锁相环,II,处于等待状态,.,因为,P,1.1,=1,BG,3,导通,D,1,导通,D,2,截止,V,o1,输出,V,o2,被截止,.,当,P,1.1,=0,时,锁相环,II,输出信号,锁相环,I,处于等待状态,.,因为,P,1.1,=0,BG,3,截止,D,1,截止,D,2,导通,V,o2,输出,V,o1,被截止,.,4-3-3 8031,单片机控制,MC145152,跳频频率合成器的实例,本课程结束,!,谢谢,!,
展开阅读全文