资源描述
,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,数字电子技术基础第五版,本资料仅供参考,不能作为科学依据。谢谢。本资料仅供参考,不能作为科学依据。本资料仅供参考,不能作为科学依据。谢谢。本资料仅供参考!,数字电子技术基础,(第五版),教学课件,清华大学 阎石 王红,联络地址:清华大学 自动化系,邮政编码:,100084,电子信箱:,wang_hong,联络电话,:(010)62792973,1/30,第五章 触发器,2/30,5.1 概述,一、用于记忆1位二进制信号,1.有两个能自行保持状态,2.依据输入信号能够置成0或1,二、分类,1.按触发方式(电平,脉冲,边缘),2.按逻辑功效(RS,JK,D,T),3/30,5.2 SR锁存器,一、电路结构与工作原理,4/30,0,0,0,0,0,0,1,1,1,0,0,1,1,0,1,1,0,1,0,0,0,1,1,0,1,1,0,0,1,1,1,0,5/30,二、动作特点,在任何时刻,输入都能直接改变输出状态。,例:,6/30,5.3 电平触发触发器,一、电路结构与工作原理,0,X,X,0,0,0,X,X,1,1,1,0,0,0,0,1,0,0,1,1,1,1,0,0,1,1,1,0,1,1,1,0,1,0,0,1,0,1,1,0,1,1,1,0,1*,1,1,1,1,1*,7/30,8/30,二、动作特点,在CLK=1全部时间里,,S和R改变都将引发输出状态改变。,9/30,D触发器,0,X,X,0,0,0,X,X,1,1,1,0,0,0,0,1,0,0,1,1,1,1,0,0,1,1,1,0,1,1,1,0,1,0,0,1,0,1,1,0,1,1,1,0,1*,1,1,1,1,1*,10/30,5.4 脉冲触发触发器,一、电路结构与工作原理,提升可靠性,要求每个CLK周期输出状态只能改变1次,11/30,X,X,X,X,0,0,0,0,0,0,1,1,1,0,0,1,1,0,1,1,0,1,0,0,0,1,1,0,1,1,0,1*,1,1,1,1*,12/30,J,K,Q,主,从,S,R,Q,Q,Q,CLK,13/30,J,主,从,S,R,K,Q,Q,Q,Q,CLK,14/30,(5)列出真值表,X,X,X,X,0,0,0,0,0,0,1,1,1,0,0,1,1,0,1,1,0,1,0,0,0,1,1,0,1,1,0,1,1,1,1,0,X,X,X,X,0,0,0,0,0,0,1,1,1,0,0,1,1,0,1,1,0,1,0,0,0,1,1,0,1,1,0,1*,1,1,1,1*,主,从,S,R,J,K,Q,Q,Q,Q,CLK,15/30,二、脉冲触发方式动作特点,主,从,S,R,J,K,Q,Q,Q,Q,CLK,16/30,17/30,5.5 边缘触发触发器,为了提升可靠性,增强抗干扰能力,,希望,触发器次态,仅取决于CLK下降沿(或上升沿)到来,时,输入信号状态,与在以前、后输入状态没相关系。,用CMOS传输门边缘触发器,维持阻塞触发器,用门电路tpd边缘触发器,18/30,一、电路结构和工作原理,1、用两个电平触发D触发器组成边缘触发器,19/30,利用CMOS传输门边缘触发器,X,X,X,0,X,0,1,X,1,20/30,21/30,5.6 触发器逻辑功效及其描述方法,5.6.1 触发器按逻辑功效分类,时钟控制触发器中,因为输入方式不一样(单端,双端输入)、次态()随输入改变规则不一样,22/30,一、SR触发器,1.定义,凡在时钟信号作用下,含有以下功效触发器称为SR触发器,0,0,0,0,0,0,1,1,1,0,0,1,1,0,1,1,0,1,0,0,0,1,1,0,1,1,0,1*,1,1,1,1*,23/30,24/30,二、JK触发器,1.定义,0,0,0,0,0,0,1,1,1,0,0,1,1,0,1,1,0,1,0,0,0,1,1,0,1,1,0,1,1,1,1,0,25/30,三、T触发器,1.定义:凡在时钟信号作用下,含有以下功效触发器,0,0,0,0,1,0,1,0,1,1,1,0,26/30,四、D触发器,1.定义:凡在时钟信号作用下,含有以下功效触发器,0,0,0,0,1,0,1,0,1,1,1,1,。,27/30,逻辑功效:,是 与输入及 在CLK作用后稳态之间关系,(RS,JK,D,T),电路结构形式:,含有不一样动作特点(转换状态动态过程),(同时,主从,边缘),28/30,5.7 触发器动态特征,一、输入信号宽度,二、传输延迟时间,29/30,一、建立时间,二、保持时间,三、传输延迟时间,四、最高时钟频率,30/30,
展开阅读全文