ImageVerifierCode 换一换
格式:DOC , 页数:15 ,大小:345.63KB ,
资源ID:8975124      下载积分:10 金币
快捷注册下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/8975124.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

开通VIP折扣优惠下载文档

            查看会员权益                  [ 下载后找不到文档?]

填表反馈(24小时):  下载求助     关注领币    退款申请

开具发票请登录PC端进行申请

   平台协调中心        【在线客服】        免费申请共赢上传

权利声明

1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。

注意事项

本文(DDS信号发生器设计.doc)为本站上传会员【xrp****65】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4009-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

DDS信号发生器设计.doc

1、 课程设计(论文) 题 目 名 称 DDS信号发生器设计 课 程 名 称 专业课程设计(二) 学 生 姓 名 李西军 学 号 0941301222 系 、专 业 信息工程系、电子科学与技术班 指 导 教 师 许建明 2012年 6 月 6 日  摘

2、要 采用了直接数字频率合成技术(DDS)和计算机控制技术,选择美国Analog Devices公司的高度集成DDS芯片AD9851和AT89S52单片机作为控制器件,设计了一种基于DDS的程控信号发生器。用C语言进行了软件应用设计。实验结果表明,该信号发生器能较好地产生较高稳定度的激励信号,具有较高的实用价值。 关键词:DDS;信号发生器;AD9851;AT89S52; Abstract The direct digital frequency synthesis technology ( DDS ) and computer control technology,

3、selection of American Analog company Devices highly integrated DDS chip AD9851 and AT89S52single chip microcomputer as control device, designed a kind of program control signal generator based on DDS. The use of C language software application design. The experimental results show that, the signal g

4、enerator can generate higher stability excitation signal, and has high practical value Keyword: DDS AD9851; AT89S52; signal generator  目 录 摘 要 1设计目的 1 2设计功能及端口 1 2.1设计实现的功能 1 2.2输入输出端口 1 3、功能介绍 2 3.1设计功能模块介绍: 2 3.2系统结构框图: 3 4设计源代码 4 4.1设计源代码: 4 5验证方案

5、和仿真激励: 5 6功能仿真 6 7综合布线与电路图 8 7.1综合与布局布线: 8 8下载代码和引脚分布报告 9 8.1下载代码 9 8.2引脚分布 9 结论 9 参考文献 10 1、概述   信号发生器又称信号源或振荡器,在生产实践和科技领域中有着广泛的应用。能够产生多种波形,如三角波、锯齿波、矩形波(含方波)、正弦波的电路被称为函数信号发生器。函数信号发生器的实现方法通常是采用分立元件或单片专用集成芯片,但其频率不高,稳定性较差,且不易调试,开发和

6、使用上都受到较大限制。随着可编程逻辑器件(FPGA)的不断发展,直接频率合成(DDS)技术应用的愈加成熟,利用DDS原理在FP-GA平台上开发高性能的多种波形信号发生器与基于DDS芯片的信号发生器相比,成本更低,操作更加灵活,而且还能根据要求在线更新配置,系统开发趋于软件化、自定义化。本文研究了基于 FPGA的DDS信号发生器设计,实现了满足预定指标的多波形输出。   DDS建立在采样定理基础上,首先对需要产生的波形进行采样,将采样值数字化后存入存储器作为查找表,然后通过查表读取数据,再经D/A转换器转换为模拟量,将保存的波形重新合成出来。DDS基本原理框图如图1所示。 除了滤波器(LPF

7、)之外,DDS系统都是通过数字集成电路实现的,易于集成和小型化。系统的参考时钟源通常是一个具有高稳定性的晶体振荡器,为各组成部分提供同步时钟。频率控制字(FSW)实际上是相位增量值(二进制编码)作为相位累加器的累加值。相位累加器在每一个参考时钟脉冲输入时,累加一次频率字,其输出相应增加一个步长的相位增量。由于相位累加器的输出连接在波形存储器(ROM)的地址线上,因此其输出的改变就相当于查表。这样就可以通过查表把存储在波形存储器内的波形抽样值(二进制编码)查找出来。ROM的输出送到D/A转换器,经D/A转换器转换成模拟量输出。   2、设计功能及端口 2.1

8、设计实现的功能 用一个8×128的ROM完成对所要显示正弦波形数据的存储,即生成正弦波的波形数据查找表,通过VerilogHDL编写DDS直接数字频率合成代码,在Quartus II与modelsim工具软件的环境中进行设计和仿真,要求能根据相位累加产生的地址并按照不同的频率控制信号(freq)读取ROM波形查找表中的数值做为输出,并正确显示波形。同时还可通过改变相移变量(pha)控制程序从不同的位置开始读取ROM波形查找表中的数据。 2.2输入输出端口 input wire clk; //时钟 input wire rst;//复位信号(低电平有效) input wire

9、[6 : 0] freq;//频率控制信号 input wire [6 : 0] pha;//相移变量信号 input wire key; //使能开关信号(高电平有效) output wire [7 : 0] data; //ROM查找表数据 3、功能介绍 3.1设计功能模块介绍: 本次设计总体实现的是一个能产生正弦波形的DDS信号发生器,该DDS信号发生器的程序代码模块主要有以下内容: (1)ROM地址产生: 当时钟的上升沿到来时,如果复位信号有效,则把地址变量addr清零;否则当使能开关信号key有效时,则将频率控制字写到内部寄存器里,再将频率控制字和

10、上一时刻的地址变量进行相加,将加的结果作为地址输出。另外,还可通过频率控制信号freq控制读取频率,通过相移变量信号pha控制初始读取位置。 (2)ROM查找表: 当时钟的上升沿到来时,如果复位信号有效,则把输出置为零;否则根据ROM地址产生模块产生的地址读取ROM中存储的数值。 另外需通过C语言生成ROM正弦波查找表数据,C语言程序代码如下: #include "stdio.h" #include "conio.h" #include "math.h" main() { int i; float j; int y; FILE *fp;

11、 if((fp = fopen("rom.mif", "wa")) == NULL) exit(1); for(i = 0; i < 128; i++) { y = 128 * sin(j) + 128; fprintf(fp, "%d:%d;\n", i, y); j += 2 * 3.1416 / 128; } fclose(fp); printf("Hello, world\n"); getch(); } 3.2系统结构框图: ROM

12、查找表 D/A转换 ROM地址产生模块 rst addr key clk data 输出 clk rst key 输出addr地址 4、设计源代码 4.1设计源代码: module DDS(clk,rst,freq,pha,key,data); input wire clk; //时钟 input wire rst; //复位信号(低电平有效) input wire [6 : 0] freq; //频率控制信号

13、 input wire [6 : 0] pha; //相移变量信号 input wire key; //使能开关信号(高电平有效) output wire [7 : 0] data; //ROM查找表数据 reg [6 : 0] addr; reg [6 : 0] phase; reg [6 : 0] frequency; always @(posedge clk) begin if(key == 1) begin phase <= pha;

14、//将相移变量值赋给寄存器phase frequency <= freq; //将频率控制变量值赋给frequency end end always @(posedge clk or negedge rst) begin if(!rst) begin addr <= 0; //复位 end else begin if(key == 1) addr <= phase; //将寄存器phase存储的相值赋给addr else

15、 addr <= addr + frequency; //ROM地址产生 end end rom1 rom_1( .address(addr), .clock(clk), .q(data) ); //实例化调用rom1波形查找表endmodule 5验证方案和仿真激励: `timescale 1 ns/ 100 ps //设置仿真的时间单位和时间精度 module stimulus; reg clk,rst; reg[6:0]freq,pha; reg key; wire [7:0

16、] data; initial begin freq=7'd2; pha=7'd0; key=1'b0; #20 key=1'b1; #100 key=1'b0; end initial begin clk=1'b0; rst=1'b1; #40 rst=1'b0; #40 rst=1'b1; end always #10 clk=~clk; //时钟翻转 DDS LXC(.clk(clk),.rst(rst),.freq(freq),.pha(pha),.key(key),.data(data)); endmodule 6功能仿真 (1

17、在ModelSim 中对电路设计进行功能仿真 仿真波形如下: (2)在Quartus II 中对电路设计进行功能和时序仿真 仿真波形如下: 时序仿真波形如下: 仿真分析:通过观察在ModelSim和Quartus II中的仿真波形,分析其完成的功能与设计预期一致,说明本设计能较好的完成设计所需达到的目标。 7综合布线与电路图 7.1综合与布局布线: 1、下图为综合完并且成功后小窗口上生成的报告,报告中显示出了综合的工程名、引脚及所用的芯片的类型和型号。 综合完后生成的电路图如下: 综合

18、布局布线报告 综合完后在Quartus生成了一个名为“DDS.map.rpt”的文件,即为综合布局布线报告。 ; 8下载代码和引脚分布报告 8.1下载代码 后仿完后在仿真目录下的\simulation\modelsim路径下生成了一个“ DDS_v.sdo”其即为下载代码文件。 8.2引脚分布 综合完后在工程目录下生成了一个“top.pin”文件,其即为引脚分布。 结论 通过本次课程设计,让我对Quartus II软件及FPGA有了更进一步的认识,并从这次课程设计中获得了不少新体会。首先这次我做的DDS信号发生器设计要用到c语言生成ROM查找

19、表中的正弦波数据,这使得我对好久不用的c语言有了温故而知新的机会;另外因为还要用到ModelSim进行后仿,则让我对上学期才学的verilog实验课程和ModelSim软件进一步的熟悉了;最后,通过本次设计,发现用FPGA 实现DDS信号发生器比采用专用DDS 芯片更为灵活和方便,由于只需改变FPGA 中ROM查找表中的数据和控制参数,DDS 就可以按照ROM中数据产生相应的调制波形,且分辨率高并具有相当大的灵活性。另外,DDS 的功能也完全取决于设计需求,可以复杂也可以简单,而且FPGA 芯片还支持在系统现场升级。 参考文献 [1]王秉钧.现代通信系统原理[M].天津:天津大学出版社,1999. [2]欧伟明,周春临,瞿遂春.电子信息系统设计[M].西安:西安电子科技大学出版社,2005 [3]王秋生,王祁,孙圣和.直接数字合成调频信号的研究 [J].仪器仪表学报.2000,21(4): 428-430 [4]Analog Decives Inc.2-Channel 500 MSPS DDS with 10-Bit DACs:AD9958[DB/OL]. [5]赵云娣,杨小献.基于AD9958的双通道直接频率合成器设计[J].无线电工程.2006,36(3): 45-46 11

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2026 宁波自信网络信息技术有限公司  版权所有

客服电话:0574-28810668  投诉电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服