ImageVerifierCode 换一换
格式:DOC , 页数:6 ,大小:174.50KB ,
资源ID:8734732      下载积分:10 金币
验证码下载
登录下载
邮箱/手机:
图形码:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/8734732.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

开通VIP折扣优惠下载文档

            查看会员权益                  [ 下载后找不到文档?]

填表反馈(24小时):  下载求助     关注领币    退款申请

开具发票请登录PC端进行申请。


权利声明

1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4009-655-100;投诉/维权电话:18658249818。

注意事项

本文(VHDL仿真,Verilog HDL仿真入门--ModelSim使用简介.doc)为本站上传会员【pc****0】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4009-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

VHDL仿真,Verilog HDL仿真入门--ModelSim使用简介.doc

1、VHDL仿真,Verilog HDL仿真入门--ModelSim使用简介 学硬件描述语言当然得实践,就得用软件仿真。入门其实就是讲下仿真软件怎么用,是很简单的一件事,但是对于刚学的人来说可能有点无从下手。我之前就有点迷茫,所以写这个入门当自己的笔记,也希望能给自学的新手有所帮助。 仿真VHDL和Verilog HDL并没有什么区别,一般的软件两种语言也都支持,仿真的步骤和方法也都是一样的。 常用的软件有Model Sim和Quartus II。 Quartus II功能很强大!实际的工作经常用它,它提供了功能仿真和时序仿真两种方式,但是作为学习HDL 并不方便,因为它compile编译

2、的时候很慢,对于复杂的逻辑更是要很长时间。好的一点是,Quartus II编译后可以清楚的看到它使用了芯片的多少资源,各信号不同的延时等等。另外,Quartus II编译后也可以调用第三方的仿真工具,如Model Sim进行仿真。 而Model Sim只完成逻辑功能的仿真,并不考虑具体使用什么器件,学习HDL或者设计逻辑的时候compile一次所用的时间很短,便于调试找出逻辑的错误。所以初学仿真推荐使用Model Sim。本文也只讲下用Model Sim仿真逻辑的方法。 以下部分基本是参照软件帮助简写的,只是原来是英文的而且说的比较繁琐一些,也更详细内容更多。详见Model Sim菜单He

3、lp--SE PDF Documentation--tutorial。 仿真有两种方法。一种是Basic Simulation,就是直接建立库,然后编译源文件。另一种是通过建立Project来仿真,建立Project时软件会为它建立一个库,然后的仿真是一样的。 Basic Simulation的流程图如下 下面详细写一个例子的步骤 1. 建立库。选择菜单File>New>Library。建立新库就选a new library and a mapping to it,library name 和library physical name 都填work(当然其它名也行)。如下图。

4、     确定后,在Work Space区的Library选项卡里就能看到新建的库work。 2. 编译VHDL或Verilog HDL源文件。 选择菜单Compile>Compile,在弹出的窗口中打开Model Sim安装文件夹下的 /modeltech/examples/tutorials/vhdl/basicSimulation/ (里面是软件自带教程的例子逻辑,Verilog HDL对应的例子在/examples/tutorials/verilog/basicSimulation里)。将里面的counter.vhd和tcounter.vhd一起选中,点击Compile,然后点击

5、Done关闭弹出窗口。     这两个源文件就编译好了,在Work Space区里的Library卡里可以看到库work下出现了两个编译完成的entity(或module),如下图。 3.   仿真。在Work Space区的library选项卡中,展开库work前的加号,双击test_counter,载入到仿真。           这时Work Space区中新增了一些选项卡,弹出了Objects面板。     选择菜单View>Debug Windows>Wave调出波形窗口。 在Work Space面板的Sim选项卡中右击test_counter,选择Add>Add

6、 to Wave。在波形窗口的列表里就能看到被添加到波形仿真的信号。     开始仿真。点击工具栏上的Run按钮 ,就看到了计数器各信号的波形。     默认仿真100ns。     如果点击Run All按钮 则会一直仿真下去,知道点击Break按钮 或在代码中遇到断点。     设置断点的方法是在代码文件的行号上单击,会出现红点。再单击变黑则断点无效。     要重新仿真,可以单击工具栏上的Restart 按钮,在弹出的窗口中可以设置要保留的内容然后单击Restart。     这些仿真涉及的按钮命令都可以在菜单Simulate中找到,仿真结束最后不要忘了选择菜单Simul

7、ate>End Simulate。 Project Simulation流程图如下     同样是计数器的例子。 1. 建立project。选择菜单File>New>Project,任意填写Project Name和存储路径,default library name保持默认的work不变,确定。 2. 直接在确定后弹出的窗口选择Add Existing File或在Work Space面板的Project选项卡里右击选择Add to Project>Exitsting File。添加Model Sim安装目录examples/tutorials/vhdl/projects下的cou

8、nter.vhd和tcounter.vhd两个文件到project(Verilog HDL的例子在examples/tutorials/verilog/projects下)。     这时可以看到Project里新添入的两个文件的status都是?。 3. 更改编译顺序(仅针对VHDL)。选择菜单Compile>Compile Order,在弹出窗口中上下移动文件改变编译次序,或者点击Auto Generate让Model Sim来自动决定。     4. 在Work Space面板的Project选项卡里任意处右击,选择Compile>Compile All,编译成功则源文件的status变为绿色对勾。双击载入simulation,波形仿真方法与Basic Simulation相同。 仿真时,控制激励信号的方法有两种,一种是在源文件里用代码产生仿真的输入信号,如上面的例子(详见程序自带的例子文件的代码),另一种是在波形窗口中编辑输入信号的波形,或者载入已编辑好的波形文件来仿真。在下一篇日志里做了一些介绍。

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4009-655-100  投诉/维权电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服