ImageVerifierCode 换一换
格式:DOC , 页数:8 ,大小:268.50KB ,
资源ID:8729062      下载积分:10 金币
验证码下载
登录下载
邮箱/手机:
图形码:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/8729062.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

开通VIP折扣优惠下载文档

            查看会员权益                  [ 下载后找不到文档?]

填表反馈(24小时):  下载求助     关注领币    退款申请

开具发票请登录PC端进行申请。


权利声明

1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4009-655-100;投诉/维权电话:18658249818。

注意事项

本文(在Quartus II下使用VHDL语言编程实现模块间相互调用的步骤.doc)为本站上传会员【s4****5z】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4009-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

在Quartus II下使用VHDL语言编程实现模块间相互调用的步骤.doc

1、 在Quartus II下使用VHDL语言编程实现元件例化 为了有效应用现有开发资源,往往需要实现模块间的调用。即实现元件的声明和例化。作为示例,这里建立了两个模块:一个是两个1位数相加的半加器h_adder,另一个是两个2位数相加的全加器twobit_addr,twobit_addr需要调用h_dder。步骤如下: 第一步: 首先在D:\ 建立一个文件夹,命名为job1: 图1 第二步: 打开Quartus II,点击file—new project wizard,在出现的对话框里面,选择job1作为工程路径,并在下面的工程名处输入“h_adder”。如图

2、3所示。 图2 图3 第三步:点击file—new,在出现的对话框里面选择VHDL文件,如图4所示。界面上将会出现一个空白的.vhd的文件,点击“保存按钮”,将该文件的文件名取为“h_adder”(必须与工程名一致)。 图4 第四步:在h-adder.vhd文档中,键入如下程序(可复制粘贴): library ieee; use ieee.std_logic_1164.all; entity h_adder is port( X: in std_logic ; Y: in std_logic ; C_in: in s

3、td_logic; Sum : out std_logic ; C_out : out std_logic ) ; end h_adder ; -- The architecture body : architecture behav of h_dder is begin process(X,Y,C_in) begin Sum <= (X xor Y) xor C_in; C_out <= (X and Y)or (C_in and X) or (C_in and Y); end process;

4、 end Behav; 上述程序主要是实现X与Y的相加,同时包括进位输入C_in、进位输出C_out、相加的和Sum。 第五步:点击“编译”按钮(紫色的图标)进行编译。直至编译成功(该过程需持续30s左右。) 图5 第六步:点击file—new,建立波形文件,并将其命名为h_adder.vwf. 图6 第七步:加入仿真节点(node),设置好输入后,点击simulation按钮,可进行仿真。这里应将end time (edit 下拉菜单)设置为1000 us,将时钟设置为1us。 最终的仿真结果如图7所示。 图7 至此为止,被调用模块h_add

5、er的编写全部完毕。 第八步:按照上述过程,在D:\ 建立一个文件夹,命名为job2. 重新打开Quartus II,选择job2文件夹,建立工程名twobit_addr。点击file—new新建twobit_addr.vhd文件。并敲入如下代码: library ieee; use ieee.std_logic_1164.all; entity twobit_addr is port( X: in std_logic_vector(1 downto 0); Y: in std_logic_vector(1 downto 0);

6、 C_in: in std_logic; Sum : out std_logic_vector(1 downto 0); C_out : out std_logic ) ; end twobit_addr ; -- The architecture body : architecture Behav of Twobit_Addr is component h_adder port( X: in std_logic ; Y: in std_logic ; C_in: in std_logic;

7、 Sum : out std_logic ; C_out : out std_logic ) ; end component ; signal C_temp: std_logic; begin --Sum <= (X(0) xor Y(0)); --C_out <= (X(0) and Y(1)); --wait on X,Y; A1: h_adder port map(X(0),Y(0),C_in,sum(0),C_temp); A2: h_adder port map(X

8、1),Y(1),C_temp,sum(1),C_out); end Behav; 注意:上面程序中的黄色部分就是调用h_adder模块的语句。为了实现调用,需要添加包含h_adder的文件夹job1,具体过程如下: (1) 点击assignment下拉菜单中的settings选项,并选中user libraries选项,则出现图8界面: 图8 (2) 在图8界面中,点击library name 后面的“…” 按钮,找到job1文件夹,点击Add,则出现图9所示界面。至此,完成h_adder库的添加。 图9 第九步:点击编译按钮,对twobit_addr工程进行编译(设置好的话,这一过程不会有错误)。 第十步:点击file—new,建立波形文件,并将其命名为twobit_addr.vwf。加入仿真节点(node),设置好输入后,点击simulation按钮,可进行仿真。这里应将end time (在edit 下拉菜单里面)设置为1000 us,将数据的变化时钟设置为1us。 最终的仿真结果如图10所示。 图10 从仿真结果来看,模块功能正常。

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4009-655-100  投诉/维权电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服