ImageVerifierCode 换一换
格式:PPT , 页数:39 ,大小:923KB ,
资源ID:7813716      下载积分:12 金币
验证码下载
登录下载
邮箱/手机:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/7813716.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  
声明  |  会员权益     获赠5币     写作写作

1、填表:    下载求助     留言反馈    退款申请
2、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
3、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
4、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
5、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【精***】。
6、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
7、本文档遇到问题,请及时私信或留言给本站上传会员【精***】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。

注意事项

本文(FPGA基础知识幻灯片课件.ppt)为本站上传会员【精***】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4008-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

FPGA基础知识幻灯片课件.ppt

1、单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,FPGA基础知识,器件结构,FPGA演变过程,E,2,PROM,GAL,FPGA,SOPC,PROM,EPROM,E,2,PROM,PLD,GAL,CPLD,FPGA,SOPC,PROM,PROM/EPROM/E,2,PROM,PROM:可编程只读存储器,通过专用的烧录器编程;编程后不可擦除信息;,EPROM:紫外线可擦除只读存储器,可通过光擦除编程信息;,E,2,PROM:电可擦除存储器.,PLD/GAL,PLD:可编程逻辑阵列;,GAL:通用逻辑阵列;,PLD/GAL基于与或结构,采用e,2,prom工

2、艺,主要用于替代早期的74系列门电路芯片,灵活度相对要大,CPLD,CPLD/EPLD,CPLD:复杂可编程逻辑器件;,EPLD:增加型可编程逻辑器件;,CPLD基于乘积项结构,采用e,2,prom或flash工艺,掉电配置信息可保留,主要应用于接口转换,IO扩展,总线控制等;CPLD结构主要由可编程IO单元、基本逻辑单元、布线池矩阵组成;,可编程IO单元,:可设置集电极开路输出、摆率控制、三态输出等;,基本逻辑单元,:主要指乘积项阵列,实际就是一个与或阵列,每一个交叉点都是一个可编程熔丝,如果导通就是实现“与”逻辑。后面的乘积项选择矩阵是一个“或”阵列。两者一起完成组合逻辑。,布线矩阵,:用

3、于输入与输出的互联,因布线长度固定,pin to pin的延时也是固定的;,CPLD器件结构,MAX7000 CPLD内部结构,宏单元,宏单元(乘积项),与阵列,乘积项结构,或阵列,CPLD逻辑实现,实现原理,组合逻辑的输出(AND3的输出)为F,,则F=(A+B)*C*(!D)=A*C*!D+B*C*!D;,PLD实现,FPGA,FPGA(Filed programmable gate device):现场可编程逻辑器件,FPGA基于查找表加触发器的结构,采用SRAM工艺,也有采用flash或者反熔丝工艺;主要应用高速、高密度大的数字电路设计;,FPGA由可编程输入/输出单元、基本可编程逻辑

4、单元、嵌入式块RAM、丰富的布线资源(时钟/长线/短线)、底层嵌入功能单元、内嵌专用的硬核等组成;,目前市场上应用比较广泛的FPGA芯片主要来自Altera与Xilinx。另外还有其它厂家的一些低端芯片(Actel、Lattice);,FPGA器件结构,可编程输入/输出单元,可编程逻辑单元,嵌入式块RAM,布线资源,底层嵌入功能单元,FPGA器件结构,Xilinxspatan-3器件结构,Altera cyclone II器件结构,LAB,FPGA器件结构,可编程输入/输出单元,可编程逻辑单元,嵌入式块RAM,布线资源,底层嵌入功能单元,可编程输入/输出单元,可编程I/O,可配置成OC门、三态

5、门、双向IO、单端差分等;支持各种不同的I/O标准:LVTTL、LVCOMS、SSTL、LVDS、HSTL、PCI等;,Altera 器件IOE结构,一般IO结构,Xilinx器件IOB结构,DDR,IO结构,FPGA器件结构,可编程输入/输出单元,可编程逻辑单元,嵌入式块RAM,布线资源,底层嵌入功能单元,基本可编程逻辑单元,由查找表(Look up table)触发器(FF)组成;,LUT一般是4输入查找表,高端器件(xilinx v5)采用LUT-6结构;LUT可看成4位地址线的16x1的RAM 结构,FF是可编程的触发器,可配置成同步/异步复位、同步/异步置位、使能、装载等功能触发器;

6、,a,b,c,d out,0,0,0,0 0,0,0,0,1 0,.,1,1,1,1 1,address data,0000 0,0001 0,.,1111 1,LE/SLICE,基本逻辑单元LE/SLICE,Altera:LE,Xilinx:SLICE,LAB/CLB,可编程逻辑块,Altera:LAB,Xilinx:CLB,LE,FPGA器件结构,可编程输入/输出单元,可编程逻辑单元,嵌入式块RAM,布线资源,底层嵌入功能单元,BRAM,嵌入式块RAM,嵌入式块RAM可配置单/双端口RAM、伪双端口RAM、ROM、FIFO、SHIFT、CAM等;不同厂家的块RAM大小不一样:,Altera

7、:M512、M4K、M-RAM(512K),Xilinx:18kbit,Lattic:9kbit,完全分开的读写口,FPGA器件结构,可编程输入/输出单元,可编程逻辑单元,嵌入式块RAM,布线资源,底层嵌入功能单元,布线资源,布线资源,全局布线资源:用于全局时钟/全局复位/全局置位布线;,长线资源:用于BANK或者嵌入式功能单元的高速信号或者第二全局时钟的布线;,短线资源:用于其中逻辑单元间的逻辑互联与布线;,FPGA器件结构,可编程输入/输出单元,可编程逻辑单元,嵌入式块RAM,布线资源,底层嵌入功能单元,底层嵌入式功能块,主要是指PLL/DPLL、DCM、DSP48、乘法器、嵌入式硬核/软

8、核;,Xilinx:DCM、DSP48/48E、DPLL、Multiplier等,Altera:PLL/EPLL/FPLL、DSPcore等;,Multiplier结构,PLL/DCM,PLL/DCM,Altera:PLL,Xilinx:DCM,内嵌专用硬核,指高速串行收发器;GMAC、SERDES、PCIe等;,Xilinx:GMAC、SERDES、PCI、GTX、GRX,Atera:GMAC、SERDES、PCIe、SPI.4/SFI.5,SOPC(System on programmable chip):片上可编程系统,FPGA内嵌入了CPU/DSP,具备实现软硬件协同设计的能力;,Xi

9、linx:,EDK/system generator/matlab/accel DSP/modelsim,Altera:,SOPC builder/DSPbuilder/matlab/modelsim,基于FPGA的DSP设计,基于FPGA的DSP设计,Matlab,*.m,system generator,Accel DSP,*.v,simulink,modelsim,FPGA与CPLD区别,区别,工艺/结构/延时/配置,FPGA基于SRAM工艺,集成度高,以LE(包括LUT、FF及其他)为基本单元,有内嵌BRAM、DSP、Multipler等,支持IO标准丰富(LVCOMS33/SSTL2

10、5/LVDS等)。具有易挥发性,需要有上电加载过程。在实现复杂算法、队列调度、数据处理、高性能设计、大容量缓存设计等领域中有广泛应用;,CPLD基于E,2,PROM工艺,集成度低,以MicroCell(包括组合部分与寄存器)为基本单元。具有非挥发特性,可以重复写入。在粘合逻辑、地址译码、简单控制、FPGA加载等设计中有广泛应用,FPGA基于丰富的触发器结构,适合于时序逻辑设计;,CPLD基于乘积项结构,适合于算法与组合逻辑设计;,CPLD的布线结构使得时序延迟是均匀的和可预测的;,FPGA可以编程任意次,可在工作中快速编程,从而实现板级和系统级的动态配置。,FPGA/ASIC,开发周期/风险/

11、人力,ASIC开发周期长,开发难度大,开发风险强,灵活性小,不具备可编程性;,FPGA开发周期短,难度相对要小,具备可编程性,灵活度大,可降低开发风险;,开发流程,ASIC开发流程:设计输入/逻辑综合/功能仿真/布图规划/布局布线/参数提取/版图后仿;,FPGA开发流程:设计输入/功能仿真/逻辑综合/布局布线/时序仿真/生成下载文件;,代码风格,ASIC:代码最简最省/减少门级数/底层RAM/乘法器/除法器自己设计等;,FPGA:RAM/MUL/DPLL等可以直接使用,可大量使用FF等,时钟有专门的时钟BUF来驱动等;,设计流程,设计输入,功能仿真,综合优化,布局布线,时序仿真,下载调试,设计

12、修改,FPGA 的设计是一个迭代过程,主要有以上设计过程;,设计输入,FPGA设计主要有状态机输入、原理图、HDL语言等方式;HDL语言包括verilog、systemvlog、vhdl,功能仿真,验证设计时序是否符合要求;工具有modelsim、Activehdl、NC-Verilog/Vhdl、各厂家自带工具等,调用模块,行为仿真,模型,RTL代码,testbench,文件,测试数据,功能仿真,综合优化,将设计翻译成门电路、FF、RAM、等功能单元连接的网表;综合工具有:synplify Pro、DC compile、各厂家自带工具等;,RTL,代码,综合优化,调用,模块,黑盒子,EDIF,网表,HDL,网表,综合约束,布局布线,把综合得到的网表适配到FPGA器件中,并利用FPGA中布线资源完成各功能单元的连接;,时序仿真,将延时信息反注到网表中,再进行仿真,此时的仿真已接近电路的实际工作情况;,下载调试,把生成的配置文件下载到FPGA中,进行实际的调试;,后仿真图示,FPGA厂家工具,时序仿真,HDL,网表,SDF文件,标准延时文件,FPGA,基本单元,仿真模型,测试程序,测试数据,基础部分完,此课件下载可自行编辑修改,仅供参考!感谢您的支持,我们努力做得更好!谢谢,

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服