ImageVerifierCode 换一换
格式:PPT , 页数:87 ,大小:1.20MB ,
资源ID:7516831      下载积分:16 金币
验证码下载
登录下载
邮箱/手机:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/7516831.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  
声明  |  会员权益     获赠5币     写作写作

1、填表:    下载求助     留言反馈    退款申请
2、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
3、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
4、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
5、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【丰****】。
6、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
7、本文档遇到问题,请及时私信或留言给本站上传会员【丰****】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。

注意事项

本文(第4章--电子技术综合设计.ppt)为本站上传会员【丰****】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4008-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

第4章--电子技术综合设计.ppt

1、单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,第4章 电子技术综合设计ppt课件(全),*,第4章,电子技术综合设计,第4章 电子技术综合设计ppt课件(全),4.1,直,流可调稳压电源设计,4.2,四,路彩灯,第4章 电子技术综合设计ppt课件(全),在这一章里,我们对电子技术课程中的几个典型的综合实例进行设计、分析和仿真,目的在于使读者对模拟电子技术和数字电子技术中常用的仿真元件及仪器有个基本的掌握,帮助大家更好地理解和学习电子技术,同时对Proteus在电子线路设计中的强大功能能够牢固掌握和灵活运用。,第4章 电子技术综合设计ppt课件(全),4.1

2、 直流可调稳压电源的设计,本节我们一起来设计一个模拟电子技术中常用的电路,通过例子对,Proteus,各种功能的综合应用更加得心应手。,直流稳压电源是大家颇为熟悉的电路了,这里我们设计一个可调直流稳压电源,具体要求如下:,输出电压在,1.25V37V,可调;,最大输出电流为,1.5A,;,电压调整精度达,0.1%,。,第4章 电子技术综合设计ppt课件(全),1.,题目分析,直流稳压电源的作用是通过把,50Hz,的交流电变压、整流、滤波和稳压从而使电路变成恒定的直流电压,供给负载,如图,4-1,所示。设计出的直流稳压电源应不以电网电压的波动和负载的变换而改变。,图,4-1,直流稳压电源的组成,

3、第4章 电子技术综合设计ppt课件(全),可调式稳压器件LM117/LM317 是美国国家半导体公司的三端可调正稳压器集成电路。LM117/LM317 的输出电压范围是1.25V至37V,负载电流最大为1.5A。它的使用非常简单,仅需两个外接电阻来设置输出电压。,LM117/LM317在 1.25V 至 37V 之间连续可调。调整端的电流可忽略不计,因而有,其中,,U,REF,是集是稳压器件的输出电压,为,1.25V,。如图,4-2,所示,改变,R,2,的值,,U,O,的值即可改变。当,R,2,短路时,,U,O,最小,为,U,REF,即,1.25V,;当,R,2,大于零时,,U,O,都大于,U

4、,REF,,最大可达,37V,。,第4章 电子技术综合设计ppt课件(全),图,4-1,三极管元件拾取对话框,其中,,U,REF,是集是稳压器件的输出电压,为,1.25V,。如图,4-2,所示,改变,R,2,的值,,U,O,的值即可改变。当,R,2,短路时,,U,O,最小,为,U,REF,即,1.25V,;当,R,2,大于零时,,U,O,都大于,U,REF,,最大可达,37V,。,第4章 电子技术综合设计ppt课件(全),(1),变压电路,直流电源通常从市电取电,把,220V,、,50Hz,的单相交流电先降压,变成所需的交流电,然后再整流。根据桥式整流电路和电容滤波电路的输出与输入电压的比例关

5、系,从输出电压的最大值,37V,倒推,可以算出所使用的降压变压器的副边电压有效值应为,29V,左右。,从,Proteus,的元件库中取变压器“,TRAN-2P2S”,,在原边接交流电源“,ALTERNATOR”,,原副边分别接交流电压表,且变压器的原副边同时接地,并与后面直流部分电路共地。,2.,电路设计,第4章 电子技术综合设计ppt课件(全),打开交流电源的属性对话框,把频率改为,50Hz,,把幅值改为,300V,左右,运行仿真,观察原边交流电压表的读数,再次修改交流电源的幅值,直到原边电压表的读数为,220V,为止。,打于变压器属性对话框,按照本章前面介绍的变压器的变比与电压的关系,保持

6、原边电感值为,1H,不变,修改原副边的电感值为,0.033H,左右,运行仿真,直到副边交流电压表的读数为,29V,左右。变压电路的仿真图如图,4-4,所示。,第4章 电子技术综合设计ppt课件(全),图,4-4,变压电路的仿真图,第4章 电子技术综合设计ppt课件(全),(2),整流及滤波电路,整流采用常用的二极管桥式整流电路。在,Proteus,的元件库中寻找“,BRIDGE”,,取出此通用二极管整流桥,放置在电路中,注意接法。,根据经验,一般滤波电路常用的滤波电容有,2200F,和,1100F,两种,但要注意它的耐压值要大于电路中所承受的电压,并注意电压的极性的接法是上正下负,如图,4-5

7、,所示。,第4章 电子技术综合设计ppt课件(全),图,4-5,整流及滤波电路,如果要详细计算滤波所需的电容值,可采用以下公式:,全波整流,半波整流,式中,,V,M,为滤波之后的最大电压,,V,为滤波之后的波纹电压,即最大电压与最小电压的差值,,R,为负载电阻,,f,为工频,50Hz,。,第4章 电子技术综合设计ppt课件(全),(3),集成稳压电路,集成稳压电路的核心器件是,LM317,,在实际应用中要注意加装散热片。为了保护集成器件在接反的状态下不被烧毁,在输入、输出端之间以及输出与调节端之间分别接反向保护二极管,1N4003,,如图,4-6,所示。,图,4-6,集成稳压电路,第4章 电子

8、技术综合设计ppt课件(全),一般设,R2,为,100200,,典型值为,120,,这里设为,200,。在实际接线时,这个电阻应尽可能地靠近,LM317,元件来接,因为本应是,LM317,内部电阻。,由上面的公式算出滑动变阻器的最大值为,4.92k,,取典型值,4.1k,,这样最大值达不到,37V,,理论上只有,32V,左右,仿真时显示为,33.5V,,有些误差,并且最小值也比,1.25V,小。,电容,C2,和,C3,分别为去抖和滤波作用。,C2,并联在滑动变阻器两端,可防止滑动变阻器在调节过程中由于抖动而产生的谐波,一般经验值为,10F,。,C3,为输出侧二次滤波,其目的是去掉输出电压波形中

9、细小的波纹。,C1,与,C3,的关系一般为,22,倍。,第4章 电子技术综合设计ppt课件(全),可调直流稳压电源的完整电路如图,4-7,所示。,图,4-7,直流可调稳压电源完整电路,第4章 电子技术综合设计ppt课件(全),4.2,四 路 彩 灯,四路彩灯是数字电路设计中一个非常有趣的课题,结合,Proteus,会使整个设计和分析快捷而轻松。题目设计要求如下:,共有四个彩灯,分别实现三个过程,构成一个循环共,12,秒;,第一个过程要求四个灯依次点亮,共,4,秒;,第二个过程要求四个灯依次熄灭,共,4,秒,先亮者后灭;,最后,4,秒要求四个灯同时亮一下灭一下,共闪,4,下。,第4章 电子技术综

10、合设计ppt课件(全),4.2.1,核心器件,74LS194,简介,其实这个题目主要考察的是四位双向通用移位寄存器,74LS194,的灵活应用,四个灯可用四个发光二极管表示。,74LS194,的引脚图如图,4-8,所示。,图,4-5,变压器属性对话框,第4章 电子技术综合设计ppt课件(全),图,4-9 74LS194,的时序图,图,4-8,中引脚,MR,为复位信号,正常工作时应接高电平;,CLK,为时钟信号,上升沿到来时有效。,74LS194,的时序图如图,4-9,所示。,第4章 电子技术综合设计ppt课件(全),74LS194,有四种工作方式,分别由,S1S0,组成的两位二进制数来控制,如

11、表,4-1,所示。,表,4-1 74LS194,的四种工作方式,S,1,S,0,输出,Q0Q3,数据输入,00,保持不变,01,右移,SR,10,左移,SL,11,并行输出,D0D3,第4章 电子技术综合设计ppt课件(全),表,4-2 74LS194,的功能表,输 入,输 出,功 能,时钟,复位,控制,串入,并入,Q,0,Q,1,Q,2,Q,3,CP,C,r,S,1,S,0,D,SL,D,SR,D,0,D,1,D,2,D,3,X,0,X X,X X,XXXX,0000,清零,1,1 1,X X,D,0,D,1,D,2,D,3,D,0,D,1,D,2,D,3,置数,1,1 0,D X,XXXX

12、,Q,1,Q,2,Q,3,D,左移,1,0 1,X D,XXXX,DQ,0,Q,1,Q,2,右移,1,0 0,X X,XXXX,Q,0,Q,1,Q,2,D,3,保持,第4章 电子技术综合设计ppt课件(全),4.2.2,题目分析与设计,此题应把四路彩灯接在,74LS194,的,Q0Q3,上,,SR,稳定接一高电平,,SL,稳定接地电位,而,D0D3,接周期为,1,秒的方波信号。下面关键是时钟和方式控制,S1S0,的信号如何实现才能满足题目的要求。,三个过程每个,4,秒,加起来正好,12,秒。如果选择,CLK,为周期,1s,的方波信号,好像就可以了,但是前两个过程可以,最后一个过程却不能精确地实

13、现。图,4-10,是正确的,CLK,信号与,1Hz,方波信号的比较。,第4章 电子技术综合设计ppt课件(全),前面我们已经确定,D0D3,接,1Hz,的方波信号,那么,Q0Q3,在读,D0D3,的信号时是在,CLK,上升沿到来的一瞬间,看图,4-10,的前半部分,如果二者一样,,CLK,的每个上升沿到来时读到的都是高电平,灯就会一直亮着,不会出现闪的效果。所以,当,74LS194,的工作方式为,11,时,一定要改变,CLK,的信号频率为,D0D3,信号频率的,2,倍,才可以在,D0D3,的一个周期内出现,CLK,的两个上升沿,,Q0Q3,分别读到,1,和,0,各一次,如图,4-10,的后半部

14、分。,图,4-10,正确的,CLK,信号与,1Hz,方波信号的比较,第4章 电子技术综合设计ppt课件(全),正确的时钟信号在整个,12,秒时间应该是前,8,秒为,1Hz,的频率,后,4,秒变为,2Hz,的频率,可以用,555,定时器产生,2Hz,的方波信号,再用,D,触发器分频产生,1Hz,的方波信号,如图,4-11,所示。二者分别与控制信号相与再通过或门即可得到,CLK,信号。,图,4-11,用,555,产生的,2Hz,及,1Hz,方波信号,第4章 电子技术综合设计ppt课件(全),下面再来分析,S1S0,的信号。四种工作方式中剔除第一种,S1S0,为00的情况,那么,S1S0,应按01、

15、10、11的顺序循环,可设计一个同步计数器,时钟周期为4秒,共三个状态。,S1,及,S0,的波形应如图4-12所示。,S1S0,与非及相与的结果如图中后两个信号,正好用来分别锁定1Hz及2Hz信号,分别与它们相与后再进入或门,即产生了正确的时钟信号,如图4-12所示。,图,4-12 S1及S0的波形图,第4章 电子技术综合设计ppt课件(全),S1S0,信号的产生使用D触发器来设计一个同步三进制计数器,时钟周期为4秒。设计步骤如下:,(1)列状态真值表。,设,S1S0,对应的触发器输出分别为Q1Q0,则状态真值表如表4-3所示。,Q,1,n,Q,0,n,Q,1,n+1,Q,0,n+1,0 0,

16、0 1,1 0,1 0,1 1,1 1,0 1,表,4-3 74,状态真值表,第4章 电子技术综合设计ppt课件(全),(2)求状态方程。,根据列出的状态真值表,分别求出Q1和Q0的状态方程为,(3),求驱动方程。,由D触发器的特性方程可直接写出驱动方程为,(4)电路实现。,根据驱动方程,连接电路如图4-13所示。因为我们设计出的是一个同步时序逻辑电路,注意图中两个D触发器的时钟连接在一起接周期为4秒的时钟信号。这部分电路也可以直接用集成计数器来完成,见后面。,第4章 电子技术综合设计ppt课件(全),图,4-13,产生,S1S0,的三进制同步计数,第4章 电子技术综合设计ppt课件(全),根

17、据以上分析,连接电路如图,4-14,所示,其中省去了,555,及二分频电路,直接用数字脉冲源进行仿真。另外,图中所有,D,触发器的异步输入端在实际电路连接时最好接高电平。产生时钟的电路用与非与非逻辑替代了与或逻辑,因为与非门的应用最普遍。,平时我们在设计电路时,通过卡诺图化简得到的与或式,要想全部用与非门实现,可在草纸上直接画成与或逻辑,然后只需要在与门的输出端与此线的另一头即或门的输入端各加一个小圆圈,两个逻辑非抵消,不影响逻辑关系,直到把或门的输入处理完毕为止。这样或门前面的与门都变成了与非门,或门变成了非或门,而根据摩根定理,非或门恒等于与非门。图,4-14,中的,U4:B,、,U4:C

18、,和,U4:D,就是用与非与非逻辑实现的与或逻辑。,4.2.3,仿真,第4章 电子技术综合设计ppt课件(全),图,4-12,单管共射放大器及负反馈实验电路图,第4章 电子技术综合设计ppt课件(全),4.2.4,扩展电路,下面我们重点来分析一下八路彩灯的实现方法。要求和上例一样,八个灯从左到右依次点亮,各一秒,共八秒;接下来八个灯从右到左依次熄灭,各一秒,共,8,秒;最后八个灯同时闪烁八次,也是八秒。共,24,秒。,因为前例中我们已经做了详细的分析,这里的灯的动作流程没有什么变化,只不过要把两片,74LS194,连接成一个整体,接收统一的指令来工作。另外我们把它们的移位方式控制信号,S1S0

19、,的产生电路变成易于实现的集成电路来完成。,图,4-15,是已设计完成的仿真电路图。,第4章 电子技术综合设计ppt课件(全),图,4-15,八路彩灯的仿真图,第4章 电子技术综合设计ppt课件(全),计数器74190是一个中规模集成、十进制可逆计数器,通过或门把它接成一个模三的计数器,即当输出为0100时,装入数据0001,构成循环000100100011 0001。,74190的,Q1Q0,输出作为两片74LS194的移位方式控制信号,S1S0,,把两片74LS194的,S1,和,S0,分别并起来后再接这两个信号。图中74190接成了加计数的形式。,再来看一看两片,74LS194,是如何连

20、接的。首先把两个芯片的时钟并在起,接成同步时序电路。接着把两个芯片的并行数据输入端,D3D2D1D0,全部连接在一起外接一个周期为一秒的方波信号,实现八个灯一起闪烁。最后是左移和右移信号的处理。上面的芯片所驱动的灯先依次点亮,所以右移时的输入信号应从它的SR输入,接高电平;把上面的芯片的输出,Q3,接下面芯片的SR,这样右移时的信号就可以从第一个芯片的,Q0,一直传递到第二个芯片的,Q3,了。左移时也一样,输入信号接下面芯片的SL,下面芯片的,Q0,接上面芯片的,SL,。在图,4-15,中,左移和右移的输入信号直接来自,74LS194,的输出。,第4章 电子技术综合设计ppt课件(全),4.3

21、,八路抢答器,抢答器的应用非常普遍,可用在各类竞赛中。本题目的设计要求如下:,主持人按下抢答“开始”按钮,同时喇叭发出“嘀”的一声,八路抢答开始;,八路抢答按钮的编号分别为,18,,一次只能有一人抢答成功;,当某一路抢答成功时,发光二极管立即点亮,并在数码管上显示该路的号数,直到主持人按复位开关为止,其他人再抢答无效;,主持人按“复位”按钮后,必须下次重新抢按“开始”按钮才能继续抢答。,第4章 电子技术综合设计ppt课件(全),4.3.1,核心器件,74LS148,简介,抢答器的输入为八路抢答按钮及主持人控制的抢答开始和清零两个按钮。输出有一个发光二极管、一个数码管和一个蜂鸣器。,因为要把八路

22、的开关量转变成对应的数字来显示,而显示译码器接收的是,BCD,码,所以要用到,8-3,线编码器。而,74LS148,是一个中规模且具有优先编码权限的集成器件,优先权按输入端编号从高到低。,74LS148,的引脚图如图,4-16,所示。,第4章 电子技术综合设计ppt课件(全),EI,是使能端,低电平有效。,EO,和,GS,都为输出,且互反。当,EI,有效,且正常编码时,即八个输入中有任一个输入有效,则,EO,为高电平,,GS,为低电平;如果没有一路输入为低电平,则,EO,为低电平,,GS,为高电平。这两个引脚通常用于芯片的扩展。,输入编号为,7,的优先权最高。当,EI,有效时,输入与输入的对应

23、关系如表,4-4,所示。,第4章 电子技术综合设计ppt课件(全),输 入,输出,(6,、,7,、,9),7,有效,000,6,有效,001,5,有效,010,4,有效,011,3,有效,100,2,有效,101,1,有效,110,0,有效,111,表,4-4 74LS148,的输入输出对应关系,第4章 电子技术综合设计ppt课件(全),4.3.2,题目分析与设计,由八路电阻与按钮串接在电源和地之间,中间点引出接到优先编码器,74LS148,的八个输入端,,S1S7,分别接到输入,17,,而,S8,接到输入,0,上,当,S8,动作时显示“,8”,。这样使抢答者的编号,17,正好与编码器的输入和

24、输出对应上。,使用,D,触发器用来锁存信号,只使用异步输入端,相当于低电平输入有效的,RS,锁存器。其中三个,D,触发器的异步置位,S,端接编码器的三个输出,经过反相保持后接到显示译码器的输入端。异步清零端,R,都接到另一个,D,触发器的端,由复位按钮来控制。,八路抢答器的原理如图,4-17,所示,下面我们分块来介绍设计原理。,第4章 电子技术综合设计ppt课件(全),(1),上电初始状态,上电时,,74LS148,的各输入,07,应为高电平,,EI=0,,,A2A1A0=111,,,GS=1,,,EO=0,。,(2)“,复位”按钮作用后,当“复位”按钮按下后,产生一个短暂的低电平,应使电路的

25、状态产生如下变化:,74LS148,的,EI=1,,即先封锁各路抢答信号,其它状态不变。,(3)“,开始”按钮作用后,当“开始”按钮按下后,产生一个短暂的低电平,应使电路的状态产生如下变化:,74LS148,的,EI=0,,即允许各路抢答,同时,嗽叭发出“嘀”的一声响。下面讨论“开始”按钮作用如何使,74LS148,的,EI,为,0,。,第4章 电子技术综合设计ppt课件(全),图,4-17,中,当“开始”按钮按下时,产生一个下降沿,送给,U5:B,的异步复位端,R,,使其,Q=0,,这个低电平作为二入或门,U6:B,的一个输入。,U6:B,的另一个输入来自,U8:A,的输出,Q,。,U8:A

26、,在“复位”按钮按操作后,不受“开始”按钮的控制,只受,74LS148,的输入,17,路控制,当这些输入中有低电平时,,U8:A,来一个时钟上升沿,使其输出,Q=1,,而,74LS148,的输入,0,不起此作用。,故“开始”按钮按下后,当,74LS148,无输入时,,U8:A,输出,Q=0,,,U5:B,输出,Q=0,,故,U6:B,输出为,0,。此信号作为二入或门,U6:C,的一个输入。而,U6:C,的中一个输入来自,U5:A,的。,U5:A,接成异步输入控制方式,置位端来自,74LS148,输入,0,,复位端和,U2:A,、,U2:B,、,U3:A,、,U3:B,一起接到,U5:B,的。而

27、,U5:B,在“开始”按钮作用后,=1,故,U5:B,保持初始状态,Q=0,,=1。,第4章 电子技术综合设计ppt课件(全),经过以上分析,“开始”按钮作用后,,U6:C,的两个输入,一个来自,U6:B,为,0,,一个来自,U5:A,为,1,,故,U6:C,的输出为,1,。此信号经过反相器,U9,后为,0,,和来自,U6:B,的输出,0,一起进入或门,U6:D,,使,U6:D,为,0,。这个信号送给,74LS148,的,EI,,使,EI=0,,允许抢答。,(4)74LS148,的,17,路抢答,74LS148的17路输入中任何一个按下后,,A2A1A0,出现对应编码值(反码),,GS,来一个

28、负脉冲。电路应完成的功能是:数码管显示对应数字,其它任何路抢答无效,直到按下“复位”按钮后,再次按“开始”按钮。,第4章 电子技术综合设计ppt课件(全),74LS148,的三位编码输出由高到低分别接至,U3:A,、,U2:B,、,U2:A,的异步置位端。因为,74LS148,输出为反码,这种接法正好使这些,D,触发器对应置位,经触发器后输入原码,送给,74LS47,和数码管译码并显示。,74LS47,的输入,BCD,码中高位接地。,当一路优先抢答成功后,为了防止其它路再次抢答成功,此时,要立即封锁,74LS148,的输入,即使,EI=1,。考虑到当有编码输出时(即,17,路有抢答时),,GS

29、,产生一个负脉冲,把此信号接至,U8:B,的时钟输入端,当,GS,从负变正时,产生一个上升沿,使,U8:B,的,Q=1,,从而使,U6:B,输出为,1,,,U6:D,输出为,1,,即,EI=1,,及时封锁住了,74LS148,的各路输入。,EI,为,1,后,,A2A1A0,恢复初始状态,111,,但已经抢答成功的当前路的编码已被,U3:A,、,U2:B,、,U2:A,锁存并稳定地显示在数码管上,直到“复位”按钮按下。,第4章 电子技术综合设计ppt课件(全),U3:B,起灭零显示的作用。当复位后,数码管显示,0,。,74LS47,的灭零输出端,RBI,(,5,端)来自,U3:B,的,Q,端,此

30、端的低电平可使,0,不显示。请大家自己分析,灭零电路的实验见第三章的节“显示译码器和数码管的应用设计与仿真”。,(5)74LS148,的第,8,路抢答,由于74LS148的0路输入信号有效时和无效时输出状态不发生变化,故其电路设计与17路有明显的区别。74LS148的17路正好对应显示17,故0路输入时应该显示8,相当于第8路抢答。要完成的设计分两个方面:一是当第8路抢答成功时,显示8;另一个是当第8路抢答成功后封锁其它7路输入,即使EI=1。,第4章 电子技术综合设计ppt课件(全),第,8,路抢答成功后显示“8”的实现,74LS47有个测灯输入端LT(3端),当此信号输入低电平时,显示“8

31、”。把,U6:C,输出连接到,74LS47,的,LT,端,复位后由于,U6:C,的一路输出为,0,(来自,U6:B,,即,17,路无抢答),另一路来自,U5:A,,使其在第,8,路抢答时为,0,,即把第,8,路抢答时低电平输入接至,U5:A,的异步置位端,,U5:A,的接到,U6:C,的输入即可。,第,8,路抢答成功后对,17,路的封锁,U6:C,输出的低电平一方面直接给,74LS47,的,LT,,使其显示“,8”,,另一方面经反相器,U9,后变高送给或门,U6:D,,使其为高,接入,EI,,封锁,74LS148,的输入。,(6),蜂鸣电路,这部分要求,“开始”按钮一按下,发出一声短促的“嘀”

32、声。考虑用,555,组成单稳态电路,产生一个一定宽度的正脉冲,输出驱动蜂鸣器发音。,第4章 电子技术综合设计ppt课件(全),图,4-19,输入、输出电阻测量原理图,第4章 电子技术综合设计ppt课件(全),关于声音的输出,,Proteus,提供了三个仿真元件,即,SPEAKER,、,SOUDER,和,BUZZER,,分别由模拟量信号、数字量信号和直流电源来驱动,使用时要注意适当修改它们的电压才能使其正确工作。,555,接成单稳态电路,触发端,TR,(,2,端)接开始按钮,当开始按钮按下时产生一个短暂的低电平,触发单稳态电路,输出,3,端产生一个固定宽度的高电平,此信号给蜂鸣器,使之产生一声“

33、嘀”的声响。改变,555,电路中,R2,和,C1,的参数,可改变声音的长短。,第4章 电子技术综合设计ppt课件(全),4.4,数 字 钟,数字钟电路是一款经典的数字逻辑电路,它可以是一个简单的秒钟,也可以只计分和时,还可以计秒、分、时,分别为,12,小时制或,24,小时制,外加校时和整点报时电路。,本题目的设计要求为:,能计秒、分、时,且为,24,小时制;,能进行数字显示;,分和时能够校对;,实现整点报时功能,且四高一低。,第4章 电子技术综合设计ppt课件(全),4.4.1,核心器件,74LS90,简介,本题目的核心器件是计数器。计数器的选择很多,常用的有同步十进制计数器,74HC160,

34、以及异步二、五、十进制计数器,74LS90,。这里选用,74LS90,芯片。,74LS90,的引脚图如图,4-18,所示。,图,4-18 74LS90,引脚图,第4章 电子技术综合设计ppt课件(全),74LS90,内部是由两部分电路组成的。一部分是由时钟,CKA,与一位触发器,Q0,组成的二进制计数器,可计一位二进制数;另外一部分是由时钟,CKB,与三个触发器,Q1,、,Q2,、,Q3,组成的五进制异步计数器,可计五个数,000100,。如果把,Q0,和,CKB,连接起来,,CKB,从,Q0,取信号,外部时钟信号接到,CKA,上,那么由时钟,CKA,和,Q0,、,Q1,、,Q2,、,Q3,组

35、成十进制计数器。,R0(1),和,R0(2),是异步清零端,两个同时为高电平有效;,R9(1),和,R9(2),是置,9,端,两个同时为高电平时,,Q3Q2Q1Q0=1001,;正常计数时,必须保证,R0(1),和,R0(2),中至少一个接低电平,,R9(1),和,R9(2),中至少一个接低电平。,74LS90,的功能如表,4-5,所示。,第4章 电子技术综合设计ppt课件(全),表,4-5 74LS90,的功能表,R0(1)R1(2)R0(1)R1(2),Q3 Q2 Q1 Q0,1 1 0,1 1 0,0 0 0 0,0 0 0 0,0,1 1,0 1 1,1 0 0 1,1 0 0 1,0

36、,0,0,0,0 0,0 0,计 数,第4章 电子技术综合设计ppt课件(全),每个,74LS90,都应首先接成十进制计数器,如图,4-19,所示。,74LS90,内部原理如图,4-20,所示,这是一个异步时序电路。图中的,S1,、,S2,对应于集成芯片的6、7管脚,,R1,、,R2,对应于集成芯片的2、3管脚,CP0对应于14管脚,CP1对应于12管脚,Q3、Q2、Q1、Q0分别对应于11、8、9、12管脚。,图,4-19 74LS90,接成的十进制计数器,图,4-20 74LS90,的内部原理,第4章 电子技术综合设计ppt课件(全),4.4.2,分步设计与仿真,1.,计时电路,计时电路共

37、分三部分:计秒、计分和计时。其中计秒和计分都是,60,进制,而计时为,24,进制。难点在于三者之间进位信号的实现。,(1),计秒、计分电路,个位向十位的进位实现。,用两片,74LS90,异步计数器接成一个异步的,60,进制计数器。所谓异步,60,进制计数器,即两片,74LS90,的时钟不一致。个位时钟为,1Hz,方波来计秒,十位计数器的时钟信号需要从个位计数器来提供。,进位信号的要求是在十个秒脉冲中只产生一个下降沿,且与第十秒的下降沿对齐。只能从个位计数器的输出端来提供,不可能从其输入端来找。而计数器的输出端只有,Q0,、,Q1,、,Q2,、,Q3,四个信号,要么是其中一个,要么是它们之间的逻

38、辑运算结果。,第4章 电子技术综合设计ppt课件(全),把个位的四个输出波形画出来,如图,4-21,所示。,图,4-21 74LS90,接成的个位计数器时序图,第4章 电子技术综合设计ppt课件(全),由于,74LS90,是在时钟的下降沿到来时计数,所以,Q3,正好符合要求,在十秒之内只给出一个下降沿,且与第十秒的下降沿对齐。,Q2,虽然也只产生一个下降沿,但产生的时刻不对。这样,个位和十位之间的进位信号就找到了,把个位的,Q3(11,端,),连接到十位的,CKA(14,端,),上。,六十进制的实现。,当计秒到,59,时,希望回,00,。此时个位正好是计满十个数,不用清零即可自动从,9,回,0

39、,;十位应接成六进制,即从,05,循环计数。用异步清零法,当,6,出现的瞬间,即,Q3Q2Q1Q0=0110,时,同时给,R0(1),和,R0(1),高电平,使这个状态变成,0000,,由于,6,出现的时间很短,被,0,取代。接线如图,4-22,所示。,第4章 电子技术综合设计ppt课件(全),图,4-22 74LS90,接成的,60,进制计数器,第4章 电子技术综合设计ppt课件(全),当十位计数到,6,时,输出,0110,,其中正好有两个高电平,把这两个高电平,Q2,和,Q1,分别接到,74LS90,的,R0(1),和,R0(1),端,即可实现清零。一旦清零,,Q2,和,Q1,都为,0,,

40、恢复正常计数,直到下次再同时为,1,。,计分电路和计秒电路是完全一致的,只是周期为,1S,的时钟信号改成了周期为,60,秒即,1,分的时钟信号。,秒向分的进位信号的实现,计秒电路的关键问题是找到秒向分的进位信号。当秒电路计到,59,秒时,产生一个高电平,在计到,60,时变为低电平,来一个下降沿送给计分电路做时钟。,计分电路在计到,59,时的十位和个位的状态分别为,0101,和,1001,,把这四个,1,与起来即可,即十位的,Q2,和,Q0,,个位的,Q3,和,Q0,,与的结果作为进位信号。使用,74LS20,串反相器构成与门,如图,4-23,所示。,第4章 电子技术综合设计ppt课件(全),图

41、,4-23,计分电路的时钟信号,第4章 电子技术综合设计ppt课件(全),(2),计时电路,用两片,74LS90,实现二十四进制计数器,首先把两片,74LS90,都接成十进制,并且两片之间连接成具有十的进位关系,即接成一百进制计数器,然后在计到,24,时,十位和个位同时清零。计到,24,时,十位的,Q1=1,,个位的,Q2=1,,应分别把这两个信号连接到双方芯片的,R0(1),和,R0(2),端。如个位的,Q2,接到两个,74LS90,的,R0(1),清零端,十位的,Q1,接到两个,74LS90,的,R0(2),清零端。,计时电路的个位时钟信号来自秒、分电路产生,59,分,59,秒两个信号相与

42、的结果,如图,4-24,所示。,第4章 电子技术综合设计ppt课件(全),图,4-24 24,进制计时电路,计分和计时电路可以先单独用秒脉冲调试,以节省时间。联调时,可把秒脉冲的频率加大。,图,4-25,是一个连接好的简单的无校时和报时的数字钟电路。,第4章 电子技术综合设计ppt课件(全),图,4-25,具有秒、分、时的数字钟电路,第4章 电子技术综合设计ppt课件(全),2.校时电路,接下来把校时电路加上。校时电路主要完成校分和校时。选择校分时,拨动一次开关,分自动加一;选择校时时,拨动一次开关,小时自动加一。校时校分应准确无误,能实现理想的时间校对。校时校分时应切断秒、分、时计数电路之间

43、的进位连线。,如图4-27,虚框内是校时电路,由去抖动电路和选择电路组成。,第4章 电子技术综合设计ppt课件(全),2.校时电路,接下来把校时电路加上。校时电路主要完成校分和校时。选择校分时,拨动一次开关,分自动加一;选择校时时,拨动一次开关,小时自动加一。校时校分应准确无误,能实现理想的时间校对。校时校分时应切断秒、分、时计数电路之间的进位连线。,如图4-27,虚框内是校时电路,由去抖动电路和选择电路组成。,第4章 电子技术综合设计ppt课件(全),图,4-27,校时电路,第4章 电子技术综合设计ppt课件(全),其中,计到59分的信号已有,如图4-27中所示。只需把它和计秒电路的十位中的

44、Q2Q0相与作为开始报时的一个条件即可。见图4-28,U17:A和U6:F组成的与门输出即为报时开始信号。,(2)报时锁存信号,用秒个位的计数器输出进行四高一低的报时锁存信号。现在来分析一下5059秒之间秒个位的状态。,第4章 电子技术综合设计ppt课件(全),图,4-28,整点报时电路,第4章 电子技术综合设计ppt课件(全),秒个位:Q3Q2Q1Q0,0 0 0 0,0 0 0 1,0 0 1 0,0 0 1 1,0 1 0 0,0 1 0 1,0 1 1 0,0 1 1 1,1 0 0 0,1 0 0 1,第4章 电子技术综合设计ppt课件(全),结合题目要求,通过这些状态的观察发现,秒

45、个位的和Q0逻辑与后,正好在秒个位计到1、3、5、7时产生高电平,0、2、4、6时产生低电平,可作低四声报时的锁存信号;秒个位的Q3和Q0逻辑与后,正好在秒个位为9时产生高电平,可作高音的报时锁存信号,这样就产生了两个报时锁存信号。,(3)报时,把上述分析得到的报时开始信号分别和两个报时锁存信号相与,产生两路报时锁存信号,如图4-28,上面一路为高音报时锁存,下面一路为低音报时锁存。图中左面三个与非门实现的是与或逻辑,前面已经有介绍。,图,4-31,差动放大器的单端输出差模电压放大倍数测量电路,第4章 电子技术综合设计ppt课件(全),上下两路报时锁存信号分别与1kHz和500Hz的音频信号(

46、20Hz20kHz)相与或来驱动数字喇叭,实现整点报时功能。这里喇叭使用元件SOUNDER,它接收数字信号。,试时,把59分50秒这个报时开始信号直接用高电平取代,这样比较省时。另外实际连接电路时,可用555定时器产生一个1kHz的方波,再经D触发器二分频得到500Hz的方波信号。计时电路的1Hz方波也可由555定时器产生,但由于标准电阻和电容值的选择会带来一些积累误差,也可选用其他更精确的振荡电路来实现。,图4-29是完整的数字钟电路图。,第4章 电子技术综合设计ppt课件(全),图4-29 完整的数字钟电路图,第4章 电子技术综合设计ppt课件(全),4.5,音乐教室控制台,音乐教室控制台

47、并不是数字逻辑电路中很经典的题目,但它主要用了可逆计数器和数据分配器,加强了数字组合逻辑电路中非常重要的两个环节的应用。题目设计要求如下:,音乐教室分多个室,教师和学生不在同一个室,要求教师对学生通过语音进行课堂指导,可任意指定要指导的学生,也可按顺序指导,共有学生40名。,教师所在的屋设有数码显示以显示每个学生的代号(0039),并设有拔码开关,可设置要单个指导的学生代号或轮流指导的初始学生代号。,单个指导时,指导时间由教师决定,轮流指导时时间可调。,轮流指导时,有正序和反序两种方式。正序从,N,到39,再返回,N,;反序从,N,到,N,1,直到00,再返回,N,。,第4章 电子技术综合设计

48、ppt课件(全),4.5.1,核心器件,74LS190,简介,本题目所用到的核心器件是十进制可逆计数器,74LS190(,也可用,4510),。,74LS190,的引脚图如图,4-30,所示。,图,4-30 74LS190,的引脚图,第4章 电子技术综合设计ppt课件(全),CLK,时钟上升沿到来时计数。计数方式有两种,加计数和减计数。当,=0,时,加计数;当,=1,时,减计数。,E,为使能端,低电平有效。,PL,为异步预置数端,低电平时,把,D3,、,D2,、,D1,、,D0,输入端预设的数对应输出到,Q3,、,Q2,、,Q1,、,Q0,中。,TC,和,RCO,都为终端计数输出,前者输出正脉

49、冲,后者输出负脉冲,分别为加计数计到,90,和减计数计到,09,时输出脉冲。,4.5.2,题目分析与设计,本题目采用两片,74LS90,可逆计数器来计,0039,个数,采用四片,74HC154(4-16),译码器作数据分配器,接,40,个发光二极管来模拟学生端收到的信号。本题只进行单向信息传送,如果要实现双向信息传送,即教师也可听到学生弹琴或视唱,则需另加其他电路,这里暂不考虑。,第4章 电子技术综合设计ppt课件(全),1.,计数电路,计数电路是本题目设计的难点和重点,主要包括两位十进制加减计数器的级连、预置数电路中拨码开关的模拟、手动置数和自动加、减计数电路的实现及显示电路的设计。,(1)

50、,计数器的级连,先不考虑预置这部分,把两个,74LS190,连接成同步的,100,进制计数器,即把两个芯片的时钟接在一起,个位的计数终端输出,RCO,接到十位的使能端,E,上,因为一个是,09,或,90,时输出负脉冲,一个是输入低电平有效,如图,4-31,所示。,第4章 电子技术综合设计ppt课件(全),图,4-31,计数器的连接,第4章 电子技术综合设计ppt课件(全),(2),计数方式的连接,两片,74LS190,应具有同样的计数方式。所以应把二者的连接在一起,接到一个两位开关上,当开关接高电平时,减计数;当开关接地时,加计数。,(3),预置数端,预置数端,PL,低电平有效。此题有手动和自

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服