ImageVerifierCode 换一换
格式:DOC , 页数:22 ,大小:801.50KB ,
资源ID:6126174      下载积分:10 金币
验证码下载
登录下载
邮箱/手机:
图形码:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/6126174.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

开通VIP折扣优惠下载文档

            查看会员权益                  [ 下载后找不到文档?]

填表反馈(24小时):  下载求助     关注领币    退款申请

开具发票请登录PC端进行申请。


权利声明

1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4009-655-100;投诉/维权电话:18658249818。

注意事项

本文(实验一--1位全加器电路设计.doc)为本站上传会员【xrp****65】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4009-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

实验一--1位全加器电路设计.doc

1、实验一 1位全加器电路的设计 一、实验目的 1、学会利用Quartus Ⅱ软件的原理图输入方法设计简单的逻辑电路; 2、熟悉利用Quartus Ⅱ软件对设计电路进行仿真的方法; 3、理解层次化的设计方法。 二、实验内容 1、用原理图输入方法设计完成一个半加器电路。并进行编译与仿真。 2、设计一个由半加器构成1位全加器的原理图电路,并进行编译与仿真。 3、设计一个由1位全加器构成4位加法器的原理图电路,并进行编译与仿真。 三、实验步骤 1. 使用Quartus建立工程项目 从【开始】>>【程序】>>【ALtera】>>【QuartusII6.0】打开Quartus软件,界面

2、如图1-1示。 图1-1 Quartus软件界面 在图1-1中从【File】>>【New Project Wizard...】新建工程项目,出现新建项目向导New Project Wizard 对话框如图1-2所示。该对话框说明新建工程应该完成的工作。 在图1-2中点击NEXT 进入新建项目目录、项目名称和顶层实体对话框,如图1-3 所示,顶层实体名与项目名可以不同,也可以不同。输入项目目录如E:\0512301\ first、工程项目名称和顶层实体名同为fadder。 图1-2 新建工程向导说明对话框

3、 图1-3 新建工程目录、项目名、顶层实体名对话框 接着点击NEXT 进入新建添加文件对话框如图1-4所示。这里是新建工程,暂无输入文件,直接点击NEXT 进入器件选择对话框如图1-5所示。这里选择Cyclone系列的EP1C6Q240C8。 图1-4 新建添加文件对话框 图1-5器件选择对话框 点击NEXT 进入添加第三方EDA开发工具对话框如图1-6所示。 图1-6 添加第三方EDA开发工具对话框 本实验只利用Quartus集成环境

4、开发,不使用其它EDA开发工具,直接点击NEXT 进入工程信息报告对话框如图1-7所示。点击Finish 完成新建工程项目的建立如图1-8示。 图1-7工程信息报告对话框 图1-8工程项目建立完成界面 2、新建半加器原理图文件 在图1-8中从【File】>>【New.】打开新建文件对话框如图1-9所示。选择Block Diaoram/Schematic File按 OK 按钮建立图形设计文件。缺省名为Block1.bdf如图1-10所示。 图1-9 新建文件对话框

5、 图1-10 新建Block1.bdf界面 在Block1.bdf窗口中任意处双击,弹出添加元件符号对话框图,这里先选择一个与门如图1-11所示。 图1-11 添加元件符号对话框 单击OK 。与门符号被附在鼠标指针上,在Block1.bdf窗口中适当位置点击一下,放置该符号。按ESC 键后,完成一次元件的放置,再选择与放置其它元件和引脚,双击引脚符号在弹出的对话窗口中可改变其名称。元件和引脚放置完成后进行连线,连线时,当鼠标位于一个符号引脚上或图表模块边沿时连线工具变为十字形,移动鼠标,选择开始点,按住左键拖动鼠标至结束点放开。从而完成半加器电路的设

6、计,如图1-12所示。 图1-12 半加电路原理图 点击保存bdf文件,接受默认的路径和文件类型,文件名改为hadder.。默认Add file to current project选项选中。如图所示1-13所示, 图1-13 将bdf文件存盘对话框 3、 编译综合,生成半加器模块符号 如图1-14,在Project Navigator窗口的File标签中的hadder.bdf文件单击右键,在弹出的菜单中点击Set as Top-Level Entity,将hadder.bdf文件设置为顶层实体。 图1-

7、14 将文件设置为顶层实体 选择【Processing】>>【Start Compilation】或用编译快捷图标进行全程编译。若有错误,根据信息窗口提示找出并更正错误,直至编译成功为止。如图1-15所示。 图1-15 编译成功窗口 在图1-15窗口中,单击确定 进入编译报告窗口,可查看编译报告、综合报告、适配报告、时序分析报告等。本实验暂不分析此报告。 如图1-16,选择【File】>>【Creat/Update】>>【Creat Symbol FILes for Current file】将设计好的半加器原理图文件生成一个模块符号文件hadder.bsf。 4、创

8、建全加器原理图文件并进行编译综合 从【File】>>【New.】打开新建文件对话框,选择Block Diaoram/Schematic File再新建一个全加器顶层原理图文件。在新建原理图窗口中任意处双击,弹出添加元件符号对话框,在Project目录下,选择hadder ,窗口中出现一个大的符号,如图1-17就是半加器原理图生成的模块符号。 图1-17添加模块符号对话框 添加两个半加器模块符号,再添加一个或门和输入输出引脚,完成全加器电路的设计如图1-18所示。 图1-18 全加器电路图 点击保存,文件名为fadder.bdf,再将fadder.bdf置为

9、顶层,进行全程编译,直至编译成功。如图1-19、1-20所示。 图1-19 将fadder.bdf置为顶层对话框 图1-20 编译成功对话框 5、建立全加器仿真文件 点击新建按钮,出现新建文件对话框如图1-21所示,选择others>>Vector Waveform File,出现仿真文件编辑界面如图1-22所示。 图1-21 新建仿真文件对话框 图1-22仿真编辑窗口 选择【Edit】>>【End time】出现设置仿真时间长度对话框如图1-23所示,如可设为10us,单击OK结束设置

10、 图1-23 设置仿真时间长度对话框 选择【Edit】>>【Grid Size】出现设置仿真网格对话框如图1-24所示,如可设为100ns,单击OK结束设置。 图1-24设置仿真网格对话框 在图1-22中Name下方空白区域右击出现操作菜单,选择Insert Node or Bus,弹出添加节点或总线对话框如图1-25所示, 图1-25添加节点或总线对话框 选择Node Finder出现查找节点对话框如图1-26所示。在Filter栏中选择Pins:all,在

11、Look in栏中选择Fadder,点击List按钮。出现节点列表选择对话框如图1-27所示。点击中间全选按钮>> 再点击OK ,所示节点被加到波形编辑窗口如图1-28所示。 图1-26 节点查找对话框 图1-27 节点列表对话框 图1-28添加节点后的波形编辑窗口 分别选择节点ain,bin,cin,利用波形编辑按钮设置节点的输入波形如图1-29所示,并保存波形文件为fadder.vwf。 图1-29节点输入波形设置 选择【Assignments】>>【Setting】在弹出窗口的Category下单击Simultor setting,出现Simultor

12、 setting对话框,在Simultor input栏中设置仿真文件路径指向fadder.vwf如图1-30所示,单击OK结束设置。 图1-30仿真波形设置 选择【Processing】>>【Start simulation】或用快捷按钮进行波形仿真。仿真成功后,生成全加器的仿真波形如图1-31所示 图1-31 全加器的仿真波形 6、引脚锁定 选择【Assignments】>>【Assignment Editor】在弹出的分配管脚对话窗口中的Category栏中Pin,在To栏中双击选择端口名称,在Location栏中输入相应的管脚,如图1-32所示。设置完成后保存,然

13、后关闭该对话框。 图1-32 分配管脚对话窗口 选择【Assignments】>>【Device】,在出现的Device对话框中点击Device&Pin Options,出现Device&Pin Options对话框,选择Unused Pins标签将未使用管脚设置为高阻输入,如图1-33所示。 图1-33 未使用管脚设置 7、编程下载 将fadder.bdf文件设置为顶层,重新进行全程编译,直至编译成功。 用下载电缆将计算机与FPGA主板上JATG口连接,选择【Tools】>>【Programmer】或点击工具栏中的编程快捷按钮打开编程器窗口并自动打开配置文件fadd

14、er.sof,选中Program/Confiure,如图1-34所示。单击Start按钮开始进行下载配置,直至配置成功。 8、观察实验结果 实验任务二、全加器VHDL语言的输入方法。 1、 新建工程项目 (同上) 2、 新建半加器文本文件,并进行全程编译 从【File】>>【New.】打开新建文件对话框如图1-35所示。选择Vhdl file按 OK 按钮建立文本设计文件。缺省名为Vhdl1.vhd如图1-36所示。输入VHDL文本文件如图1-37示,并保存名为hadder.vhd,将hadder.vhd文件设置为顶层,并进行编译。方法同上。 3、 新建VHDL文本文件,名为fadder.vhd,并进行全程编译。方法同上。 4、 建立全加器仿真文件,方法同上。 5、 引脚锁定与编程下载,方法同上。 6、 观察实验结果 实验任务三、四位全加器的原理图输入编译仿真与编程下载 22

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4009-655-100  投诉/维权电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服