ImageVerifierCode 换一换
格式:DOC , 页数:29 ,大小:3.31MB ,
资源ID:6096886      下载积分:10 金币
快捷注册下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/6096886.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

开通VIP折扣优惠下载文档

            查看会员权益                  [ 下载后找不到文档?]

填表反馈(24小时):  下载求助     关注领币    退款申请

开具发票请登录PC端进行申请

   平台协调中心        【在线客服】        免费申请共赢上传

权利声明

1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。

注意事项

本文(六位显示数字中系统设计.doc)为本站上传会员【a199****6536】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4009-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

六位显示数字中系统设计.doc

1、 课程设计说明书 题目: 六位显示数字中系统设计 成 绩: 时间: 2013 年 5 月 30 日至 2013 年 6 月 1 日 25 摘要 数字钟是现代计时器,也可用作时间控制的时钟源。数字钟具有走时准,显示直观,款式新颖,附加功能多等优点深受大家喜欢。设计一个可以走时的数字钟。由于数字集成电路的发展和广泛应用,使得数字钟的精度远远超过老式钟表,钟表的数字化给人们生产生活带来了极大方便,而且

2、大大扩展了钟表原来的功能。如自动报时,定时广播等,所有这些都是以钟表数字化为基础的。因此研究数字钟及扩大其应用,有着非常现实的积极意义。 数字钟是一种用数字电路实现时,分,秒的计时装置,与机械式时钟更具有准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到广泛使用。数字钟从原理上讲是一种典型的数字电路,其中包含了组合逻辑电路。因此,我们这次设计与制作数字钟,就是为了了解数字钟的原理,从而学会制作数字钟。而且通过数字钟的制作进一步了解各种在制作中用到的中小规模的集成电路的作用及其使用方法。且由于数字钟包括组合逻辑电路,通过它进一步学习与掌握组合逻辑电路的原理和使用方法,学会运用仿真软件p

3、roteus等。用CC4518双四位BCD同步加计数设计60进制,24进制计数器以实现60秒,60分,24小时归零的计数电路。CD4518为双位计数器,所以每个计数器分为十位和个位两部分,当秒计数到60是向分计数器进位同时秒计数器清零,分计数器向时计数器进位工作原理同分计数器,当时计数器计数到24时归零。利用CD4511七段译码驱动及共阴极数码管使电路得以显示。 关键词:CD4518 CD4511 数字钟 proteus Abstract Digital clock is the timer control, can

4、 also be used as a time clock source. Digital clock has left, intuitive display, novel style, additional features many advantages by everyone likes. The design of a digital clock can go. Due to the development of digital integrated circuits and widely used, making digital clock accuracy far more tha

5、n the old clock, digital clocks to the production and life of the people has brought great convenience, but also greatly expanded the clock and watch the original function. Such as automatic timing, timing broadcast, all of these are based on digital watches. Therefore the research of digital clock

6、and expands its application, has a positive meaning very realistic. Digital clock is a digital circuit implementation, points, a timing device of seconds, and the mechanical clock has more accuracy and intuitive, and no mechanical devices, has a longer service life, so it has been widely used. Digi

7、tal clock from the principle of speaking is a typical digital circuit, which includes the combinational logic circuit. Therefore, we design and manufacture of digital clock, is to understand the principle of the digital clock, in order to learn to produce a digital clock. And through the production

8、of digital clock integrated circuit further understanding the role of small and medium-sized variety used in the production of and use method thereof. And because the digital clock comprises a combinational logic circuit, through which further study and master the principle of combinational logic ci

9、rcuit and method of use, learn to use simulation software proteus. Using the CC4518 dual four bit BCD synchronization and counting design 60 hexadecimal, 24 hexadecimal counter for 60 seconds, 60 minutes, 24 hour zero circuit. CD4518 is double counters, and each counter is divided into ten and a bit

10、 part two, when seconds count to 60 is to carr the seconds counter reset counter, counter points to carry the work principle of the counter with counter, when the counter counts to 24 zero. Using the CD4511 seven segment decoder driver and common cathode led the circuit to display. Keywords: CD4518

11、 CD4511 digital clock proteus 目 录 第一章 绪论 1 1.1 数字电子技术课程设计概要 1 1.2 设计任务与要求 2 第三章 设计简介及设计方案论述 9 3.1 基本设计思路 9 3.2 设计方案论述 10 第四章 详细设计 11 4.1 秒脉冲的产生 11 4.2 时钟显示电路设计 11 第五章 软件仿真及硬件调试 13 5.1硬件调试(1) 13 5.2硬件调试(2) 15 结语 16 致 谢 16 参考文献 17 附录: 17 第一章 绪论 1.1 数字电子技

12、术课程设计概要 1.1.1 数字电子课程设计的目的与意义 数字电子技术是一门实践性很强的课程,加强工程训练,特别是技能的培养,对于培养工程人员的素质和能力具有十分重要的作用。在电子信息类本科教学中,课程设计是一个重要的实践环节,它包括选择课题、电子电路设计、组装、调试和编写总结报告等实践内容。 通过课程设计要实现以下两个目标:一、学生初步掌握电子线路的设计、组装及调试方法。即学生根据设计要求,查阅文献资料,收集、分析类似电路的性能,并通过组装调试等实践活动,使电路达到性能要求;二、课程设计为后续的毕业设计打好基础。毕业设计是系统的工程设计实践,而课程设计的着眼点是让学生开

13、始从理论学习的轨道上逐渐引向实际方面,运用已学过的分析和设计电路的理论知识,逐步掌握工程设计的步骤和方法,同时,课程设计报告的书写,为今后从事技术工作撰写科技报告和技术资料打下基础。 1.1.2 数字电子技术课程设计的方法和步骤 电子电路设计方法 在设计一个电子电路系统时,首先必须明确系统的设计任务,根据任务进行方案选择, 然后对方案中的各部分进行单元电路的设计、参数计算和器件选择,最后将各部分连接在 一起,画出一个符合设计要求的系统电路图。 一、明确系统的设计任务要求 对系统的设计任务进行具体分析,充分了解系统的性能、指标、内容及要求,以便明 确系统应完成的任务。

14、 二、方案选择 把系统要完成的任务分解为若干个单元电路,并画出一个能表示各单元功能的整机原 理框图。 方案选择的重要任务是根据掌握的知识和资料,针对系统提出的任务、要求和条件, 完成系统的功能设计。在此过程中要敢于探索,勇于创新,争取方案的设计合理、可靠、 经济、功能齐全、技术先进。并且对方案要不断进行可行性和优缺点的分析,最后设计出 一个完整框图。 三、单元电路的设计、参数计算和器件选择 根据系统的指标和功能框图,明确各部分任务,进行各单元电路设计、参数计算和器 件选择。 1.单元电路的设计 单元电路是整机的一部分,只有把单元电路设计好才能提高整机设计水平

15、 每个单元电路设计前都需明确本单元电路的任务,详细拟订出单元电路的性能指标, 与前后级之间的联系,分析电路的组成形式。具体设计时,可以模仿成熟的先进的电路, 也可以创新或改进,但都必须保证性能要求。而且,不仅单元电路本身要求设计合理,各 单元电路间也要互相配合,注意各部分的输入、输出信号和控制信号的关系。 2.器件选择 (1)电阻元件的选择注意功耗、阻值是否满足要求。 (2) 集成电路的选择根据电路功能、性能指标选择集成电路。注意集成电路的功耗、电源电压、工作速度是否满足设计要求。 (3) 选择集成块原件时要注意检查引脚是否损坏’原件是否能够正常工作。 通过查阅有关设计手册

16、进行元器件的选择。 四、电路图的绘制 电路图通常是在系统框图、单元电路设计、参数计算和器件选择的基础上绘制的,它 是电路组装、调试和维修的依据。绘制电路图时,注意以下几点: (1) 元器件布局合理、排列均匀、图面清晰、便于阅读。 (2) 注意信号流向。一般从输入端或信号源开始,由左至右或上至下按信号的流向 依次画出各单元电路,而反馈通路的信号流向则与此相反。 (3) 图形符号标准,适当标注。 (4) 连线应为直线,尽量少交叉和折弯。 1.2 设计任务与要求 1.2.1 数字钟的设计目的 1. 掌握数字电子钟的设计方法; 2. 掌握常用数字集成电路

17、的功能和使用。 1.2.2 数字钟的设计要求 1. 时钟显示功能,能够十进制显示“时”、“分”、“秒”; 2 具有快速校准时间的功能。 3 Protenus 软件 3.1 Proteus概述 Proteus ISIS是英国Labcenter公司开发的电路分析与实物仿真软件。它运行于Windows操作系统上,可以仿真、分析(SPICE)各种模拟器件和集成电路,该软件的特点是:①实现了单片机仿真和SPICE电路仿真相结合。具有模拟电路仿真、数字电路仿真、单片机及其外围电路组成的系统的仿真、RS232动态仿真、I2C调试器、SPI调试器、键盘和LCD系统仿

18、真的功能;有各种虚拟仪器,如示波器、逻辑分析仪、信号发生器等。②支持主流单片机系统的仿真。目前支持的单片机类型有:68000系列、8051系列、AVR系列、PIC12系列、PIC16系列、PIC18系列、Z80系列、HC11系列以及各种外围芯片。③提供软件调试功能。在硬件仿真系统中具有全速、单步、设置断点等调试功能,同时可以观察各个变量、寄存器等的当前状态,因此在该软件仿真系统中,也必须具有这些功能;同时支持第三方的软件编译和调试环境,如Keil C51 uVision2等软件。④具有强大的原理图绘制功能。总之,该软件是一款集单片机和SPICE分析于一身的仿真软件,功能极其强大。 3.1.1

19、 功能特点 Proteus软件具有其它EDA工具软件(例:multisim)的功能。这些功能是:   1.原理布图   2.PCB自动或人工布线   3.SPICE电路仿真   革命性的特点   1.互动的电路仿真   用户甚至可以实时采用诸如RAM,ROM,键盘,马达,LED,LCD,AD/DA,部分SPI器件,部分IIC器件。   2.仿真处理器及其外围电路   可以仿真51系列、AVR、PIC、ARM、等常用主流单片机。还可以直接在基于原理图的虚拟原型 上编程,再配合显示及输出,能看到运行后输入输出的效果。配合系统配置的虚拟逻辑分析仪、示波器等,Proteus建

20、立了完备的电子设计开发环境. 3.1.2 智能原理图设计   丰富的器件库:超过27000种元器件,可方便地创建新元件;   智能的器件搜索:通过模糊搜索可以快速定位所需要的器件;   智能化的连线功能:自动连线功能使连接导线简单快捷,大大缩短绘图时间;   支持总线结构:使用总线器件和总线布线使电路设计简明清晰;   可输出高质量图纸:通过个性化设置,可以生成印刷质量的BMP图纸,可以方便地供WORD、POWERPOINT等多种文档使用。 完善的电路仿真功能  ProSPICE混合仿真:基于工业标准SPICE3F5,实现数字/模拟电路的混合仿真;   超过2700

21、0个仿真器件:可以通过内部原型或使用厂家的SPICE文件自行设计仿真器件,Labcenter也在不断地发布新的仿真器件,还可导入第三方发布的仿真器件;   多样的激励源:包括直流、正弦、脉冲、分段线性脉冲、音频(使用wav文件)、指数信号、单频FM、数字时钟和码流,还支持文件形式的信号输入;   丰富的虚拟仪器:13种虚拟仪器,面板操作逼真,如示波器、逻辑分析仪、信号发生器、直流电压/电流表、交流电压/电流表、数字图案发生器、频率计/计数器、逻辑探头、虚拟终端、SPI调试器、I2C调试器等;   生动的仿真显示:用色点显示引脚的数字电平,导线以不同颜色表示其对地电压大小,结合动态器件(如

22、电机、显示器件、按钮)的使用可以使仿真更加直观、生动;   高级图形仿真功能(ASF):基于图标的分析可以精确分析电路的多项指标,包括工作点、瞬态特性、频率特性、传输特性、噪声、失真、傅立叶频谱分析等,还可以进行一致性分析; 单片机协同仿真功能  支持主流的CPU类型:如ARM7、8051/52、AVR、PIC10/12、PIC16、PIC18、PIC24、dsPIC33、HC11、BasicStamp、8086、MSP430等,CPU类型随着版本升级还在继续增加,如即将支持CORTEX、DSP处理器;   支持通用外设模型:如字符LCD模块、图形LCD模块、LED点阵、LED七段显示模

23、块、键盘/按键、直流/步进/伺服电机、RS232虚拟终端、电子温度计等等,其COMPIM(COM口物理接口模型)还可以使仿真电路通过PC机串口和外部电路实现双向异步串行通信;   实时仿真:支持UART/USART/EUSARTs仿真、中断仿真、SPI/I2C仿真、MSSP仿真、PSP仿真、RTC仿真、ADC仿真、CCP/ECCP仿真;   编译及调试:支持单片机汇编语言的编辑/编译/源码级仿真,内带8051、AVR、PIC的汇编编译器,也可以与第三方集成编译环境(如IAR、Keil和Hitech)结合,进行高级语言的源码级仿真和调试; 实用的PCB设计平台  原理图到PCB的快速通道:

24、 原理图设计完成后,一键便可进入ARES的PCB设计环境,实现从概念到产品的完整设计;   先进的自动布局/布线功能:支持器件的自动/人工布局;支持无网格自动布线或人工布线;支持引脚交换/门交换功能使PCB设计更为合理;   完整的PCB设计功能:最多可设计16个铜箔层,2个丝印层,4个机械层(含板边),灵活的布线策略供用户设置,自动设计规则检查,3D 可视化预览; 多种输出格式的支持:可以输出多种格式文件,包括Gerber文件的导入或导出,便利与其它PCB设计工具的互转(如protel)和PCB板的设计和加工。 3.2 proteus ISIS的原理图设计与仿真 3.2.1 p

25、rotues 7 prfessional界面介绍 3.2.2 数字钟仿真流程 1) 添加元器件到列表中:要用到的原件有:CD4511 CD4518 74LS08 7SEG-BCD“地” CLOCK 。 单击“p”按钮,出现挑选元件的对话框 在对话框的keywords中逐个输入要选取的器件,列如CD4518得到如下结果: 单击OK,关闭对话框这时元件列表中列出 4518,最终结果: 2)放置元器件:在元件列表中左键选取CD4518,在原理图编辑窗口中单击右键,CD4518就被放置到编辑窗口中,同样放置其它原器件。如下图所

26、示: 添加“地”:左键选择工具栏中的 图标,出现: 左键选择 GROUND,并在院里编辑窗口中左击,出现 图标。 3)连线 编辑窗口如图所示: 4)仿真 单击开始仿真 第三章 设计简介及设计方案论述 3.1 基本设计思路 小时电路图 分秒电路图 图2-1 数字电子钟原理框图 数字电子钟原理如 图2-1 所示。一个具有计时、校时、报时、显示等基本功能的数字钟主要由振荡器、分频器、计数器、译码器、显示器、校时电路

27、报时电路等七部分组成。石英晶体振荡器产生的信号经过分频器得到秒脉冲,秒脉冲送入计数器计数,计数结果通过“时”、“分”、“秒”译码器译码,并通过显示器显示时间。 3.2 设计方案论述 石英晶体振荡器和分频器产生稳定的校时信号(2Hz)和“秒”计时信号(1Hz)。对“秒”计时信号进行60 进制计数,形成“分”计时信号和秒计数值;再对“分”计时信号进行60 进制计数,形成“时”计时信号和分计数值;进一步对“时”计时信号进行24 进制计数得到时计数值。秒计数值、分计数值和时计数值译码显示时间。 第四章 详细设计 4.1 秒脉冲的产生 脉冲发生器是数字

28、钟的核心部分,它的精度和稳定度决定了数字钟的质量,我们选用书店实验室的脉冲作为脉冲输出,这有很多红啊出,1:脉冲的输入稳定。2:脉冲可以根据频率不同随时调节不同的频率。3:脉冲有多种选择方式。 4.2 时钟显示电路设计 4.2.1 秒计数、译码及显示部分的设计 4-2 秒计数译码电路 秒计数器为M=60的计数器,即显示00~59,采用中规模集成电路双十进制计数器至少需要2片,因为10 < M < 100。它的个位为十进制,十位为六进制。本电路采用两片74LS4511实现。当个位计数至1010时,通过 74LS08 二输入与非门连至清零端达到清零,当达到0000

29、时,产生上升脉冲送给十位。十位计数至0110时清零。 4.2.2 分计数、译码及显示部分的设计 图4-3 分计数译码电路 分计数器同秒计数器一样为M=60的计数器,即显示00~59,采用中规模集成电路双十进制计数器至少需要2片,因为10 < M < 100。它的个位为十进制,十位为六进制。本电路采用两片74LS4511实现。当秒计数器十位计数至0110时清零,达到0000时产生上升沿脉冲送入分计数器的个位开始计数。当个位计数至1010时清零产生上升脉冲送给十位。十位计数至0110时继续清零。 4.2.3 时计数、译码及显示部分的设计 图

30、4-4 时计数译码电路 时为二十四进制计数器,显示为00~23,个位仍为十进制,而十位为三进制,但当十进位计到2,而个位计到4时清零,就为二十四进制了。时计数进位类似于分和秒。译码器都使用HD74LS4518 链至74LS08的另一输入端即可,这样即可实现变时功能。 第五章 软件仿真及硬件调试 5.1硬件调试(1) 分秒电路硬件 小时硬件电路图 5.2硬件调试(2) 时分秒调 组合调试图 结论:本次实验基本达到了老师的要求,实现了数字钟的时钟显示功能。 结语 在数字钟的开发过程中,受到的阻力很大

31、刚开始是整体的模块划分问题,因为在设计的时候,没有考虑周全系统的可扩展行,导致开始开发时发现很多地方需要重构。但经过和组员讨论后,采用了大家的建议,分清楚各个模块,考虑清楚系统的扩展性,这才使得后面的工作可以顺利进行。接着遇到的问题是代码的统一性问题,比如代码规范,枚举类型的统一等。功夫不负有心人,经过大家的努力,再加上大家的热情,最后还是解决了这个问题。最后是整合的问题,因为每个人负责的模块和别的模块联系较小,大家只顾着开发自己的模块,所以在整合的时候,其他模块要进行的一些配置等问题都出来了,但是组员们都非常的耐心,各自帮助别人进行配置。虽然我们组有三人之多,但从开始开发到结束,大家都和睦

32、地走过来了,而且互相学习的氛围使得大家的能力都得到了很大的提升。 在内核的开发过程中,让我明白了要懂得询问,懂得交流,懂得查阅。身边每个人,每样事物都可以给你启发。比如,在我不解怎么测量内存时,询问了广州大学的一位同学,他建议我去看核心编程,而且还给我讲解核心编程的各个章节,这给我后面的开发起到了很大的推动作用。又比如,经常上百度、Google,你会搜索到很多很有用的知识。当然,学校的资源更是丰富。 总之,要注意的事情很多,要学的东西也很多,只有耐心走下去,最终还是可以走到终点。 致 谢 在设计过程中遇到了很多困难。在此特别感谢司慧玲老师的指导。从选定课题到完成项目和论文,郑老师

33、一直关心项目设计和论文写作进度,细心地指出设计的不合理之处和待改善之处,提出最优设计方案建议,并且认真地给我修改论文。司慧玲老师诲人不倦的工作作风,一丝不苟的工作态度,严肃认真的治学风格给我留下深刻的影响,值得我永远学习。在此,谨向导师郑琦老师致以崇高的敬意和衷心的感谢! 我还要向组员致谢,感谢各位对我的指导和鼓励,如果不是我们的团结合作,我们同样不可能做出这样的成绩。在这次设计中我深深的知道团队精神是多么重要,令合作项目得以顺利进行。 在设计期间,感谢学院领导和老师提供的帮助,我从他们身上学到了很多专业知识与为人处事的道理,树立了正确的人生价值观,培养了科学严谨的治学态度。感谢同学对我的

34、关心和照顾,班集体、年级集体、学院集体、学校集体都给了我自豪感和归属感。 最后,谨向本论文所参阅的所有文献资料的编著者表示谢意,您们的工作为本项目奠定了基础。 参考文献 【1】 《电子技术基础》课程设计指导书,山东工商学院,2006年 【2】 《数字电路与逻辑设计实验及应用》,毛期俭主编,人民邮电出版社 2005年 【3】 《电子技术基础》数字部分,康华光主编,高等教育出版社,2005 年 【4】 百度网站 【5】 维库电子市场网www.dzsc. 附录: 其功能介绍如下:     BI:4脚是消隐输入控制端,当BI=0 时,不管其

35、它输入端状态如何,七段数码管均处于熄灭(消隐)状态,不显示数字。     LT:3脚是测试输入端,当BI=1,LT=0 时,译码输出全为1,不管输入 DCBA 状态如何,七段均发亮,显示“8”。它主要用来检测数码管是否损坏。     LE:锁定控制端,当LE=0时,允许译码输出。 LE=1时译码器是锁定保持状态,译码器输出被保持在LE=0时的数值。     A1、A2、A3、A4、为8421BCD码输入端。     a、b、c、d、e、f、g:为译码输出端,输出为高电平1有效。   CD4511的内部有上拉电阻,在输入端与数码管笔段端接上限流电阻就可工作。 1. CD4511的

36、引脚 CD4511具有锁存、译码、消隐功能,通常以反相器作输出级,通常用以驱动LED。其引脚图如3-2所示。 各引脚的名称:其中7、1、2、6分别表示A、B、C、D;5、4、3分别表示LE、BI、LT;13、12、11、10、9、15、14分别表示 a、b、c、d、e、f、g。左边的引脚表示输入,右边表示输出,还有两个引脚8、16分别表示的是VDD、VSS。 2. CD4511的工作原理 CD4511的工作真值表如表3-2 锁存功能 译码器的锁存电路由传输门和反相器组成,传输门的导通或截止由控制端LE的电平状态。当LE为“0”电平导通,TG2截止;当LE为“1”电平时,

37、TG1截止,TG2导通,此时有锁存作用。如图3-3 (3)译码 CD4511译码用两级或非门担任,为了简化线路,先用二输入端与非门对输入数据B、C进行组合,得出、、、四项,然后将输入的数据A、D一起用或非门译码。 (4)消隐BI 为消隐功能端,该端施加某一电平后,迫使B端输出为低电平,字形消隐。消隐控制电路如图3-4所示。 消隐输出J的电平为J= =(C+B)D+BI如不考虑消隐BI项,便得J=(B+C)D据上式,当输入BCD代码从1010---1111时,J端都为“1”电平,从而使显示器中的字形消隐。 8421 BCD 码对应的显示见下图: 输         入 输

38、         入 输         出 LE BI LI D C B A a b c d e f g 显示 X X 0 X X X X 1 1 1 1 1 1 1 8 X 0 1 X X X X 0 0 0 0 0 0 0 消隐 0 1 1 0 0 0 0 1 1 1 1 1 1 0 0 0 1 1 0 0 0 1 0 1 1 0 0 0 0 1 0 1 1 0 0 1 0 1 1 0 1 1 0 1

39、 2 0 1 1 0 0 1 1 1 1 1 1 0 0 1 3 0 1 1 0 1 0 0 0 1 1 0 0 1 1 4 0 1 1 0 1 0 1 1 0 1 1 0 1 1 5 0 1 1 0 1 1 0 0 0 1 1 1 1 1 6 0 1 1 0 1 1 1 1 1 1 0 0 0 0 7 0 1 1 1 0 0 0 1 1 1 1 1 1 1 8 0 1 1 1 0 0 1 1 1

40、 1 0 0 1 1 9 0 1 1 1 0 1 0 0 0 0 0 0 0 0 消隐 0 1 1 1 0 1 1 0 0 0 0 0 0 0 消隐 0 1 1 1 1 0 0 0 0 0 0 0 0 0 消隐 0 1 1 1 1 0 1 0 0 0 0 0 0 0 消隐 0 1 1 1 1 1 0 0 0 0 0 0 0 0 消隐 0 1 1 1 1 1 1 0 0 0 0 0 0 消隐

41、1 1 1 X X X X 锁        存 锁存 表3-2 CD 4511的真值表 CD4511是一个用于驱动共阴极 LED (数码管)显示器的 BCD 码—七段码译码器,特点:具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路能提供较大的拉电流。可直接驱动LED显示器。 CD4511 是一片 CMOS BCD—锁存/7 段译码/驱动器,引脚排列如图 2 所示。其中a b c d 为 BCD 码输入,a为最低位。LT为灯测试端,加高电平时,显示器正常显示,加低电平时,显示器一直显示数码“8”,各笔段都被点亮,以检查显示器是否有故障。BI为消隐

42、功能端,低电平时使所有笔段均消隐,正常显示时, B1端应加高电平。另外 CD4511有拒绝伪码的特点,当输入数据越过十进制数9(1001)时,显示字形也自行消隐。LE是锁存控制端,高电平时锁存,低电平时传输数据。a~g是 7 段输出,可驱动共阴LED数码管。另外,CD4511显示数“6”时,a段消隐;显示数“9”时,d段消隐,所以显示6、9这两个数时,字形不太美观 图3是 CD4511和CD4518配合而成一位计数显示电路,若要多位计数,只需将计数器级联,每级输出接一只 CD4511 和 LED 数码管即可。所谓共阴 LED 数码管是指 7 段 LED 的阴极是连在一起的,在应用中应接地。限流

43、电阻要根据电源电压来选取,电源电压5V时可使用300Ω的限流电阻。 用CD4511实现LED与单片机的并行接口方法如下图: 其功能介绍如下: BI:4脚是消隐输入控制端,当BI=0 时,不管其它输入端状态如何,七段数码管均处于熄灭(消隐)状态,不显示数字。 LT:3脚是测试输入端,当BI=1,LT=0 时,译码输出全为1,不管输入 DCBA 状态如何,七段均发亮,显示“8”。它主要用来检测数码管是否损坏。 LE:锁定控制端,当LE=0时,允许译码输出。 LE=1时译码器是锁定保持状态,译码

44、器输出被保持在LE=0时的数值。 A1、A2、A3、A4、为8421BCD码输入端。 a、b、c、d、e、f、g:为译码输出端,输出为高电平1有效。 CD4511具有锁存、译码、消隐功能,通常以反相器作输出级,通常用以驱动LED。其引脚图如3-2所示。 各引脚的名称:其中7、1、2、6分别表示A、B、C、D;5、4、3分别表示LE、BI、LT;13、12、11、10、9、15、14分别表示 a、b、c、d、e、f、g。左边的引脚表示输入,右边表示输出,还有两个引脚8、16分别表示的是VDD、VSS。 消隐输出J

45、的电平为 J==(C+B)D+BI 如不考虑消隐BI项,便得J=(B+C)D 据上式,当输入BCD代码从1010---1111时,J端都为“1”电平,从而使显示器中的字形消隐。 CD4518 说明 CD4518是一个同步加计数器,在一个封装中含有两个可互换二/十进制计数器,其功能引脚分别为1~7和9~{15}.该CD4518计数器是单路系列脉冲输入(1脚或2脚;9脚或10脚),4路BCD码信号输出(3脚~6脚;{11}脚~{14}脚)。 CD4518控制功能:CD4518有两个时钟输入端CP和EN,若用时钟上升沿触发,信号由CP输入,此时EN端为高电平(1),若用时钟

46、下降沿触发,信号由EN输入,此时CP端为低电平(0),同时复位端Cr也保持低电平(0),只有满足了这些条件时,电路才会处于计数状态.否则没办法工作。 将数片CD4518串行级联时,尽管每片CD4518属并行计数,但就整体而言已变成串行计数了。需要指出,CD4518未设置进位端,但可利用Q4做输出端。有人误将第一级的Q4端接到第二级的CP端,结果发现计数变成“逢八进一”了。原因在于Q4是在CP8作用下产生正跳变的,其上升沿不能作进位脉冲,只有其下降沿才是“逢十进一”的进位信号。正确接法应是将低位的Q4端接高位的EN端,高位计数器的CP端接USS。 CD4518是一个双BCD同步加计数

47、器,由两个相同的同步4级计数器组成。 CD4518引脚功能(管脚功能)如下: 1,9 1CP、2CP:时钟输入端。 7,15 1CR、2CR:清除端。 2,10 1EN、2EN:计数允许控制端。 3,4,5,6 1Q0~1Q3:计数器输出端。 11,12,13,4 2Q0~2Q3:计数器输出端。 16 Vdd:正电源。 8 Vss:地。 1. 面包板内部结构图 面包板右边一列上五组竖的相通,下五组竖的相通,面包板的左边上下分四组,每组中X,Y列(0-15相通,16-40相通,41-55

48、相通,ABCDE相通,FGHIJ相通,E和F之间不相通. 4、6个功能块电路图 一个CD4511和一个LED数码管连接成一个CD4511驱动电路,数码管可从0---9显示,以次来检查数码管的好坏。 图1 4511驱动电路 利用一块4518,一块74HC08连接成一个六十进制计数器,电路在脉冲的作用下数码管从0—9显示,见附图2. 图2 4518连接成六十进制计数器 利用一块CD4518,一块74HC08连接成一个二十四进制计数器见附图3. 图3 4518二十四进制计数器 利用两个六十进制的电路合成一个双六十进制电路,两个六十进制之间有进位,见附图4. 图4 双六十进制电路 利用两个六十进制和一个十二进制连接成一个时,分,秒都会进位的电路总图,见附图5. 图5 时,分,秒的进位连接图 总接线元件布局简图,见附图6

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2026 宁波自信网络信息技术有限公司  版权所有

客服电话:0574-28810668  投诉电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服