ImageVerifierCode 换一换
格式:DOC , 页数:13 ,大小:302KB ,
资源ID:6021608      下载积分:10 金币
快捷注册下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/6021608.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

开通VIP折扣优惠下载文档

            查看会员权益                  [ 下载后找不到文档?]

填表反馈(24小时):  下载求助     关注领币    退款申请

开具发票请登录PC端进行申请

   平台协调中心        【在线客服】        免费申请共赢上传

权利声明

1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。

注意事项

本文(各种电平的匹配等.doc)为本站上传会员【pc****0】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4009-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

各种电平的匹配等.doc

1、LVDS、PECL和CML介绍 2009-05-14 14:04:59|  分类: 默认分类 |  标签: |字号大中小 订阅 标签: 无标签 【转】LVDS、PECL和CML介绍 LVDS、PECL和CML介绍 2007-10-29 10:28 摘要:随着高速数据传输业务需求的增加,如何高质量的解决高速IC芯片间的互连变得越来越重要。低功耗及优异的噪声性能是有待解决的主要问题。芯片间互连通常有三种接口:PECL (Positive Emitter-Coupled Logic)、LVDS (Low-Voltage Differential Signals)、CML (Curr

2、ent Mode Logic)。在设计高速数字系统时,人们常会遇到不同接口标准芯片间的互连,为解决这一问题,我们首先需要了解每一种接口标准的输入输出电路结构,由此可以知道如何进行直流偏置和终端匹配。本文介绍了高速通信系统中PECL、CML和LVDS之间相互连接的几种方法,并给出了Maxim产品的应用范例。 1 摘要 随着高速数据传输业务需求的增加,如何高质量的解决高速IC芯片间的互连变得越来越重要。低功耗及优异的噪声性能是有待解决的主要问题。芯片间互连通常有三种接口:PECL (Positive Emitter-Coupled Logic)、LVDS (Low-Voltage Diffe

3、rential Signals)、CML (Current Mode Logic)。在设计高速数字系统时,人们常会遇到不同接口标准芯片间的互连,为解决这一问题,我们首先需要了解每一种接口标准的输入输出电路结构,由此可以知道如何进行直流偏置和终端匹配。本文介绍了高速通信系统中PECL、CML和LVDS之间相互连接的几种方法,并给出了Maxim产品的应用范例。 2 PECL接口 PECL由ECL标准发展而来,在PECL电路中省去了负电源,较ECL电路更便于使用。PECL信号的摆幅相对ECL要小,这使得该逻辑更适合于高速数据的串行或并行连接。PECL标准最初由Motorola公司提出,经过很长

4、一段时间才在业内推广开。 2.1 PECL接口输出结构 PECL电路的输出结构如图1所示,包含一个差分对管和一对射随器。输出射随器工作在正电源范围内,其电流始终存在,这样有利于提高开关速度。标准的输出负载是接50电阻至VCC-2V的电平上,如图1所示,在这种负载条件下,OUT+与OUT-的静态电平典型值为VCC-1.3V,OUT+与OUT-输出电流为14mA。PECL结构的输出阻抗很低,典型值为4-5,这表明它有很强的驱动能力,但当负载与PECL的输出端之间有一段传输线时,低阻抗造成的失配将导致信号时域波形的振铃现象。 图1. PECL接口输出结构 2.2 PECL接口输入结

5、构 PECL输入结构如图2所示,它是一个具有高输入阻抗的差分对。该差分对共模输入电压需偏置到VCC-1.3V,这样允许的输入信号电平动态范围最大。Maxim公司的PECL接口有两种形式的输入结构,一种是在芯片上已加有偏置电路,如MAX3885,另一种则需要外加直流偏置,如MAX3867、MAX3675。 图2. PECL接口输入结构 表I中给出了Maxim公司PECL接口输入输出的具体电气指标。 表I. PECL输入和输出规格 Parameter Conditions Min Type Max Units Output High Voltage VCC -

6、1.025 VCC - 1.025 VCC - 0.88 V TA = -40°C VCC - 1.085 VCC - 0.88 V Output Low Voltage TA = 0°C to +85°C VCC - 1.81 VCC - 1.62 V TA = -40°C VCC - 1.83 VCC - 1.55 V Input High Voltage VCC - 1.16 VCC - 0.88 V Input Low Voltage VCC - 1.81 VCC - 1.48 V 在+5.0V和+3.3

7、V供电系统中,PECL接口均适用,+3.3V供电系统中的PECL常被称作低压PECL,简写为 图5. CML输入电路匹配 表II以MAX3831/MAX3832为例列出了CML器件的输入输出技术参数 表II. CML输入和输出规格(负载 = 50至VCC) PARAMETER CONDITION MIN TYP MAX Units Differential Output Voltage 640 800 1000 mVp-p Output Common Mode Voltage VCC-0.2 V Single-Ended Input

8、Voltage Range VIS VCC - 0.6V VCC + 0.2V V Differential Input Voltage Swing 400 1200 mVp-p 注:Maxim不同产品CML输入灵敏度不同,如MAX3875、MAX3876。 4 LVDS接口 LVDS用于低压差分信号点到点的传输,该方式有三大优点,使其更具有吸引力。A) LVDS传输的信号摆幅小,从而功耗低,一般差分线上电流不超过4mA,负载阻抗为100。这一特征使它适合做并行数据传输。B) LVDS信号摆幅小,从而使得该结构可以在2.5V的低电压下工作。C) LVDS输入单

9、端信号电压可以从0V到2.4V变化,单端信号摆幅为400mV,这样允许输入共模电压从0.2V到2.2V范围内变化,也就是说LVDS允许收发两端地电势有±1V的落差。 4.1 LVDS接口输出结构 Maxim公司LVDS输出结构在低功耗和速度方面做了优化,电路如图6所示。电路差分输出阻抗为100,表III列出了其它一些指标。 图6. LVDS接口输出结构 4.2 LVDS接口输入结构 LVDS输入结构如图7所示,IN+与IN-输入差分阻抗为100,为适应共模电压宽范围内的变化,输入级还包括一个自动电平调整电路,该电路将共模电压调整为一固定值,该电路后面是一个施密特触发器。施密

10、特触发器为防止不稳定,设计有一定的滞回特性,施密特后级是差分放大器。 图7. LVDS接口输入结构 表III总结了Maxim公司LVDS输入与输出技术指标(MAX3831, MAX3821和MAX3890) 表III. LVDS输入和输出规格 PARAMETER SYMBOL CONDITION MIN TYP MAX UNITS Output High Voltage VOH 1.475 V Output Low Voltage VOL 0.925 x x x Differential Output Voltage |V

11、od| 250 400 mV Change in Magnitude of Differential Output for Complementary States |Vod| 25 mV Offset Output Voltage 1.125 1.275 V Change in Magnitude of Output Offset Voltage for Complementary States |Vos| 25 mV Differential Output Impedance 80 120 O

12、utput Current Short together 12 mA Output Current Short to GND 40 mA Input Voltage Range Vi 0 2.4 V Differential Input Voltage |Vid| 100 mV Input Common-Mode Current LVDS Input VOS = 1.2V 350 μA Threshold Hysteresis 70 mV Differential Inp

13、ut Impedance Rin 85 100 115 5 接口互连 5.1 CML到CML的连接 如果接收器与发送器之间采用相同的VCC电源,CML驱动器输出可以直流耦合到CML接收器输入,无需额外的元件。如果接收器与发送器采用不同的电源,系统需要用交流 图11. PECL与PECL之间的交流耦合 R2和R3的选择应考虑如下几点:(1) PECL输入直流偏压应固定在VCC-1.3V;(2)输入阻抗应等于传输线阻抗;(3)低功耗;(4)外围器件少。最常用的就是图11中的两种。在图11(a)中,R2和R3的选择应满足下面方程组: 求解得到: 图11(

14、a)的缺陷是:由终端网络引起的功耗较大。如果系统对于功耗要求较高,可以采用图11(b)所示电路。这时,我们需要满足: 解得: PECL的输出共模电压需固定在VCC-1.3V,在选择直流偏置电阻(R1)时仅需该电阻能够提供14mA到地的通路,这样R1=(VCC-1.3V)/14mA。在+3.3V供电时,R1 = 142,+5.0V供电时,R1 = 270。然而这种方式给出的交流负载阻抗低于50,在实际应用中,+3.3V供电时,R1可以从142到200之间选取,+5.0V供电时,R1可以从270 到350之间选取,原则是让输出波形达到最佳。 可以通过两种方式进一步改善PECL的

15、终端匹配:(1)增加一个与耦合电容串联的电阻,使得PECL驱动器端的等效交流阻抗接近50;(2)添加一个与R1串联的电感,使交流阻抗受控于接收器阻抗,与R1无关。 5.3 LVDS与LVDS的连接 因为LVDS的输入与输出都是内匹配的,所以LVDS间的连接可以如图12中那样直接连接。 图12. LVDS与LVDS的连接 6 LVDS,PECL,CML间的互连 在下面的讨论中,假设采用+3.3V PECL。 6.1 LVPECL到CML的连接 LVPECL与CML之间的耦合方式可以是交流方式,也可以是直流方式。 6.1.1 交流耦合情况 LVPECL到CML的一种

16、连接方式就是交流耦合方式,如图13所示。在LVPECL的两个输出端各加一个到地的偏置电阻,电阻值选取范围可以从142到200。如果LVPECL的输出信号摆幅大于CML的接收范围,可以在信号通道上串一个25的电阻,这时CML输入端的电压摆幅变为原来的0.67倍。 图13. LVPECL与CML之间的交流耦合 6.1.2 直流耦合情况 在LVPECL到CML的直流耦合连接方式中需要一个电平转换网络,如图14中所示。该电平转换网络的作用是匹配LVPECL的输出与CML的输入共模电压。一般要求该电平转换网络引入的损耗要小,以保证LVPECL的输出经过衰减后仍能满足CML输入灵敏度的要求

17、另外还要求自LVPECL端看到的负载阻抗近似为50。下面以LVPECL驱动MAX3875的CML输入为例说明该电平转换网络。 图14. LVPECL与CML之间的电阻网络(MAX3875) 下面是该电阻网络必须满足的方程: (注:假定LVPECL的最小差分输出摆幅为1200mV,而MAX3875的输入灵敏度为50mV,这样电阻网络的最小增益必须大于50mV/400mV = 0.042。) 求解上面的方程组,我们得到R1 = 215,R2 = 82.5,R3 = 274 (标准值的1%),VA = 1.35V,VB = 3.11V,增益 = 0.147,ZIN = 49

18、把LVPECL输出与MAX3875输入连接好,实测得:VA = 2.0V,VB = 3.13V。 LVPECL到MAX3875的直流耦合结构如图15所示,对于其它的CML输入,最小共模电压和灵敏度可能不同,读者可根据上面的考虑计算所需的电阻值。 图15. LVPECL与CML之间的直流耦合(MAX3875) 6.2 CML到LVPECL的连接 图16给出了CML到LVPECL三种交流耦合解决方案。 图16. CML与LVPECL之间的交流耦合 6.3 LVPECL到LVDS的连接 6.3.1 直流耦合情况 LVPECL到LVDS的直流耦合结构需要一个电阻

19、网络,如图17中所示,设计该网络时有这样几点必须考虑:首先,我们知道当负载是50接到VCC-2V时,LVPECL的输出性能是最优的,因此我们考虑该电阻网络应该与最优负载等效;然后我们还要考虑该电阻网络引入的衰减不应太大,LVPECL输出信号经衰减后仍能落在LVDS的有效输入范围内。注意LVDS的输入差分阻抗为100,或者每个单端到虚拟地为50 (图7所示),该阻抗不提供直流通路,这里意味着LVDS输入交流阻抗与直流阻抗不等。LVPECL到LVDS的直流耦合所需的电阻网络需满足下面方程组: 图17. LVPECL与LVDS之间的直流耦合 考虑VCC = +3.3V情况,解上面的方

20、程组得到:R1 = 182,R2 = 47.5,R3 = 47.5,VA = 1.13V,RAC = 51.5,RDC = 62.4,增益 = 0.337。通过该终端网络连接LVPECL输出与LVDS输入时,实测得VA = 2.1V,VB = 1.06V。假定LVPECL差分最小输出电压为930mV,在LVDS的输入端可达到313mV,能够满足LVDS输入灵敏度要求。考虑信号较大时,如果LVPECL的最大输出为1.9V,LVDS的最大输入电压则为640mV,同样可以满足LVDS输入指标要求。 6.3.2 交流耦合情况 LVPECL到LVDS的交流耦合结构如图18所示,LVPECL的输出端

21、到地需加直流偏置电阻(142到200),同时信号通道上一定要串接50电阻,以提供一定衰减。LVDS的输入端到地需加5.0k电阻,以提供共模偏置。 图18. LVPECL与LVDS之间的交流耦合 6.4 LVDS到LVPECL的连接 LVDS与LVPECL之间的直流和交流耦合需要进行几项匹配。 6.4.1 直流耦合情况 LVDS与LVPECL之间采用直流耦合结构时,需要加一个电阻网络,如图19所示。该电阻网络完成LVDS输出电平(1.2V)到LVPECL输入电平(VCC-1.3V)的转换。由于LVDS的输出是以地为参考,而LVPECL的输入是以VCC 为参考,这需要在构建电平

22、转换网络时注意LVDS的输出不会对供电电源的变化敏感;另一个问题是需要在功耗和速度方面折中考虑,如果电阻值(R1、R2、R3)取得较小,由电阻网络和LVPECL输入寄生电容构成的时间常数较小,允许电路在更高的速度下工作。但是,由于这些电阻上流过较大的电流,使得总功耗增大。这时,LVDS的输出性能容易受电源波动的影响。还有一个问题就是要考虑阻抗匹配和网络衰减问题,电阻值可以通过下面的方程导出。 图19. LVDS与LVPECL之间的直流耦合 在VCC电压为+3.3V时,解上面的方程得:R1 = 374,R2 = 249,R3 = 402,VA = 1.2V,VB = 2.0V,R

23、IN = 49,增益 = 0.62。LVDS的最小差分输出信号摆幅为500mVP-P,在上面结构中加到LVPECL输入端的信号摆幅变为310mVP-P,该幅度低于LVPECL的输入标准,但对于绝大多数Maxim公司的LVPECL电路来说,该信号幅度是足够的,原因是Maxim公司LVPECL输入端有较高的增益。在实际应用中,读者可根据器件的实际性能作出自己的判断。 6.4.2 交流耦合情况 LVDS到LVPECL的交流耦合结构较为简单,图20给出了两个例子。 图20. LVDS与LVPECL之间的交流耦合 6.5 CML和LVDS间互连 CML与LVDS之间采用交流耦合方式连接时(图21),注意,CML输出信号摆幅应该在LVDS输入能够处理的范围以内。 图21. CML与LVDS之间的交流耦合 如果LVDS驱动器需要驱动一个CML接收器,可以采用图22所示的交流耦合方式。 图22. LVDS与CML之间的交流耦合

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2026 宁波自信网络信息技术有限公司  版权所有

客服电话:0574-28810668  投诉电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服