ImageVerifierCode 换一换
格式:DOCX , 页数:8 ,大小:223.94KB ,
资源ID:5930390      下载积分:10 金币
快捷注册下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/5930390.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

开通VIP折扣优惠下载文档

            查看会员权益                  [ 下载后找不到文档?]

填表反馈(24小时):  下载求助     关注领币    退款申请

开具发票请登录PC端进行申请

   平台协调中心        【在线客服】        免费申请共赢上传

权利声明

1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。

注意事项

本文(可编程逻辑器件PLD的使用.docx)为本站上传会员【xrp****65】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4009-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

可编程逻辑器件PLD的使用.docx

1、第二章 可编程逻辑器件PLD的使用 2.1 可编程逻辑器件设计语言ABEL简介 开发使用PLD系统时,应使用语言或逻辑图来描述该PLD的功能,并通过编译、连接、适配,产生可对芯片进行编程的目标文件(该文件一般采用熔丝图格式,如标准的JED文件),然后下载到芯片中。 常用的可编程逻辑器件设计语言为ABEL-HDL(ABEL硬件描述语言),它是DATA I/O开发的一种可编程逻辑器件设计语言,它支持绝大多数可编程逻辑器件。 2.1.1 ABEL-HDL语言的基本语法 在用ABEL-HDL进行逻辑设计时,描述逻辑功能的源文件必须是符合ABEL-HDL语言语法规定的ASCII码文件。

2、ABEL-HDL源文件是由各种语句组成的,这些语句是由ABEL-HDL语言的基本符号构成的,这些符号必须满足一定的格式才能正确描述逻辑功能。语句的一行最长为150个字符。 在源文件的语句中,标识符、关键字、数字之间必须有一个空格,以便将它们分隔开来。但在标识符列表中标识符以逗号分隔。在表达式中,标识符和数字用操作符或括号分隔。空格、点号不能夹在标识符、关键字、数字之间。以大写、小写或大小写混合写的关键字被看作是同一个关键字,而以大写、小写或大小写混合写的标识符被看作是不同的标识符。 (1)ASCII字符 在ABEL-HDL语言中,可使用数字0~9,字母A~Z、a~z,也可使用空格和以下特

3、殊符号: ! @ # $ ? + & * ( ) [ ] ; : '" - , . < > / ^ % (2) 标识符 标识符是用合法的ASCII字符定义的名字,其作用是标识器件、管脚、节点、集合、输入输出信号、常量、宏及变量。标识符必须符合下面的规定: ① 标识符的长度不能超过31个字符; ② 标识符必须以字母或下划线开始; ③ 标识符其它的部分可为字母、数字及下划线; ④ 标识符中你能包含空格; ⑤ 除关键字外,标识符对字母大小写敏感; (3)常量 在ABEL-HDL语言中,常量用于赋值语句、真值表和测试向量的表达。它可以是数值常量,也可以是非数值常量。 (4)块

4、 块是包含在一对大括号中的文本,用于宏和指令。括号中的文本可以是一行,也可以是多行。块可以嵌套。 (5)注释 以双引号开始,以另一个双引号或行结束符号结束。 (6)运算符号 运算符号见表2-1。 表2-1 逻辑运算 ! (非)、&(与)、#(或)、$(异或)、!$(同或) 算术运算 +、-、*、/、%(取模)、<< (左移)、>>(右移) 关系运算 ==、!=、>、>=、<、<= 赋值运算 = 2.1.2 ABEL-HDL语言的基本结构 ABEL-HDL语言源文件由一个或多个相互独立的模块组成,每个模块包含了一个完整的逻辑描述。源文件中的所有模块都可以被ABEL

5、HDL软件同时处理。 ABEL-HDL语言源文件举例如下,文件名为F456.ABL、模块名为M456、标题名为T456。 标头段 MODULE M456 TITLE 'T456' 定义段 IAB10 PIN 45; IAB9 PIN 44; IAB8 PIN 43; IAB7 PIN 42; IAB6 PIN 41; 逻辑描述段 EQUATIONS IAB7=IAB9&IAB8; IAB6=IAB9$IAB8; 结束段 END 2.2 ISP Synario System简介

6、 ISP Synario System是一个集成环境,可使用ABEL-HDL语言编辑、编译及产生JED文件。这个软件的文件组织方法是:首先建立一个工程文件(扩展名为SYN),然后在工程文件中建立一个或多个逻辑功能描述源文件(扩展名为ABL),在源文件中又包含一个或多个模块。在下面的步骤中,建立了一个工程文件(456.SYN),其中包含一个逻辑功能描述源文件(F456.ABL),在源文件F456.ABL中包含一个模块(M456)。最后经编译后产生的扩展名为JED文件为456.JED,和工程文件名相同。步骤如下: 在使用该软件之前,① PLD板上的串口线接到微机的串口,一般为COM1。② PLD

7、板上的四个插座和FD-CES实验仪上对应的四个扁平电缆正确连接。③ PLD板上的并口线接到微机的并口 ④ 将FD-CES实验仪上的SW/USER开关拨到SW位置 ⑤ 将FD-CES实验仪上的KAL/KAH、KBL/KBH、KCL/KCH开关分别拨到右、左、左位置,KRL/KRH开关拨到“上面”位置 ⑥打开FD-CES实验仪电源。 1. 找到桌面上的图标ISP Synario,双击启动,见图2-1。 图2-1 2. File→New Project,出现图2-2,选择文件夹,输入工程名,创建新工程。 图2-2 3.在图2-3中双击Virtual Device,选

8、择可编程芯片。 图2-3 4.选择ISP Synario Device list,在下面的列表中选择ispLSI 2096-80 TQFP128。 图2-4 5.Source→New创建ABEL源文件,在图2-5中选择第二项建立ABEL模块。 图2-5 6.输入模块名、文件名和标题。 图2-6 7.输入并保存文件,见图2-7。 图2-7 8.按图2-7选择,单击Start按钮对源文件进行编译,产生JED文件,图2-9是正在编译。 图2-8 图2-9 9.图2-10是编译完成后的窗口,对号表示无错误,按扭Log可以看编译结果,见图2-11。

9、 图2-10 图2-11 2.3 下载软件简介 编译后要将生成的扩展名为JED的文件下载到实验板(PLD板)上的2096A,LATTICE公司提供了下载软件,下面是下载步骤。 1.首先将PLD板上的并口线接到微机的并口上,然后找到桌面上的图标WDOWNLD,启动该软件,出现图2-12的窗口。 图2-12 2.选择File→New→Option→ISP Chain Interface→Please select the default→2096A,见图2-13。 图2-13 3.单击确定后出现窗口图2-14。 图2-14 4.选择Browse,找到要下载的JED文件,单击常用工具栏的下载图标(从左数第8个)即可。

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2026 宁波自信网络信息技术有限公司  版权所有

客服电话:0574-28810668  投诉电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服