ImageVerifierCode 换一换
格式:PPTX , 页数:63 ,大小:2.11MB ,
资源ID:4705891      下载积分:14 金币
快捷注册下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/4705891.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

开通VIP折扣优惠下载文档

            查看会员权益                  [ 下载后找不到文档?]

填表反馈(24小时):  下载求助     关注领币    退款申请

开具发票请登录PC端进行申请

   平台协调中心        【在线客服】        免费申请共赢上传

权利声明

1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。

注意事项

本文(3基本逻辑电路设计.pptx)为本站上传会员【丰****】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4009-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

3基本逻辑电路设计.pptx

1、1基本逻辑电路:组合逻辑电路、时序逻辑电路一 组合逻辑电路设计 简单门电路、编码器、译码器、加法器、多路选择器、三态门等。3.9 基本逻辑电路设计21、基本门电路32、编码器 设计一个 8 输入优先级编码器,y0 级别最低,y7 级别最高;输出为3位编码。Y7=1Vec=111Y6=1Vec=110Y5=1Vec=101Y4=1Vec=100Y3=1Vec=011Y2=1Vec=010Y1=1Vec=001Y0=1Vec=0004方法方法1 1:利用 if 多选择语句自顶向下的优先特性5方法方法2 2:进程内为顺序语句,最先描述优先级最低,最后描述优先级最高,可实现优先级编码。6方法方法3 3

2、利用条件赋值语句:利用条件赋值语句 architecture behavior of priority is begin vec=“111”when y7=1 else “110”when y6=1 else “101”when y5=1 else “100”when y4=1 else “011”when y3=1 else “010”when y2=1 else “001”when y1=1 else “000”when y0=1 else “XXX”;end behavior;73、译码器 译码器是编码器的逆过程。如 3-8 译码器:sel=000Y=00000001sel=001Y=

3、00000010sel=010Y=00000100sel=011Y=00001000sel=100Y=00010000sel=101Y=00100000sel=110Y=01000000sel=111Y=100000008方法方法1 1:使用逻辑左移运算符:使用逻辑左移运算符 library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;entity decoder is port(inp:in std_logic_vector(2 downto 0);outp:out std_logic_vector(7 d

4、ownto 0);end decoder;architecture rtl of decoder is begin outp=“00000001”sll(conv_integer(inp);end rtl;9方法方法2 2:使用:使用processprocess语句语句 library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;entity decoder is port(inp:in std_logic_vector(2 downto 0);outp:out std_logic_vector(7 down

5、to 0);end decoder;architecture rtl of decoder is begin process(inp)begin outp0);outp(conv_integer(inp)=1;end process;end rtl;10方法方法3 3:使用:使用 case case 语句实现。语句实现。11译码输出低有效12方法方法4 4:使用条件赋值语句:使用条件赋值语句133-8译码器仿真结果:译码输出低有效144、多路选择器 前面用 if 语句、case 语句、条件赋值语句、选择赋值语句分别描述过4选1选择器。5、三态门及总线缓冲器 VHDL语言通过指定大写的Z值表示高

6、阻状态 a:std_logic;a_bus:std_logic_vector(7 downto 0);指定高阻状态如下:a=Z;a_bus=“ZZZZZZZZ”;151)三态门电路描述16三态门仿真结果:172)单向总线缓冲器183)双向总线缓冲器19二 时序逻辑电路设计 触发器、寄存器、计数器、分频器、信号发生器等。一)时序电路特殊信号的描述 时钟信号和复位信号 1、时钟信号描述 常用的描述方式:1)进程的敏感信号是时钟信号,在进程内 部用if 语句描述时钟的边沿条件。20如:process(clock_signal)begin if(clock_edge_condition)then si

7、gnal_out=signal_in;其它时序语句 end if;end process;212)在进程中用wait until语句描述时钟信号,此 时进程将没有敏感信号。如:process begin wait until(clock_edge_condition);signal_out=signal_in;其它时序语句 end process;22 注意:a.在对时钟边沿说明时,一定要注明是上升沿 还是下降沿。b.一个进程中只能描述一个时钟信号。c.wait until 语句只能放在进程的最前面或 最后面。3)时钟边沿的描述 时钟上升沿:(clockclockevent and clock

8、event and clock=1 1)时钟下降沿:(clockclockevent and clock=event and clock=0 0)232、触发器的复位信号描述 1)同步复位:在只有以时钟为敏感信号的进程 中定义。如:process(clock_signal)begin if(clock_edge_condition)then if(reset_condition)then signal_out=reset_value;else signal_out=signal_in;end if;end if;end process;24 2)异步复位:进程的敏感信号表中除时钟信 号外,还

9、有复位信号。如:process(reset_signal,clock_signal)begin if(reset_condition)then signal_out=reset_value;elsif(clock_edge_condition)then signal_out=signal_in;end if;end process;25二)常用时序电路设计 1、触发器(Flip_Flop)1)D触发器26异步置位/复位D触发器27同步复位D触发器28比较:异步置位的锁存器(Latch)29 library ieee;use ieee.std_logic_1164.all;entity t_ff

10、 is port(t,clk:in std_logic;q:buffer std_logic);end t_ff;architecture rtl of t_ff is begin process(clk)begin if clkevent and clk=1 then if t=1 then q=not q;else q=q;end if;end process;end rtl;TClkQQ2)T触发器30 library ieee;use ieee.std_logic_1164.all;entity rs_ff is port(r,s,clk:in std_logic;q,qn:buffe

11、r std_logic);end rs_ff;architecture rtl of rs_ff is begin process(r,s,clk)begin if clkevent and clk=1 then if s=1 and r=0 then q=0;qn=1;elsif s=0 and r=1 then q=1;qn=0;elsif s=0 and r=0 then q=q;qn=q n;else null;end if;end if;end process;end rtl;SClkQQRSRQQn00QQn01101001113)RS触发器312、寄存器 8位串行输入、串行输出移

12、位寄存器:z0z1z2z3z4z5z6z7z8328位移位寄存器描述(结构描述)33移位寄存器仿真结果:343、计数器 计数器分为:同步计数器 异步计数器(1)同步计数器 同步计数器指在时钟脉冲(计数脉冲)的控 制下,构成计数器的各触发器状态同时发生变化 的计数器。35带允许端的十二进制计数器36可逆计数器(加减计数器)37可逆计数器仿真结果:38例:六十进制(分、秒)计数器394060进制计数器仿真结果:41(2)异步计数器 异步计数器又称为行波计数器,它的低位计数器的输出作为高位计数器的时钟信号。异步计数器采用行波计数,使计数延迟增加,计数器工作频率较低。描述异步计数器与同步计数器的不同主

13、要体现在对各级时钟脉冲的描述上。42例:由8个触发器构成的行波计数器:43 基本元件 dffr 的描述:44 采用元件例化描述8位行波计数器:458 位行波计数器仿真结果:464、序列信号发生器、检测器 1)“01111110”序列发生器4748仿真结果:492)序列信号检测器,检测“01111110”50515253简洁的序列信号检测器:5455三 存储器设计1、ROM56572、SRAM5859仿真结果:60加法器 带进位的 4位加法器符号如下:Sum(i)=a(i)b(i)cinC(i+1)=a(i)b(i)+(a(i)+b(i)c(i)61方法1:用for loop语句实现 62方法2:直接使用加法“+”函数:63加法器仿真结果:

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2026 宁波自信网络信息技术有限公司  版权所有

客服电话:0574-28810668  投诉电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服