ImageVerifierCode 换一换
格式:DOC , 页数:16 ,大小:496.50KB ,
资源ID:4467586      下载积分:8 金币
验证码下载
登录下载
邮箱/手机:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/4467586.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  
声明  |  会员权益     获赠5币     写作写作

1、填表:    下载求助     留言反馈    退款申请
2、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
3、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
4、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
5、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【人****来】。
6、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
7、本文档遇到问题,请及时私信或留言给本站上传会员【人****来】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。

注意事项

本文(数字逻辑实验指导书样本.doc)为本站上传会员【人****来】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4008-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

数字逻辑实验指导书样本.doc

1、资料内容仅供您学习参考,如有不当之处,请联系改正或者删除。实验一 实验箱及小规模集成电路的使用一 实验目的1 掌握实验箱的功能及使用方法2 学会测试芯片的逻辑功能二 实验仪器及芯片1 实验箱2 芯片: 74LS00 二输入端四与非门 1片74LS86 二输入端四异或门 1片74LS04 六非门 1片三 实验内容1 测试芯片74LS00和74LS86的逻辑功能并完成下列表格。 ( 1) 74LS00的14脚接5V电源, 7脚接地; 1、 2、 4、 5、 9、 10、 12、 13脚接逻辑开关, 3、 6、 8、 11接发光二极管。( 能够将1、 4、 9、 12接到一个逻辑开关上, 2、 5、

2、 10、 13接到一个逻辑开关上。) 改变输入的状态, 观察发光二极管。74LS86的接法74LS00基本一样。表1.1 74LS00的功能测试输入输入输出1、 4、 9、 122、 5、 10、 133681100011011表1.2 74LS86的功能测试输入输入输出1、 4、 9、 122、 5、 10、 133681100011011( 2) 分析74LS00和74LS86的四个门是否都是完好的。 2 用74LS00和74LS04组成异或门, 要求画出逻辑图, 列出异或关系的真值表。&123&456GND7&1098&13121114Vcc74LS0011231456GND711098

3、113121114Vcc74LS86GND7Vcc1474LS044316512111213110111891( 3) 利用74LS00和74LS04设计一个异或门。画出设计电路图。实验二 译码器和数据选择器一 实验目的1继续熟悉实验箱的功能及使用方法2掌握译码器和数据选择器的逻辑功能二 实验仪器及芯片1 实验箱2 芯片: 74LS138 3线8线译码器 1片74LS151 八选一数据选择器 1片74LS20 四输入与非门 1片三 实验内容1 译码器功能测试( 74LS138) 芯片管脚图如图2.1所示, 按照表2.1连接电路, 并完成表格。其中16脚接5V, 8脚接地, 16脚都接逻辑开关,

4、 7、 9、 10、 11、 12、 13、 14、 15接发光二极管。表2.1输入输出使能端选择端A2A1A011111111110111111111000001000011000101000111001001001011001101001112 数据选择器的测试( 74LS151) 按照表2.2连接电路, 并完成表格。其中16脚接5V, 8脚接地; 9、 10、 11, 为地址输入端, 接逻辑开关; 4、 3、 2、 1、 12、 13、 14、 15为8个数据输入端, 接逻辑开关; 为选通输入端, Y为输出端, 接发光二极管。 表2.2选通端地址输入端数据输入端输出A2A1A0D0D1D

5、2D3D4D5D6D7Y10000000111110001111000000010111100000011101011110100010100000101110011000110110011100111111100003 分别用74LS138( 配合74LS20) 和74LS151实现逻辑函数,要求画出逻辑图。GND816Vcc74LS1511D32D23D24D05Y7G15D414D513D612D711A06Y10A19A2GND816Vcc74LS1381A02A13A24S25S37Y715Y014Y113Y2612Y311Y46S110Y59Y6实验三 加法器和中规模集成电路的改造

6、一 实验目的1掌握半加器和全加器的功能测试2掌握中规模集成电路的功能改造。二 实验仪器及芯片1 实验箱2 芯片: 74LS00 二输入端四与非门 1片 74LS151 八选一的数据选择器 1片74LS86 二输入端四异或门 1片74LS54 四组输入与或非门 1片三 实验内容1 测试用异或门( 74LS86) 和与非门( 74LS00) 组成的半加器的逻辑功能( 1) 按照图3.1进行连线, 其中A、 B接电平开关, Y、 Z接发光二极管。( 2) 按表的要求改变A、 B状态, 填表。321=1321&654&ABYZ图 3.1表3.1输入端A0011B0101输出端YZ2 测试全加器的逻辑功

7、能( 1) 用异或门74LS86、 与或非门74LS54、 与非门74LS00组成全加器, 按图3.2接线, 其中A、 B、 CI接电平开关, S、 CO接发光二极管, 74LS54的3、 4、 5、 9、 10、 11均接地。( 2) 按表要求改变A、 B、 CI的状态, 并填表。1321=1654=1 & 1321&21213ABCISCO图3.2表3.2ABCICOS0000010100111001011101113 测试以下电路的逻辑功能, 要求写出真值表, 得出逻辑表示式并化为最简与或式。11231456GND711098113121114Vcc74LS86&123&456GND7&

8、1098&13121114Vcc74LS00GND816Vcc74LS1511D32D23D24D05Y7G15D414D513D612D711A06Y10A19A2GND714Vcc74LS541A2B3C4D5E6Y13J12I11H10G9F8 74LS54逻辑表示式: 实验四 中规模集成电路的改造一 实验目的掌握中规模集成电路的功能改造。二 实验仪器及芯片1 实验箱2 芯片: 74LS151 八选一的数据选择器 1片74LS04 六非门 1片三 实验内容1 用74LS151和74LS04实现逻辑函数,并画出逻辑图GND816Vcc74LS1511D32D23D24D05Y7G15D41

9、4D513D612D711A06Y10A19A2GND714Vcc74LS0411312112134156111110198实验五 触发器及示波器的使用一 实验目的1 熟悉并掌握D, J-K触发器的构成工作原理和功能测试方法。2 学会正确使用触发器集成芯片。二 实验仪器及芯片1 双踪示波器2 器件: 74LS74 双D触发器 一片 74LS76 双JK触发器 一片三 实验内容边沿触发器的测试1在实验箱上将D触发器连接成T触发器2 用示波器CH1通道显示时钟CP信号; 用CH1通道显示触发器输出信号Q, 观察Q的变化发生在CP的什么状态? 3 把D触发器换成JK触发器, 并连接成T触发器, 利用

10、示波器观察Q与CP的关系4 绘制时序图5 要求画出D和JK触发器改造成T触发器的连接图。74LS7421D31CP51QGND714Vcc122D112CP92Q82Q132RD102SD61Q11RD41SD74LS7611CP41J5Vcc151Q161K13GND122K112Q92J21SD62CP31RD72SD82RD102Q141QCPRdSdQQJK图5.2 JK触发器的逻辑符号RdSdQQDCP图5.1 D触发器的逻辑符号实验六 集成移位寄存器一 实验目的 掌握集成双向移位寄存器74LS194的逻辑功能。二 实验仪器及芯片1 实验箱2 芯片: 74LS194 双向移位寄存器

11、1片三 实验内容1 并行输入并行输出寄存器逻辑功能的测试。接逻辑电平开关, 接发光二极管, CP接按键脉冲。74LS194的状态功能如表6.1。按照表6.2的要求进行输入, 观察输出, 并在表中记录结果。74LS1941CR4D15D215Q016Vcc13Q212Q311CP9S02SR6D33D07SL8GND10S114Q1图6.1 74LS194的管脚图表6.1S1S0工作状态0置零100保持101右移110左移111并行输入2 右移逻辑功能的测试按照表6.2的要求进行输入, 观察输出, 并在表中记录结果。3左移逻辑功能的测试按照表6.3的要求进行输入, 观察输出, 并在表中记录结果。

12、表6.2 并行输入输出功能测试输 入输 出CPS1S0D0D1D2D3Q0Q1Q2Q3111111110000110011111100表6.3 右移功能测试输 入输 出CPS1S0SRD0D1D2D3Q0Q1Q2Q30111111011000001000110101100表6.4 左移功能测试输 入输 出CPS1S0D0D1D2D3SLQ0Q1Q2Q301111110100001010011001110004用74LS194和74LS04实现扭环形计数器, 画出逻辑图和状态转换图。GND714Vcc74LS0411312112134156111110198实验七 集成计数器一 实验目的1 掌握

13、集成计数器74LS161的逻辑功能。2 熟悉74LS161的管脚排列。二 实验仪器及芯片1 实验箱2 芯片: 74LS161 四位二进制计数器 一片三 实验内容1 并行预置输入芯片管脚如图7.1所示。接逻辑电平开关, 接发光二极管, CP接按键脉冲, 接地, 接高电平( 5V) , P和T一起接高电平( 5V) 。按照表7.2的要求进行输入, 观察输出, 并在表中记录结果。74LS1614D15D215CO16Vcc13Q112Q211Q32CP6D33D07P8GND10T14Q01CR9LD图7.1 74LS161的管脚图表7.1 74LS161的功能表CPPT工作状态0置零10预置数11

14、11计数表7.2 计数器预置输入逻辑功能测试输 入输 出CPD3D2D1D0Q3Q2Q1Q0011110000000011011002 计数功能的测试接逻辑电平开关, 接发光二极管, CP接按键脉冲。要求计数器从1000开始计数, 一直到1111。按照表的要求进行输入, 观察输出, 并在表7.3中记录结果。表7.3 计数器计数逻辑功能测试输 入输 出CPD3D2D1D0Q3Q2Q1Q0010001111113 用预置法实现七进制计数器, 要求分别用发光二极管和七段数码管显示。使用74LS00和74LS161各一片, 画出连线图。只需要画出原理图即可。实验八 用555定时器构成多谐振荡器一 实验目的1掌握555定时器的逻辑功能。2熟悉555定时器的管脚排列。二 实验仪器及芯片1实验箱2芯片: 555定时器 一片三 实验内容1用555定时器构成如图多谐振荡器电路( 所标出的电容、 电阻为参考值) 。调整R2的阻值, 用实验箱的频率计测量频率f, 再用示波器测量T、 tW1、 tW2., 用万用表测量R1、 R2的电阻值, 计算占空比q, 填入表中: fTtW1tW2.R1R2Cq2根据R1、 R2、 C的值, 用理论公式计算以下表中各项, 并求与理论值的相对误差: 参数TtW1tW2.相对误差计算公式计算值

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服