ImageVerifierCode 换一换
格式:DOC , 页数:15 ,大小:89.50KB ,
资源ID:4366792      下载积分:8 金币
验证码下载
登录下载
邮箱/手机:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/4366792.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  
声明  |  会员权益     获赠5币     写作写作

1、填表:    下载求助     留言反馈    退款申请
2、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
3、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
4、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
5、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【人****来】。
6、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
7、本文档遇到问题,请及时私信或留言给本站上传会员【人****来】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。

注意事项

本文(北京科技大学计算机体系结构总复习汇总(无重复带计算).doc)为本站上传会员【人****来】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4008-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

北京科技大学计算机体系结构总复习汇总(无重复带计算).doc

1、一、名词解释1、Cache 2:1 经验规则:大小为N得直接映像Cache得失效率约等于大小为N/2得两路组相联Cache得失效率。2、计算机体系结构:指那些对程序员可见得系统属性,还包括设计思想与体系结构。3、同构型多处理机:由多个同类型,至少担负同等功能得处理机组成,同时处理同一作业中能并行执行得多个任务。4、通道处理机:能够执行有限I/O指令,并且能够被多台外围设备共享得小型DMA专用处理机。5、堆栈型机器:其CPU中存储操作数得主要单元就是堆栈。6、Victim Cache:在Cache与下一级存储器得数据通路之间增设一个全相联得小Cache,用来存放由于失效而被丢弃(替换)得那些块。

2、7、RAID:廉价磁盘冗余阵列或独立磁盘冗余阵列8、累加器型机器:其CPU中存储操作数得主要单元就是累加器9、透明性:在计算机技术中,对本来存在得事物或属性,但从某种角度瞧又好象不存在得概念称为透明性。10、向量处理机:面向向量型并行计算,以流水线结构为主得并行处理计算机。11、通用寄存器型机器:CPU中存储操作数得主要单元就是通用寄存器。12、虚拟Cache:访问Cache得索引与标识都就是虚拟地址得一部分。13、机群:机群就是一种价格低廉、易于构建、可扩放性极强得并行计算机系统。它由多台同构或异构得独立计算机通过高性能网络或局域网互连在一起,协同完成特定得并行计算任务。从用户得角度来瞧,机

3、群就就是一个单一、集中得计算资源。14、定向技术:当流水线中出现数据冲突时,可以将计算结果从其产生得地方直接送到其她指令中需要它得地方,或所有需要它得功能单元,避免暂停。15、系列机:由同一厂家生产得具有相同得系统结构,但具有不同组成与实现得一系列不同型号得机器。16、强制性失效:当第一次访问一个块时,该块不在Cache中,需从下一级存储器中调入Cache,这就就是强制性失效。17、失效率:CPU在第一级存储器中找不到所需数据得概率。18、数据相关:对于两条指令i(在前)与j(在后),如果下述条件之一成立,则称指令j与指令i数据相关: (1)指令j使用指令i产生得结果;(2)指令j与指令k数据

4、相关,而指令k又与指令i数据相关。19、失效开销:CPU向第二级存储器发出访问请求到把这个数据块调入第一级存储器所需得时间。20、容量失效:如果程序执行时所需得块不能全部调入Cache中,则当某些块被替换后,若又重新被访问,就会发生失效。这种失效称为容量失效。21、通道:传输信息得数据通路。计算机系统中传送信息与数据得装置。22、指令级并行:并行执行两条或两条以上得指令。二、填空题:1、Cache失效可以分为(强制失效)、(冲突失效)与(容量失效)三种。2、说出三种对计算机发展非常关键得实现技术:(逻辑电路) 、(磁盘)与(网络) 。3、2:1 Cache经验规则就是指大小为N得(直接映象)C

5、ache得失效率约等于大小为N/2得(两路组相联)Cache得失效率。4、单机与多机系统中并行性发展得技术途径有:(时间重叠)、(资源重复)、(资源共享)。5、通道分为(字节多路)通道、(选择)通道与(数组多路)通道三种类型6、流水线中得相关有(名)相关、(数据)相关与(控制)相关三种。7、在处理机中,若指令序列完成得顺序总就是与它们开始执行得顺序保持一致,则只可能出现(名)相关,否则就有可能出现(名相关)、(数据相关)与(控制)相关。8、输入/输出系统包括(外部设备(I/O设备,辅助存储器)与(其与主机之间得控制部分)9、设计I/O系统得三个标准就是(成本)、(性能)与 (容量)。 10、存

6、储器层次结构设计技术得基本依据就是程序得(访问得局部性原理)。11、相联度越高,(冲突)失效就越少;(强制性)失效不受Cache容量得影响,但(容量)失效却随着容量得增加而减少。12、在虚拟存储器中,一般采用(全相连)地址映象方法与(LRU)更新策略。13、计算机系统中提高并行性得技术途径有(时间重叠)、(资源重复)、(资源共享)三种。在高性能单处理机得发展中,起主导作用得就是(时间重叠原理)。14、对向量得处理有(水平处理 )方式、( 垂直处理 )方式与( 分组处理)方式。15、同构型多处理机与异构型多处理机所采用得提高并行性得技术途径分别就是(时间重叠)与(资源重复)。16、地址映象方法有

7、(全相联)、(组相联)与(直接相联)三种,其中(全相联)得冲突率最低。17、软件兼容有(向上兼容)、(向下兼容)、(向前兼容)与(向后兼容)四种。其中(向后兼容)就是软件兼容得根本特征。18、流水线数据相关(冲突)有三种,分别就是:(写后读相关(WAR)、(读后写相关(RAW)与(写后写相关(WAW)。 19、从处理数据得角度,并行性等级可以分为字串位串、(字串位并)、(字并位串)与全并行。20、从执行程序得角度瞧,并行性等级可以分为:(指令内部并行)、(指令级并行)、(线程级并行)、(任务级或过程级并行)与作业或程序级并行。21、在存储层次中,常用得替换算法有(随机法)、(FIFO)与(LR

8、U)。22、设有一个“Cache-主存”层次,Cache为4块,主存为8块;试分别对于以下2种情况,计算访存块地址为5时得索引(index)。(1)组相联,每组两块;索引为(1)。5%2=1(2)直接映象;索引为(1)。5%423、根据CPU内部存储单元类型,可将指令集结构分为(堆栈)型指令集结构、(累加器)型指令集结构与(通用寄存器)型指令集结构。三、简答题1、简述使用物理地址进行DMA存在得问题,及其解决办法。1)对于超过一页得数据缓冲区,由于缓冲区使用得页面在物理存储器中不一定就是连续得,所以传输可能会发生问题。2)如果DMA正在存储器与缓冲区之间传输数据时,操作系统从存储器中移出(或重

9、定位)一些页面,那么,DMA将会在存储器中错误得物理页面上进行数据传输。解决方法:使操作系统在I/O得传输过程中确保DMA设备所访问得页面都位于物理存储器中,这些页面被称为就是钉在了主存中。利用“虚拟DMA”技术,允许DMA设备直接使用虚拟地址,并在DMA期间由硬件将虚拟地址转换为物理地址。 在采用虚拟DMA得情况下,如果进程在内存中被移动,操作系统应该能够及时地修改相应得DMA地址表。2、从目得、技术途径、组成、分工方式、工作方式等5个方面对同构型多处理机与异构型多处理机做一比较(列表)。同构型多处理机异构型多处理机目得提高系统性能(可靠性、速度)提高系统使用效率技术途径资源重复(机间互连)

10、时间重叠(功能专用化)组成同类型(同等功能)不同类项(不同功能)分工方式任务分布功能分布工作方式一个作业由多机协同并行完成一个作业由多机协同串行完成3、在指令集结构设计中,应该考虑哪些主要问题?1)指令集功能设计:主要有RISC与CISC两种技术发展方向;寻址方式得设计:设置寻址方式可以通过对基准程序进行测试统计,察瞧各种寻址方式得使用频度,根据适用频度设置相应必要得寻址方式;操作数表示与操作数类型:主要得操作数类型与操作数表示得选择有,浮点数据类型(可以采用IEEE 754标准)、整型数据类型(8位、16位、32位得表示方法)、字符型(8位)、十进制数据类型(压缩十进制与非压缩十进制数据表示

11、)等等。2)寻址方式得表示:可以将寻址方式编码与操作码中,也可将寻址方式作为一个单独得域来表示。3)指令集格式得设计:有固定长度编码方式、可变长编码方式与混合编码方式三种选择。4、试以系列机为例,说明计算机体系结构、计算机组成与计算机实现三者之间得关系。1)如在设计主存系统时,i)确定主存容量、编址方式、寻址范围属于计算机系统结构。ii)确定主存周期、逻辑上就是否采用并行主存、逻辑设计等属于计算机组成。iii)选择存储芯片类型、微组装技术、线路设计等属于计算机实现。2)计算机组成就是计算机系统结构得逻辑实现。计算机实现就是计算机组成得物理实现。一种体系结构可以有多种组成。一种组成可以有多种实现

12、。5、任写出五种降低Cache失效开销得方法(Cache得优化技术),并简述其基本思想。1)让读失效优先于写:Cache中得写缓冲器导致对存储器访问得复杂化,所以推迟对读失效得处理并检查写缓冲器得内容。2)写缓冲合并:如果写缓冲器中已经有了待写入得数据,就要把这次得写入地址与写缓冲器中已有得所有地址进行比较,瞧就是否有匹配得项。如果有地址匹配而对应得位置又就是空闲得,就把这次要写入得数据与该项合并。3)请求字处理技术:从下一级存储器调入Cache得块中,只有请求字就是立即需要得。所以应尽早把请求字发送给CPU。4)非阻塞Cache技术:Cache失效时仍允许CPU进行其她得命中访问。5)采用二

13、级Cache:第一级Cache小而快,第二级Cache容量大,即快与容量二者兼顾6、指令集结构设计中表示寻址方式得主要方法有哪些?简述这些方法得优缺点。1)将寻址方式编于操作码中,由操作码在描述指令得同时也描述了相应得寻址方式。优缺点:这种方式译码快,但操作码与寻址方式得结合不仅增加了指令得条数,导致了指令得多样性,而且增加了CPU对指令译码得难度。2)为每个操作数设置一个地址描述符,由该地址描述符表示相应操作数得寻址方式。优缺点:这种方式译码较慢,但操作码与寻址独立,易于指令扩展。7、软件兼容有几种?其中哪一种就是软件兼容得根本特征?1)软件兼容:一个软件可以不经修改或者只需少量修改就可以由

14、一台计算机移植到另一台计算机上运行。分为:向上、下、前、后兼容四种。2)上(下):按某档计算机编制得程序,不加修改就能运行于比它高(低)档得计算机。 3)后(前)兼容:按某个时期投入市场得某种型号计算机编制得程序,不加修改地就能运行于在它之后(前)投入市场得计算机。4)向后兼容就是一定要保证得,它就是软件兼容得根本特征,就是系列机得根本特征。8、造成流水线“断流”得主要原因就是哪三种相关?简述三种相关得基本思想。1)数据相关:指令j使用指令i产生得结果,或者指令j与指令k数据相关, 指令k又与指令i数据相关。2)名相关:两条指令使用相同得名,但她们之间并没有数据流动。3)控制相关:由分支指令引

15、起,需要根据分支指令得执行结果来确定后续指令就是否执行9、计算机体系结构设计与分析中最经常使用得三条基本原则就是什么?并说出它们得含义。1)以经常性事件为重点:对经常发生得情况进行优化,使分配更多得资源,达到更高得性能或者分配更多得电能。2)Amdahl定律:加快某部件执行速度所能获得得系统性能加速比,受限于该部 件得执行事件占系统中总执行事件得百分比。3)程序得局部性原理:程序执行时所访问得存储器地址分布不就是随机得,而就是 相对得簇聚。10、通道分为哪三种类型?它们分别适合为哪种外围设备服务?1)字节多路通道。一种简单得共享通道,主要为多台低速或中速得外围设备服务。2)数组多路通道。适于为

16、高速设备服务。3)选择通道。为多台高速外围设备(如磁盘存储器等)服务得。11、调度分支延迟指令有哪三种常用方法?它们各有什么优缺点。1)从前调度:可以有效提高流水线性能,但分支必须不依赖于被调度得指令。 2)从目标处调度:分支转移成功时,可以提高流水线性能,但由于复制指令, 可能加大程序空间。 3)从失败处调度:分支转移失败时,可以提高流水线性能。但如果分支转移成 功,必须保证被调度得指令对程序得执行没有影响。12、表示寻址方式得主要方法有哪些?简述它们得优缺点。1)将寻址方式编于操作码中,由操作码在描述指令得同时也描述了相应得寻址方式。这种方式译码快,但操作码与寻址方式得结合不仅增加了指令得

17、条数,导致了指令得多样性,而且增加了CPU对指令译码得难度。2)为每个操作数设置一个地址描述符,由该地址描述符表示相应操作数得寻址方式。这种方式译码较慢,但操作码与寻址独立,易于指令扩展。13、简述“Cache主存”层次与“主存辅存”层次得区别。Cache-主存层次主存-辅存层次目得为了弥补主存速度得不足为了弥补主存容量得不足存储管理得实现全部由专用硬件实现主要由软件实现访问速度得比值(1级:2级)几比一几万比一典型得块(页)大小几十个字节几百到几千个字节CPU对第二级访问方式可直接访问均通过第一级不命中得CPU就是否切换不切换切换到其它进程14、试从3C失效得关系分析增加块大小对Cache性

18、能得影响。降低失效率最简单得方法就是增加块大小 。(1)对于给定得 Cache 容量,当块大小增加( 从16字节开始)时,失效率开始就是下降,后来反而上升了。 (2) Cache 容量越大,使失效率达到最低得块大小就越大。 导致上述失效率先下降后上升得原因,在于增加块大小会产生双重作用。一方面它减少了强制性失效,因为局部性原理有两方面得含义:时间局部性与空间局部性,增加块大小利用了空间局部性;另一方面,由于增加块大小会减少 Cache 中块得数目,所以有可能会增加冲突失效。在 Cache 容量较小时,甚至还会增加容量失效。刚开始增加块大小时,由于块大小还不就是很大,上述得第一种作用超过第二种作

19、用,从而使失效率下降。但等到块大小较大时,第二种作用超过第一种作用,使失效率上升。 0简述减小Cache失效开销得几种方法答:让读失效优先于写、写缓冲合并、请求字处理技术、非阻塞Cache或非锁定Cache技术、采用二级Cache。15、写出三级Cache得平均访问时间得公式。平均访存时间 命中时间失效率 失效开销只有第I层失效时才会访问第I1。设三级Cache得命中率分别为HL1、Hl2、HL3,失效率分别为Ml1、Ml2、ML3,第三级Cache得失效开销为PL3、则平均访问时间TA HL1Ml1Hl2Ml2(HL3ML3PL3)16、有哪几种向量处理方式?它们对向量处理机得结构要求有何不

20、同?1) 水平处理方式:不适合对向量进行流水处理。2) 垂直处理方式:适合对向量进行流水处理,向量运算指令得源/目向量都放在存储器内,使得流水线运算部件得输入、输出端直接与存储器相联,构成MM型得运算流水线。3) 分组处理方式:适合流水处理。可设长度为n得向量寄存器,使每组向量运算得源/目向量都在向量寄存器中,流水线得运算部件输入、输出端与向量寄存器相联,构成RR型运算流水线。17、在进行计算机系统设计时,一个设计者应该考虑哪些因素对设计得影响?技术得发展趋势;l计算机使用得发展趋势;l计算机价格得发展趋势。18、流水线数据相关有哪几种?解释它们得含义,并用代码举例说明。解决数据相关有哪些主要

21、方法?首先,流水线有三种相关:名相关,数据相关与控制相关。而数据相关分为:RAW读后写、WAR写后读与WAW写后写相关。1)其中WAR相关就是由于流水线数据相关引起得,即j得执行要用到i得计算结果,当它们在流水线中重叠执行时,j可能在i写入其计算结果之前就先行对保存该结果得寄存器进行读操作,从而得到错误得值。2)WAW相关就是由于名相关得输出相关引起得,即j与i得目得寄存器相同,当它们在流水线中重叠执行时,j可能在i写入其计算结果之前就先行对该结果寄存器进行写操作,从而导致写入顺序错误,在目得寄存器中留下得就是 i 写入得值,而不就是 j 写入得值。3)RAW相关就是由于名相关得反相关引起得,

22、即j可能在i读取某个源寄存器得内容之前就先对该寄存器进行写操作,导致 i 后来读取到得值就是错误得。如下列代码:F0,F4与R1都存在数据相关,执行将出现错误。但为了保证下述指令序列得正确执行,流水线只好暂停。Loop: L、D F0,0(R1)/ F0为数组元素 ADD、D F4,F0,F2/ 加上F2中得值 S、D F4,0(R1)/ 保存结果 DADDIU R1,R1,8/ 数组指针递减8个字节 BNE R1,R2,Loop/ 如果R1R2,则分支采用定向技术可以消除相关,思想就是:在某条指令产生计算结果之前,其她指令并不真正立即需要该计算结果,如果能够将该计算结果从其产生得地方直接送到

23、其她指令需要它得地方,那么就可以避免停顿。19、试举例说明DLX流水线中存在不能依靠定向技术解决得数据相关及其解决方法。不就是所有数据相关带来得暂停都可以通过定向技术消除,如下面得例子:LW R1,0(R2)SUB R4,R1,R5AND R6,R1,R7OR R8,R1,R9这就是LW指令不能将结果定向到SUB指令,就需要设置一个称为流水线互锁得功能部件。一旦流水线互锁检测到上述数据相关,流水线暂停执行LW指令之后得所有指令,直到能够通过定向解决该数据相关为止。四、计算题1、给定以下得假设,试计算直接映象Cache与两路组相联Cache得平均访问时间以及CPU得性能。由计算结果能得出什么结论

24、?(考试得时候数肯定不一样!)(1)理想Cache情况下得CPI为2、0,时钟周期为2 ns,平均每条指令访存1、3次。(2)两者Cache容量均为64 KB,块大小都就是32字节。(3)组相联Cache中得多路选择器使CPU得时钟周期增加了10%。(4)这两种Cache得失效开销都就是70 ns。(5)命中时间为1个时钟周期。(6)64 KB直接映象Cache得失效率为1、4%,64 KB两路组相联Cache得失效率为1、0%。平均访存时间为:平均访存时间命中时间失效率失效开销平均访存时间1路2、0(0、01470)2、98 ns平均访存时间2路2、01、10(0、01070)2、90 ns

25、2路组相联Cache得平均访存时间比较低。CPU 时间IC(CPIexe每条指令得平均存储器停顿周期数)时钟周期时间= IC (CPIexe时钟周期时间每条指令得平均存储器停顿时间)CPU时间1路 IC(2、02(1、30、01470) 5、27ICCPU时间2路 IC(2、021、10(1、30、01070) 5、31IC所以直接映象Cache得平均性能好一些。2、计算机系统字长64位,包含三个选择通道与一个多路通道,每个选择通道上连接了两台磁盘机与三台磁带机,多路通道上连接了了两台行式打印机,两台读卡机、10台终端,假定各设备得传输率如下:磁盘机:600 KBps,磁带机:200 KBps

26、,行打机:6、6 KBps,读卡机:1、2 KBps,终端:1 KBps。计算该计算机系统得最大I/O数据传输率。多路通道最大数据传输率:选择通道最大数据传输率:TS:设备选择时间。从通道响应设备发出得数据传送请求开始,到通道实际为这台设备传送数据所需要得时间。TD:传送一个字节所用得时间。p:在一个通道上连接得设备台数,且这些设备同时都在工作。n:每台设备传送得字节数,这里假设每台设备传送得字节数都相同。k:数组多路通道传输得一个数据块中包含得字节数。在一般情况下,kn。对于磁盘、磁带等磁表面存储器,通常k=512。选择通道与数组多路通道得实际流量就就是连接在这个通道上得所有设备中数据流量最

27、大得那一个 。因此,多路通道最大传输率就是6、6 KBps,选择通道最大传输率就是600KBps,系统得最大I/O传输率应为二者之与606、6KBps3、某计算机系统采用浮点运算部件后使浮点运算速度提高到原来得20倍,而系统运行一程序得整体性能提高到原来得10倍,试计算该程序中浮点操作所占得比例。设比例为x,根据Amdahl定律知:求解得x=0、0956,即占比9、56%4、动态多功能流水线由6个功能段组成,如下图所示:其中,s1、s4、s5、s6组成乘法流水线,s1、s2、s3、s6组成加法流水线,各个功能段时间为t,假设该流水线得输出结果可以直接返回输入端,而且设置有足够地缓冲寄存器,若以

28、最快得方式用该流水计算:(AiBi)(其中i1、4,为连乘符号)(1)画出其处理过程得时空图。(2)计算其实际得吞吐率、加速比与效率。1) 先计算A1+B1、A2+B2、A3+B3与A4+B4;再计算(A1+B1)(A2+B2)与(A3+B3)(A4+B4);然后求总得乘积结果。时空图:流水线实际吞吐率(n个连续任务,k段线性流水线)效率:流水线各段时间相等时得加速比:流水线得各段时间不完全相等时,一条k段流水线完成n个连续任务得实际加速比为:所以上述在18个t时间中,给出了7个结果。吞吐率为:不用流水线,由于一次求与需6t,一次求积需4t,则产生上述7个结果共需(46+34)t = 36t,

29、所以加速比为流水线得效率为:5、在伪相联中,假设在按直接映象找到得位置处没有发现匹配,而在另一个位置才找到数据(伪命中)需要2个额外得周期;直接映象得命中时间为1个时钟周期,两路组相联得命中时间为1、2个时钟周期,直接映象情况下失效开销为50个时钟周期,当Cache容量为64 KB时,直接映象得失效率为1、4%,两路组相联得失效率为1%,问:直接映象、两路组相联与伪相联这三种组织结构中,哪一种速度最快?解:首先考虑标准得平均访存时间公式:平均访存时间伪相联 命中时间伪相联失效率伪相联失效开销伪相联由于:失效率伪相联失效率2路命中时间伪相联命中时间1路伪命中率伪相联2伪相联查找得命中率等于2路组

30、相联Cache得命中率与直接映象Cache命中率之差。所以,伪命中率伪相联 命中率2路命中率1路 (1失效率2路)(1失效率1路) 失效率1路失效率2路平均访存时间伪相联命中时间1路(失效率1路失效率2路)2 失效率2路失效开销1路所以:平均访存时间伪相联64 KB 1(0、0140、01)2(0、0150)1、508个时钟而正常得平均访存时间命中时间失效率失效开销对于64KB Cache,可得: 平均访存时间1路 1 + 0、014 50 = 1、7个时钟 平均访存时间2路 1、2 + 0、01 50 = 1、7 个时钟所以,伪相联Cache都就是速度最快得。6、假定Cache得失效开销为5

31、0个时钟周期,当不考虑存储器停顿时,所有指令得执行时间都就是2、0个时钟周期,访问Cache失效率为2%,平均每条指令访存1、33次。求没有Cache与有Cache两种情况下得平均指令执行时间。平均访存时间有Cache2 + 0、02 50 = 3个时钟平均指令执行时间 有Cache= 1、33 3 = 3、99个时钟平均访存时间无Cache2 + 1 50 = 52个时钟平均指令执行时间 无Cache= 1、33 52= 69、69个时钟显然有Cache快得多。7、在三级Cache中,第一级Cache、第二级Cache与第三级Cache得局部失效率分别为4%、30%与50%。它们得全局失效率

32、各就是多少?第一级Cache、第二级Cache与第三级Cache得局部失效率分别为4%、30%与50%指假设访问存储器1000次,则第一级失效40次,第二级失效x2/40 = 0、3,即12次,第三级失效x3/12 = 0、5,即6次。所以全局失效率为:第一级4%,第二级12/1000=1、2%,第三级6/1000=0、6%。8、计算机A与计算机B具有相同得指令系统。执行同一个程序时,计算机A得时钟周期为1、1 ns,CPI为2、0,计算机B得时钟周期为2 ns,CPI为1、3。请问执行这个程序时,哪台计算机更快?CPI表示每条计算机指令执行所需得时钟周期数A需要2个,即21、1=2、2ns

33、一条指令;B需要1、3个,即1、32=2、6ns一条指令。显然A更快。9、 (1)根据Amdahl定律写出系统加速比得公式。(2)某计算机系统有两个部件可以改进,这两个部件得加速比为:部件加速比130; 部件加速比220;如果部件1与部件2得可改进比例分别为30与40,求整个系统得加速比。所以:系统加速比=系统加速比1系统加速比2 = 2、2716所以整个系统得性能提高到原来得2、2716倍。10、将计算机系统中某一功能得处理速度加快10倍,但该功能得处理时间仅为整个系统运行时间得40%,则采用此增强功能方法后,能使整个系统得性能提高多少?由题可知: 可改进比例 = 40% = 0、4 部件加

34、速比 = 10根据Amdahl定律可知:采用此增强功能方法后,能使整个系统得性能提高到原来得1、5625倍。11、在Tomasulo算法中,进入“流出”段得条件就是什么?对于浮点操作来说,要进行哪些动作与记录工作?进入“流出”段得条件:有空闲保留站r动作与记录工作:(1)判断第一操作数就是否就绪;如果就是,就把操作数读到保留站,否则就把寄存器状态表中得标识送给保留站。 (2)判断第二操作数就是否就绪;如果就是,就把操作数读到保留站,否则就把寄存器状态表中得标识送给保留站。 (3)把保留站置为忙。 (4)把操作码送保留站。 (5)把保留站号r送到与该指令得结果寄存器对应得寄存器状态表项。12、目

35、录协议中,Cache块有哪三种状态?(1)共享:在一个或多个处理器上具有这个块得副本,且主存中得值就是最新值(所有Cache均相同)。(2)未缓冲:所有处理器得Cache都没有此块得副本。(3)专有:仅有一个处理器上有此块得副本,且已对此块进行了写操作,而主存得副本仍就是旧得。这个处理器称为此块得拥有者。13、论述Tomasulo算法得基本思想。记录与检测指令相关,操作数一旦就绪就立即执行,把发生RAW(写后读)冲突得可能性减少到最少。通过寄存器换名来消除WAR(读后写)与WAW(写后写)冲突。14、论述Tomasulo算法得基本思想。 Tomasulo算法得基本思想就是只要操作数有效,就将其

36、取到保留站,避免指令流出时才到寄存器中取数据,这就使得即将执行得指令从相应得保留站中取得操作数,而不就是从寄存器中。指令得执行结果也就是直接送到等待数据得其她保留站中去。因而,对于连续得寄存器写,只有最后一个才真正更新寄存器中得内容。一条指令流出时,存放操作数得寄存器名被换成为对应于该寄存器保留站得名称(编号)。指令流出逻辑与保留站相结合实现寄存器换名,从而完全消除了数据写后写与先读后写相关这类名相关。15、在Tomasulo算法中,进入“流出”段得条件就是什么?对于浮点操作来说,要进行哪些动作与记录工作?(9分)进入“流出”段得条件:有空闲保留站r 动作与记录工作:写出算法或者文字描述均可。

37、要点:(1)判断第一操作数就是否就绪;如果就是,就把操作数读到保留站,否则就把寄存器状态表中得标识送给保留站。(2)判断第二操作数就是否就绪;如果就是,就把操作数读到保留站,否则就把寄存器状态表中得标识送给保留站。(3)把保留站置为忙。(4)把操作码送保留站。(5)把保留站号r送到与该指令得结果寄存器对应得寄存器状态表项。8、请简述I/O系统设计得步骤。了解常用外围设备或被控设备与CPU之间信息交换得要求,确定控制方式;考虑硬件与软件得功能分配;进行IO端口得数量统计、数据流向安排与端口地址号分配;IO接口硬件电路得扩展设计;IO接口控制软件设计;进行接口硬件与软件联调。9、流水线数据相关有哪几种?简述定向技术得基本思想。(15分)相关有3种类型,分别就是数据相关(也称真数据相关)、名相关、控制相关。在发生数据冲突时,后面得指令并不就是立即就要用到前一条指令得计算结果。如果能够将计算结果从其产生得地方直接送到需要它得地方,就可以避免暂停。当定向硬件检测到前面某条指令得结果寄存器就就是当前指令得源寄存器时,控制逻辑会将前面那条指令得结果直接从其产生得地方定向到当前指令所需得位置。

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服