ImageVerifierCode 换一换
格式:DOC , 页数:7 ,大小:62.51KB ,
资源ID:4324986      下载积分:6 金币
验证码下载
登录下载
邮箱/手机:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/4324986.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  
声明  |  会员权益     获赠5币     写作写作

1、填表:    下载求助     留言反馈    退款申请
2、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
3、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
4、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
5、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【快乐****生活】。
6、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
7、本文档遇到问题,请及时私信或留言给本站上传会员【快乐****生活】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。

注意事项

本文(电大2012年春《计算机组成原理A》形成性考核及答案.doc)为本站上传会员【快乐****生活】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4008-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

电大2012年春《计算机组成原理A》形成性考核及答案.doc

1、计算机组成原理A形成性考核计算机组成原理A 形考作业一 (参考答案) 一、选择题:1机器数_中,零的表示形式是唯一的。A原码 B补码 C移码 D反码答案:B2某计算机字长16位,采用补码定点小数表示,符号位为1位,数值位为15位,则可表示的最大正小数为_,最小负小数为_。A B C D 答案:C3加法器采用并行进位的目的是_。A提高加法器的速度 B快速传递进位信号C优化加法器结构 D增强加法器功能答案:B4组成一个运算器需要多个部件,但下面所列_不是组成运算器的部件。A状态寄存器 B数据总线CALU D地址寄存器答案:D二、判断题:判断下列说法是否正确,并说明理由。1ASCII编码是一种汉字字

2、符编码;答:ASCII编码是西文字符集,共能表示128个字符。2一般采用补码运算的二进制减法器,来实现定点二进制数加减法的运算;答:补码表示适合于进行加减法运算,对符号位与数值位同等处理,只要结果不超出机器所能表示的范围,将直接得到正确的运算结果,并且可以用实现加法运算的电路完成减法运算。3在浮点数表示法中,阶码的位数越多,能表达的数值精度越高;答:在浮点数表示法中,阶码的位数越多,能表达的数值越大;尾数的位数越多,能表达的数值精度越高。4只有定点数运算才可能溢出,浮点数运算不会产生溢出。答:不仅定点数运算可能溢出,浮点数运算也会产生溢出。三、简答题:1简述奇偶校验码和海明校验码的实现原理。答

3、:奇偶校验码原理:通常是为一个字节补充一个二进制位,称为校验位,通过设置校验位的值为0或1的方式,使字节自身的8位和该校验位含有1值的位数一定为奇数或偶数。在接收方,检查接收到的码字是否还满足取值为1的总的位数的奇偶关系,来决定数据是否出错。海明校验码原理:是在k个数据位之外加上r个校验位,从而形成一个k+r位的新的码字,使新的码字的码距比较均匀地拉大。把数据的每一个二进制位分配在几个不同的偶校验位的组合中,当某一位出现错误,就会引起相关的几个校验位的值发生变化,这不但可以发现错误,还可以指出哪一位出错,为进一步纠错提供了依据。2简述教材中给出的MIPS计算机的运算器部件的功能和组成。答:MI

4、PS计算机的运算器部件的功能和组成:运算器的首要功能是完成对数据的算术和逻辑运算, 由其内部的一个被称之为算术与逻辑运算部件(英文缩写为ALU)承担;运算器的第二项功能,是暂存将参加运算的数据和中间结果, 由其内部的一组寄存器承担;为了用硬件线路完成乘除指令运算, 运算器内一般还有一个能自行左右移位的专用寄存器, 通称乘商寄存器。这些部件通过几组多路选通器电路实现相互连接和数据传送;运算器要与计算机其它几个功能部件连接在一起协同运行, 还必须有接受外部数据输入和送出运算结果的逻辑电路。3浮点运算器由哪几部分组成?答:处理浮点数指数部分的部件、处理尾数的部件、加速移位操作的移位寄存器线路以及寄存

5、器堆等组成。4假定 X = 0.0110011*211, Y = 0.1101101*2-10 (此处的数均为二进制),在不使用隐藏位的情况下,回答下列问题:(1)浮点数阶码用4位移码、尾数用8位原码表示(含符号位),写出该浮点数能表示的绝对值最大、最小的(正数和负数)数值;解答:绝对值最大: 1 111 0 1111111、1 111 1 1111111;绝对值最小: 0 001 0 0000000、0 001 1 0000000(2)写出X、Y的浮点数表示。X浮1 011 0 0110011 Y浮0 110 0 1101101(3)计算X+YA:求阶差:|E|=|1011-0110|=01

6、01B:对阶:Y变为 1 011 0 00000 1101101C:尾数相加:00 0110011 00000+ 00 00000 1101101=00 0110110 01101D:规格化:左规:尾数为0 1101100 1101,阶码为1010F:舍入处理:采用0舍1入法处理,则有00 1101100+1=00 1101101E:不溢出所以,X+Y最终浮点数格式的结果: 1 010 0 1101101,即0.1101101*210四、计算题:1将十六进制数据14.4CH表示成二进制数,然后表示成八进制数和十进制数。解:14.4CH=(10100.01001100)2=(24.23)8=(2

7、0.296875)102对下列十进制数表示成8位(含一位符号位)二进制数原码和补码编码。解:(1)17; X原00010001,X补00010001(2)-17; X原10010001,X补111011113已知下列各x原,分别求它们的x反和x补。解:(1)已知 X原0.10100;则 X反0 10100,X补0 10100(2)已知X原1.00111;则 X反1 11000,X补1 11001(3)已知X原010100;则 X反0 10100,X补0 10100(4)已知X原110100;则 X反1 01011,X补1 011004写出X10111101,Y00101011的双符号位原码、反

8、码、补码表示,并用双符号补码计算两个数的差。 解:X原00 10111101, X反00 10111101, X补00 10111101 Y原11 00101011, Y反11 11010100, Y补11 11010101 X Y 补 X补+-Y补00 1011 1101+00 0010 1011 00 1110 1000注意:补码、移码表示中零是唯一的。计算机组成原理A形成性考核作业二 (参考答案) 一、选择题:1计算机硬件能直接识别和运行的只能是_程序。A机器语言 B汇编语言 C高级语言 DVHDL答案:A2指令中用到的数据可以来自_(可多选)。A通用寄存器 B微程序存储器 C输入输出接

9、口 D指令寄存器 E. 内存单元 F. 磁盘答案:A、C、E3汇编语言要经过_的翻译才能在计算机中执行。A编译程序 B数据库管理程序 C汇编程序 D文字处理程序答案:C4在设计指令操作码时要做到_(可多选)。A能区别一套指令系统中的所有指令B能表明操作数的地址C长度随意确定D长度适当规范统一答案:A、B、D5控制器的功能是_。A向计算机各部件提供控制信号 B执行语言翻译C支持汇编程序 D完成数据运算答案:A6从资源利用率和性能价格比考虑,指令流水线方案_,多指令周期方案_,单指令周期方案_。A最好 B次之 C最不可取 D都差不多答案:A、B、C二、判断题:判断下列说法是否正确,并说明理由。1变

10、址寻址需要在指令中提供一个寄存器编号和一个数值。答:变址寻址就是将寄存器(该寄存器一般称作基址寄存器)的内容与指令中给出的地址偏移量相加,从而得到一个操作数的有效地址。变址寻址方式常用于访问某基地址附近的地址单元。采用变址寻址方式的指令常见有以下几种形式,如下所示:LDR R0,R1,4 ;R0R14LDR R0,R1,4! ;R0R14、R1R14LDR R0,R1 ,4 ;R0R1、R1R14LDR R0,R1,R2 ;R0R1R2在第一条指令中,将寄存器R1的内容加上4形成操作数的有效地址,从而取得操作数存入寄存器R0中。在第二条指令中,将寄存器R1的内容加上4形成操作数的有效地址,从而

11、取得操作数存入寄存器R0中,然后,R1的内容自增4个字节。在第三条指令中,以寄存器R1的内容作为操作数的有效地址,从而取得操作数存入寄存器R0中,然后,R1的内容自增4个字节。在第四条指令中,将寄存器R1的内容加上寄存器R2的内容形成操作数的有效地址,从而取得操作数存入寄存器R0中。2计算机的指令越多,功能越强越好。答:并不一定,CISC比RISC指令更多,功能更强大,但并不比RISC好。CISC存在的问题 :指令系统庞大,指令功能复杂,指令格式、寻址方式多;执行速度慢;难以优化编译,编译程序复杂; 80%的指令在20%的运行时间使用;无法并行;无法兼容;RISC 设计者把主要精力放在那些经常

12、使用的指令上,尽量使它们具有简单高效的特色。对不常用的功能,常通过组合指令来完成。因此,在RISC 机器上实现特殊功能时,效率可能较低。但可以利用流水技术和超标量技术加以改进和弥补。而CISC 计算机的指令系统比较丰富,有专用指令来完成特定的功能。因此,处理特殊任务效率较高。 3程序计数器PC主要用于解决指令的执行次序。答:程序计数器是用于存放下一条指令所在单元的地址的地方。4微程序控制器的运行速度一般要比硬连线控制器更快。 答:正好相反。三、简答题:1一条指令通常由哪两个部分组成?指令的操作码一般有哪几种组织方式?各自应用在什么场合?各自的优缺点是什么?答:一条指令由操作码和操作数地址码两部

13、分组成。对操作码的组织与编码有以下三种:(1)定长的操作码的组织方案优点:计算机的硬件设计简单,指令译码和执行速度快。缺点:当指令数量增多、指令字单独为操作码划分出固定的多位后,留给表示操作数地址的位数就会严重不足。适用于字长较长的计算机系统,如32位或32位以上。(2)变长的操作码的组织方案优点:在比较短的指令字中,既能表示出比较多的指令条数又能尽量满足操作数地址的要求。缺点:计算机的硬件设计复杂,指令译码和执行速度较慢。适用于字长较短的计算机系统,如16位或16位以下。(3)操作码字段与操作数地址有所交叉的方案(这种方案不很常用)优点:在比较短的指令字中,既能表示出比较多的指令条数又能尽量

14、满足操作数地址的要求。操作码不再集中在指令字的最高位,而是与表示操作数地址的字段有所交叉。缺点:计算机的硬件设计复杂,指令译码和执行速度较慢。2如何在指令中表示操作数的地址?通常使用哪些基本寻址方式?答:是通过寻址方式来表示操作数的地址。 通常使用的基本寻址方式有:立即数寻址、直接寻址、寄存器寻址、寄存器间接寻址、变址寻址、相对寻址、间接寻址、堆栈寻址等。3为读写输入/输出设备,通常有哪几种常用的寻址方式用以指定被读写设备?答:要完成对I/O设备的读写操作,多少情况下,三在CPU与相应设备的接口卡的某一寄存器卡之间完成。应先把这一I/O设备的入出端口地址送到地址总线上,再向接口卡发出读写操作。

15、为读操作时,还要把读写的内容保存到相关的寄存器中;为写操作时,还要把准备写到接口卡的寄存器中的数据事先送到数据总线上。写接口OUT;读接口用IN。4简述计算机中控制器的功能和基本组成,微程序的控制器和硬连线的控制器在组成和运行原理方面有何相同和不同之处?答:控制器主要由下面4个部分组成:(1)程序计数器(PC),是用于提供指令在内存中的地址的部件,服务于读取指令,能执行内容增量和接收新的指令地址,用于给出下一条将要执行的指令的地址。(2)指令寄存器(IR),是用于接收并保存从内存储器读出来的指令内容的部件,在执行本条指令的整个过程中,为系统运行提供指令本身的主要信息。(3)指令执行的步骤标记线

16、路,用于标记出每条指令的各个执行步骤的相对次序关系,保证每一条指令按设定的步骤序列依次执行。(4)全部控制信号的产生部件,它依据指令操作码、指令的执行步骤(时刻),也许还有些另外的条件信号,来形成或提供出当前执行步骤计算机各个部件要用到的控制信号。计算机整机各硬件系统,正是在这些信号控制下协同运行,执行指令,产生预期的执行结果。由于上述后两个部分的具体组成与运行原理不同,控制器被分为硬连线控制器和微程序控制器两大类。微程序的控制器和组合逻辑的控制器是计算机中两种不同类型的控制器。共同点:基本功能都是提供计算机各个部件协同运行所需要的控制信号;组成部分都有程序计数器PC,指令寄存器IR;都分成几

17、个执行步骤完成每一条指令的具体功能。不同点:主要表现在处理指令执行步骤的办法,提供控制信号的方案不一样。微程序的控制器是通过微指令地址的衔接区分指令执行步骤,应提供的控制信号从控制存储器中读出,并经过一个微指令寄存器送到被控制部件。组合逻辑控制器是用节拍发生器指明指令执行步骤,用组合逻辑电路直接给出应提供的控制信号。微程序的控制器的优点是设计与实现简单些,易用于实现系列计算机产品的控制器,理论上可实现动态微程序设计,缺点是运行速度要慢一些。组合逻辑控制器的优点是运行速度明显地快,缺点是设计与实现复杂些,但随着EDA工具的成熟,该缺点已得到很大缓解。5控制器的设计和该计算机的指令系统是什么关系?

18、答:控制器的的基本功能,是依据当前正在执行的指令,和它所处的执行步骤,形成并提供在这一时刻整机各部件要用到的控制信号。所以,控制器的设计和该计算机的指令系统是一一对应的关系,也就是控制器的设计应依据指令的要求来进行,特别是要分析每条指令的执行步骤,产生每个步骤所需要的控制信号。6指令采用顺序方式、流水线方式执行的主要差别是什么?各有什么优点和缺点?答:顺序方式是,在一条指令完全执行结束后,再开始执行下一条指令。优点是控制器设计简单,容易实现,;缺点是速度比较慢。指令流水线方式是提高计算机硬件性能的重要技术和有效措施,在成本增加不多的情况下很明显地提高了计算机的性能。追求的目标是力争在每一个指令

19、执行步骤中完成一条指令的执行过程。实现思路是把一条指令的几项功能划分到不同的执行部件去完成,在时间上又允许这几个部件可以同时运行。缺点是控制器设计复杂,比较不容易实现,;突出的优点是速度明显提高。计算机组成原理A形成性考核作业三 (参考答案)一、选择题:1下列部件(设备)中,存取速度最快的是_。A光盘存储器 BCPU的寄存器 C软盘存储器 D硬盘存储器答案:C2某SRAM芯片,其容量为1K8位,加上电源端和接地端,该芯片引出线的最少数目应为_。A23B25 C50 D20答案:D3在主存和CPU之间增加Cache的目的是_。A扩大主存的容量B增加CPU中通用寄存器的数量C解决CPU和主存之间的

20、速度匹配D代替CPU中的寄存器工作答案:C4在独立编址方式下,存储单元和I/O设备是靠_来区分的。A不同的地址和指令代码 B不同的数据和指令代码C不同的数据和地址 D不同的地址答案:A5随着CPU速度的不断提升,程序查询方式很少被采用的原因是_。A硬件结构复杂 B硬件结构简单CCPU与外设串行工作 DCPU与外设并行工作答案:D6在采用DMA方式的I/O系统中,其基本思想是在_之间建立直接的数据通路。ACPU与外设 B主存与外设CCPU与主存 D外设与外设答案:B二、判断题:判断下列说法是否正确,并说明理由。1CPU访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的时间越

21、长。答:它是由存储器的的带宽,字长和存储周期决定的。2引入虚拟存储系统的目的,是为了加快外存的存取速度。答:虚拟存储器是指具有请求调入功能和置换功能,能从逻辑上对内存容量进行扩充的一种存储器系统。在虚拟存储器系统中,作业无需全部装入,只要装入一部分就可运行。引入虚拟存储技术之后,可以:(1)提高内存利用率;(如:定义100*100大小的数组,可能只用到10*10个元素)(2)程序不再受现有物理内存空间的限制;编程变得更容易;(3)可以提高多道程序度,使更多的程序能够进入内存运行 3按主机与接口间的数据传送方式,输入/输出接口可分为串行接口和并行接口。答:串行接口只需要一对信号线来传输数据;并行

22、接口传输按字或字节处理数据。4DMA控制器通过中断向CPU发DMA请求信号。答:常用的设备和CPU之间数据传送控制方式有4种,它们是程序直接控制方式、中断控制方式、DMA方式和通道方式。程序直接控制方式和中断控制方式都只适用于简单的、外设很少的计算机系统,因为程序直接控制方式耗费大量的CPU时间,而且无法检测发现设备或其他硬件产生的错误,设备和CPU、设备和设备只能串行工作。中断控制方式虽然在某种程度上解决了上述问题,但由于中断次数多,因而CPU仍需要花较多的时间处理中断,而且能够并行操作的设备台数也受到中断处理时间的限制,中断次数增多导致数据丢失。DMA方式和通道方式较好地解决了上述问题。这

23、两种方式采用了外设和内存直接交换数据的方式。只有在一段数据传送结束时,这两种方式才发出中断信号要求CPU做善后处理,从而大大减少了CPU的工作负担。DMA方式与通道控制方式的区别是,DMA方式要求CPU执行设备驱动程序启动设备,给出存放数据的内存始址以及操作方式和传送字节长度等;而通道控制方式则是在CPU发出IO启动命令之后,由通道指令采完成这些工作。三、简答题:1在三级存储体系中,主存、外存和高速缓存各有什么作用?各有什么特点?答:多级存储器系统,是围绕读写速度尚可、存储容量适中的主存储器来组织和运行的, 并由高速缓冲存储器缓解主存读写速度慢、不能满足CPU运行速度需要的矛盾;用虚拟存储器更

24、大的存储空间,解决主存容量小、存不下规模更大的程序与更多数据的难题,从而达到使整个存储器系统有更高的读写速度、尽可能大的存储容量、相对较低的制造与运行成本。高速缓冲存储器的问题是容量很小,虚拟存储器的问题是读写速太慢。追求整个存储器系统有更高的性能/价格比的核心思路,在于使用中充分发挥三级存储器各自的优势,尽量避开其短处。2什么是随机存取方式?哪些存储器采用随机存取方式?答:RAM,即随机存储器,可以看作是由许多基本的存储单元组合起来构成的大规模集成电路。静态随机存储器(RAM)和动态随机存储器(DRAM)可采用随机存取方式。3什么是虚拟存储器?它能解决什么问题?为什么?答:虚拟存储器属于主存

25、外存层次,由存储器管理硬件和操作系统中存储器管理软件支持,借助于硬磁盘等辅助存储器,并以透明方式提供给用户的计算机系统具有辅存的容量,接近主存的速度,单位容量的成本和辅存差不多的存储器。主要用来缓解内存不足的问题。因为系统会使用一部分硬盘空间来补充内存。4什么是串行接口和并行接口?简述它们的数据传输方式和适用场合。答:串行接口只需要一对信号线来传输数据,主要用于传输速度不高、传输距离较长的场合。并行接口传输按字或字节处理数据,传输速率较低,实用于传输速度较高的设备,如打印机等。5CPU在每次执行中断服务程序前后应做哪些工作?答:CPU在每次执行中断服务程序前完成:关中断;保存断点和被停下来的程序的现场信息;判别中断源,转中断服务程序的入口地址;执行开中断指令。CPU在每次执行中断服务程序后完成:关中断,准备返回主程序;恢复现场信息,恢复断点;执行开中断;返回主程序。6总线的信息传输有哪几种方式?具体说明几种方式的特点。答:总线的传输方式有:串行传送、并行传送、复用传送和数据包传送。共7页 - 7 -

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2024 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服