ImageVerifierCode 换一换
格式:DOC , 页数:41 ,大小:4.64MB ,
资源ID:3913976      下载积分:5 金币
验证码下载
登录下载
邮箱/手机:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/3913976.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  
声明  |  会员权益     获赠5币     写作写作

1、填表:    下载求助     索取发票    退款申请
2、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
3、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
4、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
5、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【精****】。
6、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
7、本文档遇到问题,请及时私信或留言给本站上传会员【精****】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。

注意事项

本文(4位超前进位加法器设计讲解学习.doc)为本站上传会员【精****】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4008-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

4位超前进位加法器设计讲解学习.doc

1、4位超前进位加法器设计精品资料、 模拟集成电路分析与设计课程设计报告 题 目 4位超前进位加法器设计 学院(部) 电控学院 专 业 电子科学与技术 班 级 学生姓名 学 号 前言20世纪是IC迅速发展的时代。计算机等信息产业的飞速发展推动了集成电路(Integrated CircuitIC)产业。大多数超大规模集成电路(Very Large Scale ICVLSI)在日常生活中有着广泛的应用。在这些广泛应用的运算中,加法器是组成这些运算的基本单元。在高性能微处理器和DSP处理器中,加法器的运算时间至关重要。加法器运算常常处于高性能处理器运算部件的关键路径中,特别是在算术逻辑单元中加法器的运算

2、时间对处理器的速度起着决定性的作用。随着微处理器的运算速度越来越快,对快速加法器的需求也越来越高。当今,加法器的设计面临两大课题,首先是如何降低功耗。随着便携式IC产品例如MP3播放器,手机和掌上电脑等的广泛使用,要求IC工程师对现有运算模块的性能作进一步改进,尤其是在电路的功耗和尺寸方面。由于现在相应的电池技术难以和微电子技术的发展速度匹敌,这使得IC设计师遇到了许多限制因素,比如高速,大吞吐量,小尺寸,低功耗等。因此,这使得研究低功耗高性能加法单元持续升温。另一方面就是如何提高加法器的运算速度。因为加法运算存在进位问题,使得某一位计算结果的得出和所有低于它的位相关。因此,为了减少进位传输所

3、耗的时间,提高计算速度,人们设计了多种类型的加法器,如超前进位加法器曼彻斯特加法器、进位旁路加法器、进位选择加法器等。它们都是利用各位之间的状态来预先产生高位的进位信号,从而减少进位从低位向高位传递的时间。本文首先介绍了的加法器的类型以及其工作原理,然后重点分析了超前进位加法器的组成结构、结构参数以及其工作原理。分层设计了加法器的输入输出电路,并通过tanner软件进行仿真实验,从而验证了电路的准确信。目 录第二章 设计过程182.1 电路设计基础原理182.2 电路各部分结构设计20异或门的CMOS电路原理图如下:2121异或门的CMOS波形图如下:2121两输入与门的CMOS电路原理图如下

4、:2222两输入与门的CMOS波形如下:2222反相器的CMOS电路如下:2323反相器的CMOS仿真波形如下:2323四位超前进位加法器进位的逻辑电路图如下:2424c1,c2,c3,c4的CMOS级电路原理图及仿真2525a.c1的原理图2525c1的仿真波形2626b.c2的原理图26 c2的仿真波形27 c.c3的原理图2829c3的仿真波形2930c4的原理图30c3的仿真波形312.3 主要电路参数的手工推导31四位超前进位加法器门级电路原理图如下:3434四位超前进位加法器门级电路分析设定如下:3535四位超前进位加法器门级电路瞬态分析结果如下:3535四位超前进位加法器门级电路

5、瞬态分析波形图如下:36364.1 用于仿真的电路图如下:37四位超前进位加法器门级电路分析设定如下:38四位超前进位加法器电路瞬态分析结果如下:3838四位超前进位加法器门级电路瞬态分析波形图如下:3939第五章 鸣谢及课设总结和体会40参考文献40第一章 设计目标1.根据电路原理图,给出电路的CMOS晶体管级电路设计。具体电路实现可以自由决定,如互补CMOS结构,传输管结构,动态电路等。2.手工计算推导晶体管的参数。注意:将电路分为输入级,中间级和输出级三个模块进行处理。3.要求进行功耗分析,并给出电路速度和功耗之间的合理折衷方案。4.利用EDA工具完成电路仿真,并分析仿真结果。如与手工计

6、算结果存在误差,分析误差来源。第二章 设计过程2.1 电路设计基础原理 由全加器的真值表可得Si和Ci的逻辑表达式: 定义两个中间变量Gi和Pi: 当AiBi1时,Gi1,由Ci的表达式可得Ci1,即产生进位,所以Gi称为产生量变 。若Pi1,则AiBi0,CiCi-1,即Pi1时,低位的进位能传送到高位的进位输出端,故Pi称为传输变量,这两个变量都与进位信号无关。将Gi和Pi代入Si和Ci得: 进而可得各位进位信号的逻辑表达如下: 是低位来的进位, (i=n-1,n-2,1,0)是向高位的进位,是整个加法器的进位输入,而是整个加法器的进位输出。则 (2-1) (2-2)令: (2-3) (2

7、-4)则: (2-5)只要 ,就会产生向 i+1 位的进位,称 g 为进位产生函数;同样,只要,就会把传递到 i+1 位,所以称 p 为进位传递函数。把式(2-5)展开得到: (2-6)根据逻辑表达式做出四位超前进位的加法器电路图(如图): 2.2 电路各部分结构设计逻辑功能图中有2输入异或门,2输入与门,3输入与门,4输入与门,2输入或门,3输入或门,4输入或门,将各个门反别转化成其转化成CMOS晶体管图如下:异或门的CMOS电路原理图如下:异或门的CMOS波形图如下:两输入与门的CMOS电路原理图如下:两输入与门的CMOS波形如下:反相器的CMOS电路如下:反相器的CMOS仿真波形如下:四

8、位超前进位加法器进位的逻辑电路图如下:c1,c2,c3,c4的CMOS级电路原理图及仿真a.c1的原理图 c1的仿真波形 b.c2的原理图 c2的仿真波形 c.c3的原理图 c3的仿真波形c4的原理图c3的仿真波形2.3 主要电路参数的手工推导 选择路劲是A3(B3)到S4,则按顺序依次经过一个2输入异或门,一个4输入与非门,一个反相器,一个4输入的或非门,一个反相器,一个2输入异或门。 门的类型 个数逻辑强度g寄生参数P2输入异或门 2 4 44输入与非门 1 6/3 44输入或非门 1 9/3 4反相器 2 1 1逻辑努力:G=4*4*6/3*9/3*1*1=96电气努力:F=Cout/C

9、in=5000路径分支努力:B=4总路径努力:H=G*F*B=1920000使延时最小的门努力:h=11.15比例系数=1延迟:=(+)扇出系数:=2.788;=5.575;=11.15;=3.72;=11.15;=2.788尺寸系数=() 是最小反相器尺寸的2倍(XOR的nmos,pmos尺寸是inv的宽长比的两倍)=1.394;=25.09;=23.23;=84.57;=32.29 功耗与器件尺寸(它影响实际电容),输入和输出上升下降时间(它们决定了短路功耗),器件阈值和温度(它们影响漏电功率)以及开关活动性密切相关。当一个门比较复杂是,受影响最大的是动态功耗,可表示为;= 门的类型 输出

10、反转概率2输入异或门 4输入与非门 4输入或非门 反相器 总的功耗=;其中=所以,要是功耗低,则翻转频率则会下降,延时就会增加;而减少延时,翻转频率就会增大,同时就会增大功耗。所以,此刻应该采取折中的思想,即使电路速度与功耗达到要求。 *=18.13,(=6.0fF)当功耗等于延时时,达到折中。=329.8(uw);=329.8(ps).根据上节的电路器件尺寸,通过手工推导出电路要求设计的各项指标。并将计算出来的指标与要求进行对比。如果实际电路未能达到设计要求,则还需返回上一节的计算和推动过程,只至所设计电路能符合题目要求。第三章 电路仿真四位超前进位加法器门级电路原理图如下:四位超前进位加法

11、器门级电路分析设定如下:四位超前进位加法器门级电路瞬态分析结果如下:四位超前进位加法器门级电路瞬态分析波形图如下:4.1 用于仿真的电路图如下:4.2 仿真网表四位超前进位加法器门级电路分析设定如下:4.3 仿真波形四位超前进位加法器电路瞬态分析结果如下:四位超前进位加法器门级电路瞬态分析波形图如下:第五章 鸣谢及课设总结和体会参考文献 1.David A.Hodge, Analysis and Design of Digital Integrated Circuits in Deep Submicron Technology. Thrid Edition, 清华大学出版社,2006年2.阎石,数字电子技术基础,高等教育出版社,2006年3.Michael John Sebastian Smith,专用集成电路,电子工业出版社,2004年仅供学习与交流,如有侵权请联系网站删除 谢谢40

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2024 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服