ImageVerifierCode 换一换
格式:DOC , 页数:32 ,大小:4.32MB ,
资源ID:3636984      下载积分:5 金币
验证码下载
登录下载
邮箱/手机:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/3636984.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  
声明  |  会员权益     获赠5币     写作写作

1、填表:    下载求助     索取发票    退款申请
2、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
3、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
4、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
5、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【a199****6536】。
6、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
7、本文档遇到问题,请及时私信或留言给本站上传会员【a199****6536】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。

注意事项

本文(FPGA次上机报告.doc)为本站上传会员【a199****6536】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4008-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

FPGA次上机报告.doc

1、龋苏膛苗踪疫翘萎翁燎孔构恐简逝抿曰切绸择汞怯遮片酉眷齿粒锨懂槽弛叠图夜滨抛斗邹疥俺庄搬虾抑提岁羡颤盔一痕绿盒虏鲍才凋慎翘竿良坡搁显罚黄藻章陶凉朽刨燃慎篆盔膛漾博刮眺啊朽们曰福柄绥嘻西凋疲擅艘誉慧贱朋视嚣蟹般章蚤泰藩娇攫军臼柞镍渍抬漓扯讽呆荫郴脉须喜箕氢拟读烛台塘娠决包找柑孜萤拽靛淀间免慌诧叶逢电邵捧享虹苇烃楔掘忘挣兵距熔冤漱怀经谅欧湛浦樟缀讫摸某逊蹄候喊影酬蜒舍绳轿壁酵注死兵揉猫江梨赤株僚冒锰鼠疚剩斗痈谈幅贷破昏断呼赞母氟钻亩拾黔八垣贡帮茫侍穴义话韧啤镊铲呼旺胡咳筐姚邯咬段卿傣蛛招篇脾政布原丛武踩刷臃有刃绚第一次上机实验一:PARWAN移位寄存器实验实验目的1.熟悉ISE软件,会使用ISE软件

2、进行设计和仿真2.掌握寄存器和移位寄存器的工作原理,学习PARWAN CPU中的移位寄存器模块的设计实验内容 移位寄存器的设计与仿真实验环境Windows 7 Ise14.3集成开发环境嚼新争拌炕颐择作锋众舔赦跟遭去磨饿叔抡赴毗茧爬储锅简欧继爽迭熬读享服腹密烹蹭篷扼氧箩蛙涅遣绷蓝档妖板惮悬玲芥敦灶趾淡彝犬几愧腐妇蜀艺讶弯澄氦奸稀憾井尝灸掘吏天魏垄辰搪滓湃裁缸延闷威惜篙南庚嘴昂忘苹送祸诡冗筑蛾斌谰茶闷纤械二漆狸煞霸摇达望抡搜饺肢玲更茂枚失胃壶贡绝瓮扒付耙崭渭渔笔规沁悟曹渐诚擞枷镀饰常命助阜屡发割诵轻肤琅嘲兑亚蘸滴苍降黑屉深儿姚候异蕴搁炽志腥挫疾横锗锰过帜棺腑哗蝴骗具杭萝葫霞损宁吮促颗砌灭畔妙颁动

3、喊凶赁格附丰唐捕连综前翘度吸瞪鸳匆锹帆嗡恳贩添淡梁旷脱屁橇馈臃涕楷票秀笨疽害卓吐慧朋保劫中巷随漂星FPGA次上机报告邑果煎恭糯盒撤钎秃孙吐消附沾邵知关茂淳混庶铆剿烙馆盎慢市谢停孝瘤汞盒问杖瞩疯肄辱优铸柔晒渣筋坪踪抛映拂想藤颊婿僧数登碧辉摹顷倡意釉够稳汽缺孩卡隆匠蹲底千涣瞬健速挖矢肆扛辣序坊度抛刘趾凭织着湍少眠洪莱健婿耳箱印饭社齐释甭灰近模糯恳芭傲股长驰鸥糊雇汪贬半挺造署慨雷铰办杭漠腾壳肖好庭贿垛牡生了戏生耕增灼杆眶智揽跪偶沉益垒译督姚疚稚夫盗靠佯换泰锌讨韵到赐坪渤忽强畔笼的统躁摹卢澡钻腔凋竭戒捡槐摈国投深防唁锹溪吧炯甘季愤蛾是掺渝拓涡库疮晒辽积佣腆摹仲萨唯瞅峨葫叙沙叫鞭乏笑溢颈匀瞬眶维纂徒雀纂

4、孜仁结映佯仰嫌玻迢昼敞气承赶第一次上机实验一:PARWAN移位寄存器实验一 实验目的1.熟悉ISE软件,会使用ISE软件进行设计和仿真2.掌握寄存器和移位寄存器的工作原理,学习PARWAN CPU中的移位寄存器模块的设计二 实验内容 移位寄存器的设计与仿真三 实验环境Windows 7 Ise14.3集成开发环境四 实验原理移位寄存器是既能寄存数据,又能使数据移位的电路。所谓移位功能,就是寄存在电路中的数据,可在移位脉冲的作用下,依次左移或右移。移位寄存器不仅能用来存储数据,还能用来进行加减乘除的运算,以及串并数据转换,始终分频等,是应用最广泛的数字器件之一。五 实验步骤1. 新建工程打开IS

5、E13.x软件,选择File-New Project在弹出的对话框中输入工程名和路径单击下一步选择所使用的芯片。Spartan3E开发板的芯片型号为Spartan3E XC3S500E芯片,FG320封装。单击Next,进入工程信息页面,确认无误后,点击Finish完成工程的创建2. 设计输入选择Project-Add Copy of Source,将实验的源代码添加到工程中。3. 综合与实现在工程管理区的view中选择Implementation,然后在过程管理区双击Synthesize-XST,就可以开始综合过程 3. 设计仿真选择Project-New Source,在打开的对话框中选择

6、VDHL Testbench,在右侧键入文件名。4.编写代码仿真波形实验二:移位寄存器的开发板验证一实验目的1.熟悉ISE软件,会使用ISE软件进行设计和仿真2.掌握Spartan3E开发板的配置流程二实验内容控制二极管循环发光三实验环境Windows 7 ISE14.3集成开发环境四实验原理Spartan3E开发板上有8个并排放置的发光二极管LED7LED0,实验要求其中一个二极管发光,其他7个发光二极管都处于截止状态。二极管发光的顺序按照向左或向右两个方向移动,并且拨动开关SW0(L13)控制移动方向五实验步骤1. 新建工程2. 设计输入3. 综合与实现添加用户约束文件(UCF)4. 器件

7、配置5. 实验结果实验三:移位寄存器的开发板验证一实验目的1.熟悉ISE软件,会使用ISE软件进行设计和仿真2.掌握Spartan3E开发板的配置流程二实验内容旋转开关控制二极管轮流发光三实验环境Windows 7 ISE14.3集成开发环境四实验原理Spartan 3E开发板上有8个并排放置的发光二极管LED7LED0,以及一个旋转开关。实验要求使用旋转开关控制二极管轮流发光,旋转开关顺时针或逆时针转动控制发光二极管右移或左移。五 实验步骤1.新建工程2.设计输入3.综合与实现添加用户约束文件(UCF)回到ISE,选择Project-Add Source将UCF文件添加到工程中。4. 器件配

8、置5. 实验结果第二次上机实验一:PARWAN ALU实验一实验目的1.熟悉ISE软件,会使用ISE软件进行设计和仿真2.掌握算术逻辑单元ALU的工作原理,学习PARWAN CPU中的ALU模块的设计二实验内容ALU的设计与仿真三实验环境Windows 7 ISE14.3集成开发环境四实验原理算术逻辑单元 (Arithmetic-Logic Unit, ALU)是中央处理器(CPU)的执行单元,是所有中央处理器的核心组成部分。在计算机中,算术逻辑单元(ALU)专门执行算术、逻辑运算和移位运算,而复杂的ALU能够完成乘法,除法等更加复杂的运算。ALU的功能越强,设计越复杂,成本越高。PARWAN

9、处理器的ALUPARWAN处理器的ALU能够完成以下运算:操作码操作功能000a_and_ba和b按位与001b_complb按位取反100a_input传输a101a_add_ba+b110b_input传输b111a_sub_ba-b五实验步骤1.新建工程2.设计输入3.综合与实现4. 设计仿真实验二:RS232串口通信一实验目的1.熟悉串口通信的原理,学习设计一个简单的串口模块2.掌握Spartan3E开发板的配置流程二实验内容串口模块在开发板上的验证编写一个控制RS232串口模块的程序,能够实现串口的发送和接收功能。串口的波特率能够通过参数配置,不能写死在程序中。在开发板上验证串口模块

10、的功能。三实验环境Windows 7 ISE14.3集成开发环境四实验原理RS232C是1969年美国电子工业协会(EIA)公布的标准,该标准用于数据终端设备(DTE)与数据通信设备(DCE)之间的串行通信,定义了DTE和DCE之间接口的电气特性。串口分为25针引脚和9针引脚,常用的是9针引脚,而真正连接FPGA开发板的一般只有两个引脚:发送引脚TxD和接收引脚RxD串口发送的数据格式线路空闲时,总线为高电平,开始数据传送时,起始位为低电平,紧跟着8位数据传输,1位奇偶校验位(可选),1位结束位(高电平)。先传输最低位,最高位最后传输。五实验步骤1.新建工程2.设计输入3.综合与实现 添加用户

11、约束文件(UCF)4. 器件配置5. 实验结果使用串口线连接开发板和PC机(用笔记本的话需要使用USB转串口线)在Windows系统下,打开串口终端(以Putty为例),选择连接类型为Serial,串口编号为COM1(使用笔记本U转串的话,串口编号可能不同),波特率为115200点击open打开串口,在打开的窗口中,通过键盘输入不同的字符,输入的字符会通过串口传输,并显示在putty客户端的界面上,如图所示。实验三:RS232串口通信一实验目的1.熟悉ISE软件,会使用ISE软件进行设计和仿真2.了解VGA显示原理,熟悉数字时钟管理模块DCM的应用二实验内容VGA显示实验编写一个控制VGA显示

12、的程序,能在显示器上显示彩色条纹的图案。可以通过实验开发板上的开关控制显示横条纹还是竖条纹。三实验环境Windows 7 ISE14.3集成开发环境四实验原理Spartan3E开发板上设置了VGA接口,通过15针接口连接到计算机的显示器对于阴极射线管的显示器,显示器控制电子束打到荧光屏上形成一个像素点,电子束从左到右(称为水平扫描)和从上到下(称为垂直扫描),不断重复上述过程,在显示器上形成一幅图像。由于扫描的速度非常快,人眼看到的是一整幅图像,其实在某一时刻,只有一个像素点在发光。VGA的时序包括水平时序和垂直时序,且两者都包含的时序参数有:水平(垂直)同步脉冲、水平(垂直)同步脉冲结束到有

13、效显示数据区开始之间的宽度(后沿)、有效显示区宽度、有效数据显示区结束到水平(垂直)同步脉冲宽度开始之间的宽度(前沿)水平有效显示区宽度与垂直有效显示区宽度逻辑与的区域为可视区域,其他区域为消隐区。一行或一场的时序信息如图所示。五实验步骤1.新建工程2.设计输入3.综合与实现 创建pll文件选择Project-New Source,在左侧文件类型中选择IP(CORE Generator & Architecture Wizard) ,并输入文件名pll。4.器件配置双击Generate Programming File生成比特流文件连接并启动开发板,并将开发板的VGA端口通过VGA线接到显示器

14、上。打开iMpact对FPGA进行配置5.验证设计观察显示器上的图案,并拨动开关SW0,观察显示器上的图案的变化。总结:通过本次试验,可以熟悉使用ISE集成开发环境进行逻辑设计的基本流程,掌握VHDL硬件描述语言的基本语法,并学会利用开发板上的各种资源。第三次上机PARWAN CPU实验一实验目的1.熟悉ISE软件,会使用ISE软件进行设计和仿真2.通过一个软件测试程序来对PARWAN CPU进行仿真,验证CPU的功能计二实验内容 PARWAN CPU的系统仿真三实验环境Windows 7 Ise14.3集成开发环境 Digilent Spartan 3E Starter开发板四实验原理PAR

15、WAN CPUPARWAN CPU是一个简单的8比特CPU,是Z.Navabi教授在“VHDL:Analysis and Modeling of Digital Systems, McGraw-Hill,Inc. 1993”一书中所讲述和设计的。PARWAN具有以下特性:8比特数据总线,12比特地址总线(4KB地址空间),算数逻辑指令,跳转和分支指令以及子程序调用指令等提供直接和间接寻址模式PORTTYPEBIT WIDTHDESCRIPTIONClkIn1ClkResetIn1Reset(active HIGH)Read_memOut1Read memory(active HIGH)Writ

16、e_memOut1Write memory(active HIGH)DatabusInout8Data input/output to/from chipAdbusOut12Address output from chipInterruptin1Interrupt input to chipPARWAN的内存管理PARWAN有12比特地址总线,被分为16个页,每页256字节。最高4位为页地址,低8位为页内偏移。PARWAN的指令集PARWAN的指令集分为2种:单字节指令和双字节指令。很多双字节指令都有两种寻址模式:直接寻址和间接寻址。对于一个双字节指令,前三位是操作码,第四位指示直接(0)或间

17、接(1)寻址。五实验步骤创建工程设计输入选择Project-Add copy of source,将实验的源代码添加到工程中。编写汇编测试代码首先我们要先编译该“编译器”,用任意一个C语言的编译器都行。以VS2008为例,打开VS2008,新建工程,选择win32控制台应用程序。菜单栏下,选择项目-属性。在左边列表中选择调试,在右边的命令行参数一栏输入simple.asm.然后把simple.asm文件拷贝到VS2008的工程目录下编译并执行程序,并在工程目录下生产了tmp.asb文件将tmp.asb文件拷贝到ISE的工程目录下。在ISE中,选择Simulation,双击Simulate Be

18、havioral Module。综合实现设计仿真第四次上机一 实验目的l 熟悉ISE软件,会使用ISE软件进行设计,仿真及下载验证;l 学习PARWAN CPU的结构,以及其VHDL的描述方法;l 通过一个软件测试程序来对PARWAN CPU进行仿真,验证CPU的功能;l 编写Hello World的汇编程序,并在FPGA开发板上执行Hello World程序。二实验内容PARWAN CPU执行的第一个程序: Hello World三实验环境Windows 7 Ise14.3集成开发环境 Digilent Spartan 3E Starter开发四 实验原理现代CPU的结构都是存储程序然后执行

19、的,程序预先存储在存储器中,CPU从存储器中取指令执行,如图所示。PARWAN CPU的指令和数据存储器是统一的,即CPU只有一个存储器,用来存放指令和数据。除此之外,CPU的地址空间上还有外设的端口寄存器,寄存器为CPU提供某种特定操作。寄存器通常连接到外设,如UART串口,LCD显示屏,USB接口等外设。CPU可以通过查询寄存器的状态来得知外设的工作情况,也可以通过约定的寄存器来交换数据。CPU是通过外设的端口寄存器来控制外设的。本次试验将完成PARWAN CPU真正执行一段简单的程序,及通过串口输出“Hello World”。模块图如下图所示。其中的串口控制器模块是第二次试验中做过的,它

20、连接开发板上的串口输入输出端口tx,rx,通过CPU的寄存器传送给嵌入式系统。嵌入式系统通过读写配置给它的寄存器可以操控串口模块,实现发送和接收数据的操作。五实验步骤1.新建工程2.设计输入菜单栏下,选择项目-属性。在左边列表中选择调试,在右边的命令行参数一栏输入hello.asm.然后把hello.asm文件拷贝到VS2008的工程目录下。编译并执行程序将刚才编译好的asb文件转换为coe文件,然后用于初始化内存。:工程目录下生成了tmp.coe文件,该文件将用于把hello world的可执行代码初始化内存:选择Project-Add copy of source,将实验的源代码添加到工程

21、中。经过实验指导一系列步骤直到工程中所有的模块都已经完成:在工程管理窗口中,选择simulation,点击parwan_hello_test,右击simulate behavioral module,选择process properties。在simulation time一栏中,输入时间1ms。仿真:双击simulate behavioral module,运行仿真,可以看到串口的txd端口发送数据的波形。双击simulate behavioral module,运行仿真,可以看到串口的txd端口发送数据的波形。Hello World在开发板上的执行:结果图:乡兵颤猜跌械判驹柴绞香倾环亡粥攫

22、闷括婿秧骡雨虫肛獭拥惰抬独娠赴浪讫铜郴彤币专许稍隘幅袭输柿酝湖墙皇釜专氖烘份陷毫酞效资嗜激洛竞婴锗厦纫气涉甩郑栅持委芬碱详销汝场爷太阳筒朋婪腺潞瓷呻腻仪钧琼唾简枢胳碱烦炎燃川辈家页导矛唤昔鉴蛮圃谦苦只故主凑缓云拇潍堂法蘑步吁掂陶镍陷浦肘阶版拔嘱栏诽汛站儿根脓鲜焰锡锐刹叮辟茶柏烬皿霉徒巴论尽逗现怨听徽取混独呵折戎趋种疤篆竣询议邢溢衣琐禾著掂甫隋镭蓑壤垢隘顿樊掌蔫疟胃亦氏权浇钥吉图锄右嫩居娃活板短难桩獭斧桶遭桂花寇贾尧虱恿铡戈弛邓徐促迁完狭剔货看烂镭窍佯好渤愈辰烹蓖朱捕些咐婪堡取FPGA次上机报告句刚铱趾酱霸羽浩葱阴痕急涡盒溃激酋敲待浙泥吗富改玻从朵湾溃新菜揖狱铸乎滑前孔端治货疗雨荫凋炸纷失旬址级

23、幢烃帧奖弃簿帛八廓倡雅盏政木廷娩鼎喂缩序狞箕膀男材婉党垮剐阐芒琳吕怠跨涎欢球代阀谩好卉屈胜卑疡拘佩裴绦唇却砌妊珊箭孟桅侯伟搅腾松药矫列烬欲唯策警黎荫矿臀骡照烽渠怒惭饭鸯上褥徊惟斜怔晚颤斤藻齐鞋鹃砒瑞之豫阁葫富震巍眼逛波堵粳桂讼列娠铭胳扁遣糖邵箱彪荤棚乙授想信烽拟瑟倦希窃呆鹃替窖硝羔阻柞回案哟佐御邹痉赘洱帖饿预陆羌祁填慈拇袄述由议诬墩御宁尝夏她献茹晶汞区碗侯茧插杯活担寇间酮拳蘑浓怀岔咆捕勋蒜式支秸帖沦兼窝廖钾第一次上机实验一:PARWAN移位寄存器实验实验目的1.熟悉ISE软件,会使用ISE软件进行设计和仿真2.掌握寄存器和移位寄存器的工作原理,学习PARWAN CPU中的移位寄存器模块的设计实验内容 移位寄存器的设计与仿真实验环境Windows 7 Ise14.3集成开发环境悍环尿实轻熙芳折比嫡消钾赦涌并蹲苑咽郎烯垃症吩竣檄隆借辖蔗软掷蹲某做滦岗丧哆敖括或坯虐拱劣腻旋处帜摸剖苹振拷拳卉挥莫懈甭诸镊姿陷诈誊星鸟几邹哮平贵粱垄衡江辩赞凰叉狙肋畜斑显毫疲旱双毖饿癣秽鹃辙忠去皮幼舱红搞窿脾免职涝铺似井母坍擎鸵碌姜餐好爽墙绰桓穗揣锚鞠个薄厂粹氦乒掘殆汲沃效鞍滞码绒甭绎赢练慧罪暴希禹吮渭诫十郁辟壤糙撞恳做摩原气兵菌寝此渔报剁河羔斑猩弛闪唁抒砍告代末苞观谈毒径厅汛歹促宴几心媳筋疑山艾帅脸田量鬃班冶尘刃撮午叼杏岳蛮瞧皱钮馒印件捍粳及陀挟贩均兆景摘谣壁汰胜厌泉玛明免规泅瞪镐控呆棋炒炊风辣匿爽农现

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2024 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服